19-1331; Rev 1; 6/98 L MANUA ION KIT HEET T A U L EVA TA S WS DA FOLLO 概要 ___________________________________ 特長 ___________________________________ MAX3532は、アップストリームケーブルアプリケー ション用のプログラマブルパワーアンプです。本デバ イスは36dBmV入力で駆動された場合、1:2(電圧比) トランスを通じて最大62dBmV(連続波)を出力します。 又、3線ディジタルシリアルバスにより、1dBステップ の可変利得となっています。動作周波数範囲は5MHz∼ 42MHzです。 ◆ 電源:+5V単一 MAX3532はハイパワー、低ノイズ及び送信ディセーブル という3つの動作モードを持っています。ハイパワーモード は最高の出力レベルを達成し、低ノイズモードは低出力 レベル時に出力ノイズを最小に抑えます。送信ディセー ブルモードにおいては、出力ノイズを最小限に抑えた ハイアイソレーション状態になります。これは、TDMA 機器のバーストとバーストの間で使用します。 ◆ 2つのシャットダウンモード パ ワ ー ダ ウ ン モ ー ド も 2つ あ り ま す 。 ソ フ ト ウ ェ ア シャットダウンモードではプログラムされた利得設定 を維持しつつ、全てのアナログ回路をパワーダウンで きます。シャットダウンモードは全ての回路をディ セーブルし、消費電流を10µA以下に抑えます。 ◆ 出力レベル範囲は1dBステップで8dBmV未満から 62dBmVまで ◆ 利得は1dBステップでプログラマブル ◆ 標準電力消費:350mW ◆ 送信ディセーブルモード 型番 ___________________________________ PART MAX3532EAX TEMP. RANGE PIN-PACKAGE -40°C to +85°C 36 SSOP ピン配置 _______________________________ TOP VIEW MAX3532は36ピンS S O Pパッケージで提供されて おり、温度範囲は拡張工業用(-40℃∼+85℃)のものが 用意されています。 GND 1 36 SHDN GND 2 35 TXEN アプリケーション _______________________ GND 3 34 VOUT- GND 4 33 VOUT+ ケーブルモデム ケーブルを介する電話 GND 5 CATVセットトップボックス GND 6 標準動作回路 ___________________________ 36 VOUT- SHDN 34 8.0Ω 1:2 OUTPUT CONTROL LOGIC 35 1–10, 12, 13, 15–17, 21–25, 32 TXEN VOUT+ GND MAX3532 INPUT 33 0.001µF 28 VIN+ 27 VIN- VEE2 31 0.1µF VCC2 30 VCC 31 VEE2 30 VCC2 GND 7 GND 8 29 VCC GND 9 28 VIN+ GND 10 27 VIN- VEE1 11 26 VEE GND 12 25 GND GND 13 24 GND VCC1 14 23 GND GND 15 22 GND GND 16 21 GND GND 17 20 SCLK 0.1µF VEE VCC VCC 29 VCC 0.001µF 0.1µF 8.0Ω 32 GND MAX3532 14 V 1 CC 11 V 1 EE SCLK SDA CS 26 20 19 18 CS 18 CONTROL LOGIC 19 SDA SSOP † 米国特許5,748,027により保護されています。 ________________________________________________________________ Maxim Integrated Products 1 無料サンプル及び最新版データシートの入手にはマキシム社のホームページをご利用下さい。http://www.maxim-ic.com MAX3532 † アップストリームCATVドライバアンプ MAX3532 † アップストリームCATVドライバアンプ ABSOLUTE MAXIMUM RATINGS VCC ........................................................................-0.5V to +7.0V Input Voltage Levels (all inputs) .................-0.3V to (VCC + 0.3V) Continuous RMS Input Voltage (VIN+, VIN-) ..................60dBmV Continuous Current (VOUT+, VOUT-)...............................100mA Continuous Power Dissipation (TA = +70°C) 36-Pin SSOP (denote at 11mW/°C above +70°C) ........900mW Operating Temperature Range ...........................-40°C to +85°C Junction Temperature ......................................................+150°C Storage Temperature Range .............................-65°C to +165°C Lead Temperature (soldering, 10sec) .............................+300°C Stresses beyond those listed under “Absolute Maximum Ratings” may cause permanent damage to the device. These are stress ratings only, and functional operation of the device at these or any other conditions beyond those indicated in the operational sections of the specifications is not implied. Exposure to absolute maximum rating conditions for extended periods may affect device reliability. DC ELECTRICAL CHARACTERISTICS (VCC = +4.75V to +5.25V, no RF applied, TA = -40°C to +85°C, unless otherwise noted.) PARAMETER SYMBOL CONDITIONS MIN TYP 4.75 MAX UNITS Supply Voltage VCC 5.25 Supply Current ICC TXEN = 1, SHDN = 1, D7 and D6 = 1X or 01 75 V 95 mA RMS Software Shutdown Current ICC TXEN = X, SHDN = 1, D7 and D6 = 00 Shutdown Current ICC TXEN = X, SHDN = 0, D7 and D6 = XX 1.5 2 mA 0.1 10 µA Digital Input High Voltage VIH CS, SDA, SCLK, TXEN, SHDN Digital Input Low Voltage VIL CS, SDA, SCLK, TXEN, SHDN 0.8 V Digital Input High Current IIH CS, SDA, SCLK, TXEN, SHDN 100 µA Digital Input Low Current IIL CS, SDA, SCLK, TXEN, SHDN 2.4 V -100 µA AC ELECTRICAL CHARACTERISTICS (VCC = +5V, VIN = 36dBmV, SHDN = TXEN = 1, fIN = 20MHz, ZLOAD = 75Ω through a 1:2 transformer with two precision 8.0Ω backtermination resistors, TA = -40°C to +85°C, unless otherwise noted. Typical values are measured at TA = +25°C.) PARAMETER Output Signal Swing Voltage Gain SYMBOL CONDITIONS MIN VTXOUT AV Two-Tone Third-Order Distortion (Note 1) IMR3 Second Harmonic Distortion (Note 1) HD2 Third Harmonic Distortion (Note 1) HD3 MAX 3.6 High power, D7–D0 = 11111101 24 UNITS Vp-p 26 -28 dB Low noise, D7–D0 = 1001000 -32 1 dB TXEN = 0, fIN = 42MHz, VOUT = 58dBmV 36 dB Two input tones at 40MHz and 40.25MHz, both at 30dBmV; VOUT = 52dBmV per tone -43 -37.5 fIN = 20MHz, VOUT = 52dBmV -59 -55 fIN = 20MHz, VOUT = 58dBmV -46 -40 fIN = 14MHz, VOUT = 52dBmV -67 -58 fIN = 14MHz, VOUT = 58dBmV -57 -48 Output Step Size Isolation in Standby Mode TYP dBc dBc dBc AM to AM AMAM VIN = 36dBmV to 40dBmV, AV = 22dB 0.1 dB AM to PM AMPM VIN = 36dBmV to 40dBmV, AV = 22dB 1 degrees Output Noise (High-Power Mode) (Note 1) 2 D7 and D6 = 11, BW = 160kHz, VOUT = 46dBmV to 62dBmV, f = 5MHz to 42MHz -80 _______________________________________________________________________________________ -79 dBc アップストリームCATVドライバアンプ (VCC = +5V, VIN = 36dBmV, SHDN = TXEN = 1, fIN = 20MHz, ZLOAD = 75Ω through a 1:2 transformer with two precision 8.0Ω backtermination resistors, TA = -40°C to +85°C, unless otherwise noted. Typical values are measured at TA = +25°C.) PARAMETER SYMBOL CONDITIONS MIN TYP MAX UNITS Output Noise (Low-Power Mode) Output1)Noise (Note (Standby Mode) (Note 1) D7 and D6 = 10, VOUT > 27dBmV, BW = 160kHz, f = 5MHz to 42MHz -75 -73 dBc D7 and D6 = 10, VOUT ≤ 27dBmV, BW = 160kHz, f = 5MHz to 42MHz -47 -45 dBmV Output Noise (Standby Mode) (Note 1) TXEN = 0, BW = 160kHz, f = 5MHz to 42MHz -47 -45 dBmV Output Return Loss (Note 1) fIN = 5MHz to 42MHz TXEN Transient Duration TXEN rise/fall time < 100ns, TA = +25°C (Note 1) 3 7 µs TXEN Transient Step Size TA = +25°C, AV = 22dB (Note 1) 25 100 mV Power-Enable Transient Duration (Note 1) TA = +25°C 1 2.5 5 µs 12 dB SERIAL INTERFACE CS to SCLK Setup Time tCSS (Note 1) 20 ns CS to SCLK Hold Time tCSH (Note 1) 20 ns SDA to SCLK Setup Time tSDAS (Note 1) 20 ns SDA to SCLK Hold Time tSDAH (Note 1) 20 ns SCLK Pulse Width High tSCLKH (Note 1) 50 ns SCLK Pulse Width Low tSCLKL (Note 1) 50 ns Note 1: Guaranteed by design and characterization. 標準動作特性 ______________________________________________________________________ (VCC = 5.0V, VIN = 36dBmV, fIN = 20MHz, SHDN = TXEN = 1, ZLOAD = 75Ω through a 1:2 transformer with two precision 8.0Ω backtermination resistors, TA = +25°C, unless otherwise noted.) SUPPLY CURRENT vs. SUPPLY VOLTAGE 70 TA = +25°C TA = 0°C 70 65 60 -40 -20 0 25 TEMPERATURE (°C) 50 85 85 80 75 65 VCC = 4.75V 60 90 70 TA = -40°C VCC = 5.0V 65 80 75 95 SUPPLY CURRENT (mA) SUPPLY CURRENT (mA) 75 TA = +85°C 85 SUPPLY CURRENT vs. OUTPUT LEVEL 100 MAX3532toc02 MAX3532toc01 VCC = 5.25V 80 SUPPLY CURRENT (mA) 90 MAX3532toc03 SUPPLY CURRENT vs. TEMPERATURE 85 60 4.75 5 SUPPLY VOLTAGE (V) 5.25 12 16 21 26 31 36 41 45 50 55 59 64 OUTPUT LEVEL (dBmV) _______________________________________________________________________________________ 3 MAX3532 † AC ELECTRICAL CHARACTERISTICS (continued) 標準動作特性(続き)_________________________________________________________________ (VCC = +5V, VIN = 36dBmV, SHDN = TXEN = 1, fIN = 20MHz, ZLOAD = 75Ω through a 1:2 transformer with two precision 8.0Ω backtermination resistors, TA = -40°C to +85°C, unless otherwise noted. Typical values are measured at TA = +25°C.) 10 0 -10 -20 24 -30 -15 -20 -25 -30 LOW-NOISE MODE -45 -40 20 40 60 80 100 120 140 40 30 20 LOW-NOISE MODE 0 -50 0 HIGH-POWER MODE 50 10 -40 HIGH-POWER MODE LOW-NOISE MODE 18 HIGH-POWER MODE -35 60 OUTPUT LEVEL (dBmV) 54 48 60 54 48 42 36 30 70 MAX3532toc05 GAIN STATE 60 OUTPUT NOISE IN 160kHz (dBmV) 20 MAX3532toc04 57 30 OUTPUT LEVEL vs. GAIN STATE OUTPUT NOISE vs. GAIN STATE -10 -10 0 5 10 15 20 25 30 35 40 45 50 55 60 FREQUENCY (MHz) 5 10 15 20 25 30 35 40 45 50 55 60 GAIN STATE GAIN STATE REAL AND IMAGINARY INPUT IMPEDANCE vs. FREQUENCY REAL AND IMAGINARY OUTPUT IMPEDANCE vs. FREQUENCY 10,000 MAX3532toc08 120 MAX3532toc07 12,000 100 8000 IMPEDANCE (Ω) IMPEDANCE (Ω) 6000 4000 2000 REAL 0 -2000 IMAGINARY 80 REAL 60 40 20 -4000 IMAGINARY 0 -6000 0 20 40 60 80 20 30 40 50 75 SECOND HARMONIC DISTORTION vs. INPUT FREQUENCY THIRD HARMONIC DISTORTION vs. INPUT FREQUENCY -40 VOUT = 55dBmV -45 -50 -55 -60 VOUT = 25dBmV -65 100 MAX3532toc10 -30 -35 HARMONIC DISTORTION (dBc) MAX3532toc09 HARMONIC DISTORTION (dBc) 10 FREQUENCY (MHz) -35 -40 VOUT = 55dBmV -45 VOUT = 52dBmV -50 -55 -60 VOUT = 40dBmV -65 VOUT = 25dBmV -70 VOUT = 40dBmV -70 10 15 20 25 30 35 -75 40 INPUT FREQUENCY (MHz) 4 5 100 FREQUENCY (MHz) -30 45 MAX3532toc06 GAIN vs. FREQUENCY 40 GAIN (dB) MAX3532 † アップストリームCATVドライバアンプ 50 10 15 20 25 30 35 40 INPUT FREQUENCY (MHz) _______________________________________________________________________________________ 45 50 アップストリームCATVドライバアンプ 端子 名称 機 能 1–10, 12, 13, 15, 16, 17, 21–25, 32 GND グランドピン 11 VEE1 シリアルデータインタフェースグランド。他のグランドと同様に、できるだけ短い(低インダクタンスの) 経路でグランドプレーンに接続して下さい。 14 VCC1 シリアルデータインタフェース+5V電源。ICにできるだけ近く配置された0.1µFデカップリング コンデンサでバイパスして下さい。 18 CS 19 SDA シリアルインタフェースデータ。TTLコンパチブル入力。「シリアルインタフェース」の項を参照。 20 SCLK シリアルインタフェースクロック。TTLコンパチブル入力。「シリアルインタフェース」の項を参照。 26 VEE プログラマブルゲインアンプ(PGA)グランド。他のグランドと同様に、できるだけ短い (低インダクタンスの)経路でグランドプレーンに接続して下さい。 27 VIN- 負入力。使用しない場合は、グランドにACカップリングする必要があります。VIN+とこのポートが PGAへのハイインピーダンス差動入力を形成します。このポートを差動で駆動すると、二次歪みの 除去率が高くなります。 28 VIN+ 正入力。VIN- とこのポートがPGAへのハイインピーダンス差動入力を形成します。このポートを差動 で駆動すると、二次歪みの除去率が高くなります。このピンはACカップリングして下さい。 29 VCC PGA +5V電源。ICにできるだけ近く配置されたデカップリングコンデンサでバイパスして下さい。 30 VCC2 パワーアンプ+5V電源。ICにできるだけ近く配置されたデカップリングコンデンサでバイパスして 下さい。 31 VEE2 パワーアンプグランド。他のグランドと同様に、できるだけ短い(低インダクタンスの)経路で グランドプレーンに接続して下さい。 33 VOUT+ 正出力。このピンとVOUT- が低インピーダンス出力を形成します。通常、このポートは8Ω直列抵抗 を通じて1:2トランスを駆動します。 34 VOUT- 負出力。このピンとVOUT+が低インピーダンス出力を形成します。通常、このポートは8Ω直列抵抗 を通じて1:2トランスを駆動します。 35 TXEN 送信アンプイネーブル。このピンをローにするとトランスミッタがハイアイソレーション状態 (送信ディセーブルモード)になります。但し、このモードではかなりの同相電圧スイングが存在します。 従って、トランスの一次側に至るまで差動出力のバランスを良好に保つことが重要です。 36 SHDN シャットダウン。このピンがローに設定されると、(シリアルインタフェースを含む)全ての機能が ディセーブルされ、リーク電流のみが流れます。 シリアルインタフェースイネーブル。TTLコンパチブル入力。「シリアルインタフェース」の項を参照。 _______________________________________________________________________________________ 5 MAX3532 † 端子説明___________________________________________________________________________ アップストリームCATVドライバアンプ MAX3532 † シャットダウンモード SHDN BIAS MAX3532 VOUT- PGA VIN+ TXEN VINVOUT+ SERIAL-DATA INTERFACE CS SDA SCLK 図1. ファンクションダイアグラム 詳細 ___________________________________ 以下に、ファンクションダイアグラム(図1)に示されて いる各ブロックについて説明します。 プログラマブルゲインアンプ MAX3532の処理経路は、プログラマブルゲインアンプ (PGA)及び送信パワーアンプから構成されています。こ の2つにより、1dBステップで64dB以上の出力レベル 制御が可能です。 PGAはプログラマブルなギルバートセルアッテネータ として構成されています。又、最高の直線性を得る ために差動構造を採用しています。シングルエンドで 駆動される場合、未使用の入力がグランドにデカップ リングされていると、仕様どおりの性能が達成されま す。PGAの利得は、シリアルデータインタフェースに よって決まります。表2を参照して下さい。 送信パワーアンプ 送信パワーアンプは、+36dBmVで駆動された場合に +8dBmV∼+62dBmVを差動で駆動する能力を持って います。単一+5V電源から必要なスイングを得るには、 外部1:2トランスを使用する必要があります。送信パワー アンプの出力は、超低インピーダンスのエミッタフォロワ です。このエミッタフォロワは、適正な出力リターンロス を実現するために2つの8Ω直列終端抵抗を必要とします。 パワーアンプの利得は、シリアルデータインタフェース を通じて設定されます。送信パワーアンプは、切換え 可能な+16dB又は+0dBの利得を備えています。これ らは、それぞれ高直線性及び低ノイズを実現するため です。高利得モードではパワーアンプの利得が+16dB に設定され、最高の出力信号スイングが可能になりま す。低ノイズモードでは利得が0dBに設定され、出力 ノイズが最小になります。 6 通常動作では、シャットダウンピン(SHDN)をハイにし ます。SHDNをローにすると、IC内の全ての回路がディ セーブルされます。この状態では、リーク電流だけが 流れます。素子をシャットダウンすると、シリアルデータ インタフェースラッチに保存されたデータは失われます。 送信ディセーブルモード TXENピンをハイにすると、デバイスは送信モードにな ります。TXENをローにすると、送信アンプは同相動作 に切り替わり、出力信号は出力ピンVOUT+とVOUT- に 同相で出てきます。これらの同一信号は出力トランス コアでキャンセルされ、入力と出力の間で高いアイソ レーションを提供します。最高のアイソレーションは、 低ノイズモードの低利得設定で達成されます。 シリアルインタフェース シリアルインタフェースは、データを入力するための アクティブローイネーブル(CS)を備えています。データ は、SCLKの立上がりエッジでMSBを先にしてクロック 入力されます。データは、CSの立上がりエッジで保存 ラッチに保存されます。シリアルインタフェースは、 P G A及び出力アンプの状態を制御します。レジスタ フォーマットは、表1及び2に示されています。シリアル インタフェースタイミングは、図2に示されています。 送信モード ハードウェアTXENラインは、ソフトウェアビットD7と AND配線されているため、送信するためにはTXEN及び D7の両方がハイであることが必要です。ビットD6は、 デバイスの高利得モード(D6 = 1)又は低ノイズモード (D6 = 0)を決定します。出力レベルが45dBmVより高い 場合は、ハイパワーモードを使用すべきです。この遷移 ポイントによりMAX3532の歪み性能が最適化されま すが、いずれのモードも設定された利得状態の全域で 使用できます。ビットD5∼D0は、64個のPGA利得状態 (公称1dBずつ)を定義します。 表1. シリアルインタフェース制御ワード BIT MNEMONIC DESCRIPTION MSB 7 D7 Chip-State Control MSB 6 D6 Chip-State Control LSB 5 D5 Gain Control, Bit 5 4 D4 Gain Control, Bit 4 3 D3 Gain Control, Bit 3 2 D2 Gain Control, Bit 2 1 D1 Gain Control, Bit 1 LSB 0 D0 Gain Control, Bit 0 _______________________________________________________________________________________ アップストリームCATVドライバアンプ MAX3532 † 表2. チップ状態制御ビット TXEN D7 D6 D5 D4 D3 D2 D1 D0 STATE 1 1 1 X X X X X X High-power transmit X X X X X X Low-noise transmit; subtract 16dB from VOUT X X X X X X Transmit disabled 1 1 0 X 0 1 0* X X X 0 0 X X X X X X All analog circuitry off 1 1 0 0 0 1 1 0 1 VOUT = +8dBmV 1 1 0 0 0 1 1 1 0 VOUT = +9dBmV — 1 — — — — — — — — 1 1 1 1 1 0 1 0 1 VOUT = +56dBmV 1 1 1 1 1 0 1 1 0 VOUT = +57dBmV * 状態000XXXXXX(ソフトウェアシャットダウン)を除く。 トランス A D7 B D6 D5 A: tCSS B: tSDAS C D4 D3 D D2 C: tSDAH D: tSCKL E D1 F D0 E: tSCKH F: tCSH 図2. シリアルインタフェースタイミング図 ソフトウェアシャットダウンモード 定格出力レベルを実現するには、1:2(電圧比)トランスが 必要です。このトランスは、アプリケーションに必要な 帯域幅を持っていることが必要です。殆どのRFトランス の帯域幅仕様は、一次側に50Ω負荷、二次巻線にはそ れにマッチングした抵抗を仮定して定められています。 MAX3532の出力のインピーダンス(逆終端抵抗に起因 する約16Ω)はこれより大幅に低いため、一次側のイン ダクタンスのために帯域幅の低周波数エッジが3倍以上 ダウンシフトする傾向があります。トランスの仕様を 定める際には、このことに留意して下さい。 ソフトウェアシャットダウンモードは、D7及びD6の 両方がロー(D7、D6 = 00)の時にイネーブルされます。 このモードは、シリアルデータインタフェースのラッチ に保存された設定利得状態を維持しつつ、消費電流を 最小限に抑えます。このモードでは、全てのアナログ 機能がディセーブルされます。 RFトランスのコアは、本質的にノンリニアデバイスで す。歪みが重要になる場合は、リニア領域で動作させ る必要があります。一般に、与えられた出力レベルに 対する歪み性能は、使用するトランスコアのサイズ及び 巻数で決まります。このため、全体的な歪み割当への 寄与を最小限に抑えるために、適切なサイズのトランス を使用する必要があります。 アプリケーション情報 ___________________ 逆終端抵抗 出力マッチング MAX3532の出力回路は、動作周波数全域にわたって ニアゼロインピーダンスを持つ差動エミッタフォロワ です。シングルエンドインピーダンスにマッチングさ せるには、トランス及び逆終端抵抗が必要です。さら に、単一+5V電源で動作させる場合は、定格出力レベル を得るために出力信号スイングをステップアップする 必要があります。これらについては、以下の2つの項で 説明します。 逆終端抵抗の値は、(出力トランスを通じた基準に 基づく)最終的な出力インピーダンス及び希望する出力 マッチングの質の2つのパラメータに依存します。出力 インピーダンスは、次式により終端抵抗の値に依存し ます。 ZOUT = 4 x [ 2 x (Rterm + RP)] ここで、Rtermは1つの終端抵抗の値、RP は寄生抵抗です。 _______________________________________________________________________________________ 7 トランス及びプリント基板の寄生インダクタンスを考慮 に入れる必要があるため、完全なマッチングよりも低い 抵抗値を選んで下さい。2つの8.0Ω抵抗を使用すること により、殆ど最適なマッチングが得られます。 出力マッチングがそれほど重要でない場合は、逆終端 抵抗を低めの値にすることができます。このようにす ると、(抵抗両端の電圧降下が減って負荷の両端の電圧 降下が増えるため)出力レベル範囲の上限を拡張すること ができると共に、与えられた出力レベルにおける歪み 性能を改善できます。 レイアウト RF回路では、よく設計されたプリント基板が必要です。 最高の性能を得るために、電源レイアウト及び出力回路 レイアウトに注意して下さい。 出力回路レイアウト MAX3532の差動構成は、偶数次の歪み(最も大きいの は二次高調波歪み)を著しく低減するという利点があり ます。歪みのキャンセル度は、回路全体の振幅及び位相 バランスに依存します。出力ピンから出てくるトレース を互いに正確に同じ長さにすることが重要です。 MAX3532は低インピーダンス出力を持っているため、 出力トレースをできるだけ短くする必要があります。 これは、高周波数になると小さなインダクタンスでも 影響してくるためです。逆終端抵抗は、できるだけ デバイスの近くに配置して下さい。 電源レイアウト IC内の各部分の間のカップリングを最小限に抑える 理想的な電源レイアウトは、星型構成です。この構成 では、大容量のデカップリングコンデンサを中央V CC ノードに配置します。V CC トレースはこのノードから 分岐し、各々がMAX3532回路の中の個別のV CCノード に行きます。これらのトレースの各々の末端には、 使用周波数で非常に小さなインピーダンスを提供する デカップリングコンデンサを配置します。これにより、 各V CC ピンのところでローカルV CC デカップリングが 実現されます。 電源からVCC(ピン29)及びVCC2(ピン30)に行くトレース は、実際的に可能な限り厚くし、抵抗が1Ωよりもかな り小さくなるようにして下さい。 グランドインダクタンスは、歪み性能を劣化させます。 このため、グランドプレーンからV E E (ピン26)及び V EE2(ピン31)への接続は、なるべく複数のビアを使用 するようにします。 チップ情報 _____________________________ TRANSISTOR COUNT: 1100 パッケージ_________________________________________________________________________ SSOP2.EPS MAX3532 † アップストリームCATVドライバアンプ 8 _______________________________________________________________________________________