AK2346A

[AK2346A]
AK2346A
無線機用ベースバンドLSI
1.特長
□ 音声フィルタ、エンファシス、コンパンダなどの音声信号処理回路を内蔵
□ 16種類のキャリア周波数に対応した秘話回路内蔵
□ MSKモデム(1200,2400bit/s)内蔵
□ 水晶振動子による発振回路内蔵(14.7456MHz)
□ 個別電源の採用により、3V制御、5V動作に対応
□ 動作電圧:
2.6V~5.5V
□ 動作温度:
-40℃~+85℃
□ パッケージ: 24pin QFN (4.0 x 4.0 x 0.75mm 0.5mmピッチ)
2.概要
AK2346Aは、音声用フィルタ、リミッタ、スプラッタフィルタに加え、エンファシス、コンパンダ、秘話回路、
MSKモデム(1200,2400bit/s)を内蔵しており、無線機のベースバンド部をワンチップ化したICです。
音声用のHPFは250Hz以下で高い減衰率を示し、CTCSS等のサブ・オーディオ信号を除去します。また
リミッタ回路は、4bitの電子ボリュームによりリミットレベルを調整することが可能です。スプラッタフィルタは、
カットオフ周波数を2.55kHzか3.0kHzに選択いただけます。また秘話回路は、キャリア周波数を中心に音
声信号を反転させる単純反転方式を採用しており、16種類のキャリアに対応致します。
データ通信用途にMSKモデムを内蔵しており、1200、2400bit/sの伝送速度をご選択頂けます。さらに
送受信系の初段と最終段に計4つの電子ボリュームを内蔵しており、CPUからの制御によりマイク感度、
変復調器の感度を自動調整することが可能です。
MS1289-J-04
2013/12
-1-
[AK2346A]
3.目次
1.特長 ......................................................................................................................... 1
2.概要 ......................................................................................................................... 1
3.目次 ......................................................................................................................... 2
4.ブロック図 .................................................................................................................. 3
5.回路構成 ................................................................................................................... 4
6.ピン/機能 ................................................................................................................ 5
7.絶対最大定格 ............................................................................................................ 8
8.推奨動作条件 ............................................................................................................ 8
9.デジタルDC特性 ......................................................................................................... 8
10.クロック入力特性 ....................................................................................................... 9
11.システムリセット.......................................................................................................... 9
12.消費電流 ................................................................................................................ 10
13.アナログ特性 ........................................................................................................... 11
14.レベルダイアグラム.................................................................................................... 16
15.シリアルインターフェース ............................................................................................ 17
16.デジタルACタイミング ................................................................................................ 27
17.MSKモデム動作説明 ................................................................................................. 30
18.外部接続回路推奨例 ................................................................................................ 33
19.パッケージ............................................................................................................... 36
20.重要な注意事項 ....................................................................................................... 37
MS1289-J-04
2013/12
-2-
[AK2346A]
16
TXINO
20
19
+
TXA1
TXIN
VR1
(HPF)
Adder
1
Compressor
10
RXIN
17
+
TXA2
PreEmphasis
DAC
TX/RX
_HPF
+
RXA1
VR3
TXRX
PCONT
RXLPF
LIMSW
22
Adder
2
fc = 300Hz
TXRX
21
TXSW2,1,0
-18 to +4.5/1.5dB
11
RXINO
EM
TC
EXTIN2
EXTIN1
EXTINO
4.ブロック図
VR2
Limiter
Scrambler/
Descrambler
HPFSW
TXRX
PCONT
-4 to +3.5/0.5dB
-9.6 to +3.0
/0.2dB
PCONT
MOD
SMF
fc = 2.55kHz
/3.0kHz
13
DeEmphasis
Expander
RXSW
12
Splatter
EM
SMF
VR4
TC
RXOUT
-18,-4.5 to +4.5
/0.25dB
FILTERO
FILSW1,0
6
DIV
MSK
BPF
MSK
Demodulator
XIN
OSC 5
XOUT
MSK
Modulator
Power ON
Power ON
at Mode 1,2,3,4 at Mode 2,4
Control
Register
Power ON
at Mode 2,3,4
Power ON
at Mode 3,4
AGND
MSKSW1,0
15
+
+
AGND
+
AGNDIN
14
AVDD
+
DVDD
VSS2
MS1289-J-04
9
8
VSS1
7
18
23
RSTN
4
DIR
3
SCLK
2
DIO
24
MSKDATA
MSKCLK
1
2013/12
-3-
[AK2346A]
5.回路構成
ブロック
TXA1
VR1
(HPF)
Compressor
Pre-emphasis
TX/RXHPF
Scrambler/
Descrambler
Adder1/2
Limiter
DAC
VR2
Splatter
SMF
RXA1
VR3
機 能
送信音声信号のゲイン調整および後段のSCF回路の折返しノイズを防止するフィルタのた
めの演算増幅器です。外付けの抵抗とコンデンサによりゲインを30dB以下、カットオフ周波
数を10kHz程度に設定してください。
送信音声信号の入力レベルを調整するためのボリュームです。
設定レジスタ:VR13~10 調整範囲:-18.0~+4.5dB ステップ幅1.5dB/step
送信音声信号の振幅をdBスケールで1/2倍に圧縮する回路です。
クロスポイント:-10dBx TCレジスタによりON/OFFが設定されます。
変調信号のS/N向上のため送信音声信号の高周波成分を強調する回路です。
送受信音声信号に含まれる250Hz以下の成分を除去するためのHigh-passフィルタです。
HPFSWレジスタによりON/OFFが設定されます。
送受信音声のスペクトラム分布をキャリア周波数に対して反転させる回路です。
キャリア信号は、2.844~3.491kHzの16種類の周波数を設定できます。
また、EM,PCONTレジスタの組み合わせにより秘話回路とエンファシス回路のどちらかを選
択できます。同時使用はできません。
音声信号と外部からのトーン信号を加算する回路です。
TXINSW,TXSW2,1, 0レジスタにより設定されます。
変調信号の周波数編移を抑えるための振幅制限回路です。リミットレベルは内蔵のDACに
より調整されます。
Limiter回路のリミットレベルを調整するためのボリュームです。設定レジスタ:LIMLV3~0
調整範囲:-17.6~-2.1dB ステップ幅0.5dB/step
MOD端子への出力レベルを調整するためのボリュームです。 設定レジスタ:VR25~20
調整範囲:-3.2~+3.0dB ステップ幅0.2dB/step 粗調整として-6.4/0dBの切り替えが
可能。
リミッタの出力信号あるいはMSKモジュレータ信号に含まれる3kHz以上の成分を除去する
ためのLow-passフィルタです。SPLレジスタによりカットオフ周波数調整が可能です。
SCF回路で発生する高周波成分及びクロック成分を除去するためのSmoothingフィルタで
す。
受信復調信号のゲイン調整および後段のSCF回路からの折返しノイズを防止するフィルタ
のための演算増幅器です。外付けの抵抗とコンデンサによりゲインを20dB以下、カットオフ
周波数を40kHz程度に設定してください。
受信復調信号の入力レベルを調整するためのボリュームです。
設定レジスタ:VR33~30 調整範囲:-4.0~+3.5dB ステップ幅0.5dB/step
RXLPF
受信復調信号に含まれる3kHz以上の成分を除去するためのLow-passフィルタです。
De-emphasis
Pre-emphasisにより高域強調された信号を元に戻す回路です。
Expander
VR4
TXA2
Compressorにより圧縮された信号をdBスケールで2倍に伸張し、元に戻す回路です。
クロスポイント:-10dBx TCレジスタによりON/OFFが設定されます。
受信出力レベルを調整するためのボリュームです。
設定レジスタ:VR42~40 調整範囲:-18.0,-4.5~+4.5dB ステップ幅0.25dB/step
送信音声信号のゲイン調整および後段のSCF回路の折返しノイズを防止するフィルタのた
めの演算増幅器です。外付けの抵抗とコンデンサによりゲインを30dB以下、カットオフ周波
数を10kHz程度に設定してください。
MS1289-J-04
2013/12
-4-
[AK2346A]
ブロック
機 能
MSK BPF
受信MSK信号に含まれる帯域外の成分を除去するためのBand-passフィルタです。
MSK Demodulator
RXIN端子から入力された受信MSK信号よりデータとクロック信号を再生する回路です。
MSK Modulator
MSKDATA端子から入力されるデジタル信号の論理に従い、MSK信号を生成する回路で
す。
AGND
内部アナログ信号の基準電圧(1/2VDD)を発生するための回路です。
OSC
外付けの水晶発振子および抵抗により、14.7456MHzの基準クロックを発生する回路です。
外部より3.6864MHzの2、3、4逓倍信号が入力された時の2、3、4分周回路です。
設定レジスタ:MCKSL[1:0]
コントロールレジスタは、4ビットのアドレスと8ビットのデータから成るシリアル入力によりIC内
部のスイッチの状態やボリュームを設定する回路です。また、データバッファを内蔵してお
り、CPUとのインターフェースを容易にするため8ビット分のMSK受信データを蓄積しま
す。
電源立ち上げ時には、RSTN端子によりシステムリセットを掛けます。またSRSTレジスタによ
りソフトリセットが設定されます。(レジスタの説明を参照)
DIV
Control
Register
6.ピン/機能
ピン
番号
1
ピン
名称
MSKCLK
ピン
タイプ
パワー
ダウン時
ピン状態
DO
H
機 能
MSK信号 送受信クロック出力端子
シリアルデータ入出力端子
2
DIO
DB
Z
3
SCLK
DI
Z
シリアルデータ用クロック入力端子
4
DIR
DI
Z
シリアルデータ入出力制御端子
5
XOUT
DO
注2)
6
XIN
7
8
9
レジスタ設定時の入力ならびにMSK受信データの出力端子です。
水晶振動子接続端子
水晶振動子接続端子
この端子と隣接するXOUT端子間に、14.7456MHzの振動子を接続す
ることによりIC内部で使用する基準クロックを作ります。詳細な接続方法
と外部からクロックを供給する場合については、外部接続回路推奨例を
ご参照ください。
デジタルVDD電源端子
2.6~5.5Vの電源に接続してください。またVSS端子間に0.1µF以上の
バイパスコンデンサを接続してください。
DI
注2)
DVDD
PWR
-
VSS1
PWR
-
VSS電源端子
常時、0Vの電圧を印可してください。
-
アナログVDD電源端子
2.6~5.5Vの電源に接続してください。またVSS端子間に0.1µF以上の
バイパスコンデンサを接続してください。
DVDD ≤ AVDDの関係が維持されるよう電圧を印可してください。
AVDD
PWR
MS1289-J-04
2013/12
-5-
[AK2346A]
ピン
番号
ピン
名称
ピン
タイプ
パワー
ダウン時
ピン状態
機 能
10
RXIN
AI
Z
受信復調信号入力端子
RXA1の反転入力端子です。 外部に抵抗とコンデンサを接続しプリフ
ィルタを構成します。
11
RXINO
AO
Z
RXA1の出力端子
12
FILTERO
AO
Z
RXLPF回路およびTX/RX_HPF回路出力端子
トーン信号等のモニター端子として使用できます。57.6kHzのサンプ
リングクロックが含まれるため外部にて波形処理を行ってください。
13
RXOUT
AO
Z
受信音声出力端子
14
AGNDIN
AI
注1)
15
AGND
AO
注1)
16
EXTIN1
AI
Z
17
EXTINO
AO
Z
18
VSS2
PWR
-
19
TXIN
AI
Z
20
TXINO
AO
Z
TXA1の出力端子
21
EXTIN2
AI
Z
外部入力端子
音声信号のほかトーン信号などを外部から入力することが可能です。
22
MOD
AO
Z
送信被変調信号出力端子
23
RSTN
DI
Z
リセット端子
アナロググランド入力端子
アナロググランドを安定化するためのコンデンサを接続します。
アナロググランド出力端子
アナロググランドを安定化するためのコンデンサを接続します。
TXA2の入力端子
TXA2の反転入力端子です。外部に抵抗とコンデンサを接続しマイクア
ンプを構成します。
TXA2の出力端子
VSS電源端子
常時、0Vの電圧を印可してください。
送信音声入力端子
TXA1の反転入力端子です。外部に抵抗とコンデンサを接続しマイクア
ンプを構成します。
注:
MSK信号 送受信データ入出力端子
送信時、MSKCLK端子のクロックの立ち上がりに同期してデータを取り
込みます。
この端子は設定レジスタ:FSLの設定により2種類の情報を出力します。
FSLが”1”の場合は、MSK信号受信フラグ出力モード(RDF)となり、受信
MSKDATA
DB
Z
データレジスタにMSK受信信号が8bit書き込まれた時、Lowレベルを出
力します。
またFSLが”0”の場合は、フレーム検出信号出力モード(FD)となり、フレームパ
ターンを検出するとLowパルスを出力します。
さらに設定レジスタ:MSKSW[1:0]を”1/0”に設定するとRDATA信号を出力し
ます。
A: Analog, D: Digital, PWR: Power, I: Input, O: Output, B: Bidirectional, Z: High-Z, L: Low
注1)
注2)
AGNDレベル
XIN端子に低レベルが入力された時、XOUT端子には高レベル電圧が出力
24
MS1289-J-04
2013/12
-6-
[AK2346A]
RXOUT
AGNDIN
AGND
EXTIN1
EXTINO
VSS2
ピン配置
18 17 16 15 14 13
11
RXINO
EXTIN2
21
10
RXIN
MOD
22
9
AVDD
RSTN
23
8
VSS1
MSKDATA
24
7
DVDD
1
2
3
4
5
6
XIN
20
XOUT
TXINO
DIR
FILTERO
SCLK
12
DIO
19
MSKCLK
TXIN
MS1289-J-04
2013/12
-7-
[AK2346A]
7.絶対最大定格
項
目
記号
AVDD
電源電圧
DVDD
グランドレベル
VSS
VIN_analog
入力印可電圧
VIN_digital
入力印可電流(電源ピンを除く)
IIN
保存温度
Tstg
注:電圧は全てVSS1/2端子に対する値です。
Min.
-0.3
-0.3
0
-0.3
-0.3
-10
-55
Max.
6.5
6.5
0
AVDD+0.3
DVDD+0.3
+10
130
単位
V
V
V
V
V
mA
℃
注意:この値を超えた条件で使用した場合、デバイスを破壊することがあります。
また通常の動作は、保証されません。
8.推奨動作条件
項
動作温度
目
動作電源電圧
記号
Ta
AVDD
DVDD
条
件
Min.
-40
2.6
2.6
DVDD ≤ AVDD
AGND
RL1
MOD,RXOUT,FILTERO
出力負荷抵抗
RL2
TXINO,EXTINO,RXINO
MOD,RXOUT,FILTERO
CL1
出力負荷容量
CL2
TXINO,EXTINO,RXINO
注:電圧は全てVSS1/2端子に対する値です。
アナログ基準電圧
Typ.
3.0
3.0
1/2AVDD
Max.
85
5.5
5.5
10
30
単位
℃
V
V
V
kΩ
50
15
pF
Max.
単位
9.デジタルDC特性
項
目
記号
高レベル入力電圧
VIH
低レベル入力電圧
VIL
高レベル入力電流
IIH
低レベル入力電流
IIL
高レベル出力電圧
VOH
低レベル出力電圧
VOL
条 件
DIO,SCLK,DIR,MSKDATA,
RSTN
DIO,SCLK,DIR,MSKDATA,
RSTN
VIH=DVDD
DIO,SCLK,DIR,MSKDATA,
RSTN
VIL=0V
DIO,SCLK,DIR,MSKDATA,
RSTN
IOH=+0.2mA
MSKCLK,MSKDATA,DIO
IOL=-0.4mA
MSKCLK,MSKDATA,DIO
MS1289-J-04
Min.
Typ.
0.8DVDD
V
0.2DVDD
V
10
uA
-10
uA
DVDD-0.4
DVDD
V
0.0
0.4
V
2013/12
-8-
[AK2346A]
10.クロック入力特性
項 目
記号
MCK0
条
件
Min.
Typ.
Max.
単位
備考
XIN,XOUT
14.7456
MHz
MCK1
XIN
3.6864
7.3728
11.0592
14.7456
MHz
注1,2)
高レベル入力電圧
VMCK1_IH
XIN
V
注1)
低レベル入力電圧
VMCK1_IL
XIN
0.4
V
注1)
VMCK2
XIN
1.0
VPP
注2)
クロック周波数
入力振幅
注1)
注2)
1.5
0.2
XIN端子より直接入力時。詳細は外部接続回路推奨例 6)発振回路を参照ください。
DCカットを介しXIN端子より入力時。詳細は外部接続回路推奨例 6)発振回路を参照ください。
11.システムリセット
項
目
ハードウェアリセット
信号入力幅
ソフトウェアリセット
注1)
記号
条
件
tRSTN
RSTN端子
Min.
Typ.
Max.
1
単位
備考
µs
注1)
注2)
SRSTレジスタ
電源投入後、ハードウェアリセット動作(レジスタの初期化)を必ず行なって下さい。1µs以上の
“Low”パルス入力でリセットがかかり、動作モードMode0(パワーダウン)となります。
またこの時のデジタル入力(DI)端子は、RSTN:High、MSKDATA:Low、SCLK:High、DIR:Lowと設定
ください。
tRSTN
VIH
RSTN
VIL
注2)
SRST[7:0]レジスタに0xAA:10101010データを書き込むと、ソフトウェアリセットが実行されます。
この設定により動作モードMode0(パワーダウン)となり、レジスタは初期値となります。
このレジスタは、ソフトウェアリセット完了後は”0”となります。
MS1289-J-04
2013/12
-9-
[AK2346A]
12.消費電流
項
目
記号
IDD0
IDD1
消費電流
IDD2
条
件
Mode0
OSC:OFF,音声:OFF,モデム:OFF
Mode1
OSC:ON,音声:OFF,モデム:OFF
Mode2
OSC:ON,音声:ON, モデム:OFF
Min.
Typ.
Max.
0.1
0.3
0.8
1.5
5.4
8.7
IDD3
Mode3
OSC:ON,音声:OFF, モデム:ON
1.8
3.2
IDD4
Mode4
OSC:ON, 音声:ON, モデム:ON
6.0
9.5
MS1289-J-04
単位
mA
2013/12
- 10 -
[AK2346A]
13.アナログ特性
特記なき場合、f=1kHz, エンファシス:ON, コンパンダ:ON,秘話回路:OFF, VR1=VR2=VR3=VR4=0dBが適用されます。
また外付け回路定数は、外部接続回路推奨例P.33~35に基づき設定しております。
dBxは、動作電圧に対応するよう規格化した標記法で、0dBx=-5+20log(VDD/2)dBm で規定されます。
0dBm=0.775Vrms
1)送信音声系
項 目
条 件
Min.
Typ.
Max.
単位
備考
標準入力レベル
@TXINO
-10
絶対ゲイン
TXINO→MOD
-1.5
0
+1.5
dB
リミットレベル
MODで測定
-8.6
-7.6
-6.6
dBx
-20.0
-24.0
-17.0
-20.0
-14.0
-16.0
dB
-35
dB
-36.5
dBm
-1.5
+1.5
dB
-0.2
+0.2
dB
-6.0
dB
+0.5
dB
Max.
単位
コンプレッサ
リニアリティ
TXINO→MOD
TXINO=-44dBx
TXINO=-50dBx
TXINOに-10dBxを入力した時のMOD
でのレベルを0dBとした相対値
コンプレッサ歪率
TXINO→MOD, TXINO=-10dBx
30kHz LPF使用
ノイズレベル
TXIN0→MOD, TXINIO無入力時
C-Message Filter使用
VR1 ボリューム偏差
TXINO→MOD
-18.0~+4.5dB, 1.5dB/step
VR2 ボリューム偏差
TXINO→MOD
-3.2~+3.0dB, 0.2dB/step
(VR24,23,22,21,20)
VR2 ボリューム設定誤差 TXINO→MOD, -6.4dB設定時.
0dB設定時に対する相対値
(VR25=0)
MODで測定
Limiter DAC 偏差
-10~+5.5dB, 0.5dB/step
2)受信音声系
項 目
標準入力レベル
条
件
-6.8
-6.4
-0.5
Min.
@RXINO
Typ.
dBx
-10
RXINO→FILTERO
RXINO→RXOUT
エキスパンダ
RXINO→RXOUT
リニアリティ
RXINO=-25dBx
RXINO=-30dBx
RXINOに-10dBxを入力した時のRXAF
でのレベルを0dBとした相対値
エキスパンダ歪率
RXINO→RXOUT, RXINO=-5dBx
30kHz LPF使用
ノイズレベル
RXIN0→RXOUT, RXINO無入力時
C-Message Filter使用
VR3 ボリューム偏差
RXIN0→RXOUT
-4.0~+3.5dB, 0.5dB/step
VR4 ボリューム偏差
RXIN0→RXOUT
-4.5~+4.5dB, 0.25dB/step
VR4 ボリューム設定誤差 RXIN0→RXOUT, -18dB設定時.
(VR42,41,40 = 0,0,0) 0dB設定時に対する相対値
絶対ゲイン
MS1289-J-04
dBx
-1.5
-1.5
0
0
+1.5
+1.5
dB
dB
-33.0
-45.0
-30.0
-40.0
-27.0
-35.0
dB
-35
dB
-70
dBm
-0.5
+0.5
dB
-0.25
+0.25
dB
-16
dB
-20
-18
備考
2013/12
- 11 -
[AK2346A]
3)フィルタ特性
(参考値)
3.1) エンファシス:0FF, コンパンダ:OFF, 秘話回路:OFF
項 目
条 件
Min.
Typ.
送信総合特性
TXINO → MOD
250Hz
-50
300Hz~2.0kHz
-1.0
-1.5
2.5kHz
1kHzでの利得
-4.0
3.0kHz
を0dBとした
-38
6.0kHz
相対値
300Hz~2.5kHz
-1.0
-1.5
3.0kHz
-43
6.0kHz
-49
受信総合特性
250Hz
RXINO →
-1.5
RXOUT
300Hz
-1.0
350Hz~3.0kHz
1kHzでの利得
-38
を0dBした
6.0kHz
Max.
-38
+1.0
+1.0
-1.0
-28
+1.0
+1.0
-22
-38
+1.0
+1.0
-28
単位
dB
Max.
-40
-9.5
+9.0
+8.5
-18
-9.5
+9.0
+10.5
-12
-26
+11.5
-8.5
-40
単位
dB
備考
dB
SPL=0
dB
SPL=1
設定時
設定時
dB
相対値
3.2) エンファシス:0N, コンパンダ:OFF, 秘話回路:OFF
項 目
条 件
Min.
送信総合特性
TXINO → MOD
250Hz
300Hz -12.5
+6.0
2.5kHz
1kHzでの利得
+4.5
3.0kHz
を0dBとした
6.0kHz
相対値
300Hz -12.5
+6.0
2.5kHz
+7.0
3.0kHz
6.0kHz
受信総合特性
250Hz
RXINO →
+8.5
300Hz
RXOUT
1kHzでの利得
3.0kHz -11.5
を0dBとした
6.0kHz
Typ.
-57
-29
-34
-38
-52
備考
dB
SPL=0
dB
SPL=1
設定時
設定時
dB
相対値
MS1289-J-04
2013/12
- 12 -
[AK2346A]
□
フィルタ特性
20
10
GAIN(dB)
0
-10
SPL=0
-20
SPL=1
-30
-40
-50
-60
1.E+02
1.E+03
1.E+04
FREQUENCY(Hz)
図1
送信総合特性(プリエンファシス:OFF)
20
10
GAIN(dB)
0
-10
-20
-30
-40
-50
-60
1.E+02
1.E+03
1.E+04
FREQUENCY(Hz)
図2
受信総合特性(ディエンファシス:OFF)
MS1289-J-04
2013/12
- 13 -
[AK2346A]
20
10
GAIN(dB)
0
-10
SPL=0
-20
SPL=1
-30
-40
-50
-60
1.E+02
1.E+03
1.E+04
FREQUENCY(Hz)
図3
送信総合特性(プリエンファシス:ON)
20
10
GAIN(dB)
0
-10
-20
-30
-40
-50
-60
1.E+02
1.E+03
1.E+04
FREQUENCY(Hz)
図4
受信総合特性(ディエンファシス:ON)
MS1289-J-04
2013/12
- 14 -
[AK2346A]
4)秘話回路特性(秘話回路:ON, エンファシス:OFF, コンパンダ:OFF)
項 目
条 件
Min.
Typ.
キャリア周波数
3.388
変調出力レベル
高域除去レベル
キャリア漏洩レベル
原音漏洩レベル
5)MSKモデム特性
項 目
送信信号レベル
送信信号歪率
受信信号レベル
TXINO→MOD,
入力条件
測定周波数
TXINO→MOD,
入力条件
測定周波数
TXINO→MOD,
入力条件
測定周波数
TXINO→MOD,
入力条件
測定周波数
RXINO→RXOUT
1.0kHz -10dBx
2.388kHz
RXINO→RXOUT
1.0kHz -10dBx
4.388kHz
RXINO→RXOUT
無入力
3.388kHz
RXINO→RXOUT
1.0kHz -10dBx
1.0kHz
条
件
@MOD
1.2kHz出力時
@MOD
1.2kHz出力時
@RXINO
1.2kHz出力時
-12
単位
-8
dBx
-50
dBx
-50
dBx
-50
dBx
Typ.
Max.
単位
-12
-11
-10
dBx
-32
dB
-1
dBx
-11
備考
kHz
Min.
-17
MS1289-J-04
-10
Max.
備考
2013/12
- 15 -
[AK2346A]
14.レベルダイアグラム
1)TX系:TXRX=0の時
MSK
Modulator
f=1kHz
TXINO
TXA1
TXIN
EXTIN2
Compressor
VR1
G = 30dB
0
+4.5
dB
-18
Pre-emphasis
0dB
Crosspoint
-10dBx
TXHPF
Limitter
0dB
-7.6dBx
Splatter
+VR2
0
SMF
+3.0
dB
-9.2
MOD
0dB
Scrm
/Descrm
0dB
dBx
10
0
0
-5
-5.5
-7.0
-10dBx (Audio)
-10
-10
-10
-11
-11dBx (MSK)
-19.2
-20
-27
-27dBx
-30
-30dBx
-18
-30
-40
-44
-50
-50
-60
-70
-80
-90
2)RX系:TXRX=1の時
FILTERO
f=1kHz
RXIN
RXINO
RXA1
VR3
G = 20dB
+3.5
dB
0
-4.0
RXLPF
0dB
De-emphasis
RXHPF
+5dB
-5dB
Scrm
/Descrm
Expander
Crosspoint
-10dBx
VR4
SMF
+4.5
dB
0
-18.0
G = 0dB
RXOUT
-5dB
dBx
10
0
0
-5
-6.5
-20
-25
-10
-14
-10
-5.5
-10dBx (Typ.)
-20
-25
-28
-25
-30
-40
0dBx (Max.)
-5
-10
-30
-40
-40dBx
-45
-50
-50dBx
-50
-60
注)dBxは、動作電圧に対応するよう規格化した標記法で、0dBx=-5+20log(VDD/2)dBm で規定されます。
MS1289-J-04
2013/12
- 16 -
[AK2346A]
15.シリアルインターフェース
1)
レジスタの構成
アドレス
設定内容
データ
D7
D6
D5
D4
D3
D2
D1
D0
BS3
BS2
BS1
TXRX
TXINSW
TXSW2
TXSW1
TXSW0
FILSW1
FILSW0
RXSW
LIMSW
TC
EM
PCONT
SPL
0
TXA2PW
MSKSW1
MSKSW0
MSKSL
FCLN
FSL
HPFSW
ボリュームレジスタ 1
0
0
0
0
VR13
VR12
VR11
VR10
0
ボリュームレジスタ 2
0
0
VR25
VR24
VR23
VR22
VR21
VR20
0
1
ボリュームレジスタ 3
0
0
0
0
VR33
VR32
VR31
VR30
1
1
0
ボリュームレジスタ 4
0
0
VR45
VR44
VR43
VR42
VR41
VR40
0
1
1
1
1
0
0
0
1
0
0
1
1
0
1
0
1
0
1
1
1
1
0
0
ソフトウェアリセット
SRST[7:0]
1
1
0
1
テストレジスタ1
出荷検査用テストレジスタ1(アクセス不可)
1
1
1
0
テストレジスタ2
出荷検査用テストレジスタ2(アクセス不可)
1
1
1
1
テストレジスタ3
出荷検査用テストレジスタ3(アクセス不可)
A3
A2
A1
A0
0
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0
1
0
コントロールレジスタ
1
コントロールレジスタ
2
コントロールレジスタ
3
モデムフレームパター
ン
モデムフレームパター
ン
ボリュームレジスタ 5
コン トロールレジ スタ
4
コン トロールレジ スタ
5
MSKフレームパターン下位8ビット
MSKフレームパターン上位8ビット
0
0
0
LIMLV4
LIMLV3
LIMLV2
LIMLV1
LIMLV0
0
0
0
0
SCR3
SCR2
SCR1
SCR0
0
0
0
0
0
MCKCNT
MCKSL1
MCKSL0
モデム受信データ
レジスタ
MSK受信データ
MS1289-J-04
2013/12
- 17 -
[AK2346A]
2.1) コントロールレジスタ1
A3
アドレス
A2
A1
データ
A0
D7
D6
D5
D4
D3
D2
D1
D0
0
0
0
BS3
BS2
BS1
TXRX
TXINSW
TXSW2
TXSW1
TXSW0
0
0
0
1
1
1
1
1
0
初期値
2.1.1) 動作モード設定
BS3
BS2
BS1
モード名
OSC,AGND系
TX,RX音声系
MSKモデム系
0
0
0
0
0
1
Mode0(パワーダウン)
Mode1(スタンバイ)
OFF
ON
OFF
OFF
0
1
0
Mode2
ON
OFF
OFF
ON
0
1
1
Mode3
ON
OFF
ON
ON
ON
Mode4
注)表中に規定されていないコードの組み合わせは、設定しないで下さい。
ON
1
0
OFF
0
2.1.2) 送受信設定
データ
TXRX
TXINSW
機
設定項目
送受信切替
送信入力
能
備考
0
1
送信系動作
注1)
受信系動作
注2)
注3)
TXA1+TXA2動作
TXA1単体動作
注4)
2.1.3) 送信パス設定
TXSW2
TXSW1
TXSW0
送信音声
MSKモデム
EXTINO信号
EXTIN2信号
1
1
1
OFF
OFF
OFF
1
1
0
OFF
ON
OFF
OFF
1
0
1
0
0
OFF
ON
OFF
1
OFF
ON
OFF
ON
0
1
1
ON
OFF
0
1
0
OFF
OFF
OFF
OFF
ON
0
0
1
OFF
OFF
OFF
注)表中に規定されていないコードの組み合わせは、設定しないで下さい。
OFF
備考
注4)
ON
OFF
注4)
ON
注1) TXRX=0かつRXSW=1と設定することによりTXIN端子から入力した信号をRXOUT端子に出力することが
できます。この時、秘話回路は使用禁止となりますので必ずPCONT=1に設定してください。
RXSW=0に設定するとRXOUT端子出力はミュートとなります。
注2) TXRX=1かつTXSW2/TXSW1/TXSW0=1/1/0に設定するとRXIN端子から入力した信号をMOD端子に出
力することができます。この時、秘話回路は使用禁止となりますので必ずPCONT=1に設定してください。
TXSW2/TXSW1/TXSW0=1/1/1に設定するとMOD端子出力はミュートとなります。
注3) 16ページのレベルダイヤグラムを参考に、各回路ブロックのゲイン配分に十分ご注意ください。
注4) TXINSW=0に設定しTXA1+TXA2動作とする場合には、TXSW2/TXSW1/TXSW0=1/0/0もしくは
TXSW2/TXSW1/TXSW0=0/1/0以外の状態に設定しご使用くだい。
MS1289-J-04
2013/12
- 18 -
[AK2346A]
2.2) コントロールレジスタ2
アドレス
A3
A2
A1
A0
D7
0
0
0
1
初期値
FILSW1
FILSW0
1
1
0
1
データ
D6
D5
FILSW1
FILSW0
RXSW
1
1
1
機
D4
LIMSW
1
D3
D2
D1
D0
TC
EM
PCONT
SPL
1
1
1
1
能
備考
FILTERO端子は、mute。
FILTERO端子に、RXLPF回路信号を出力。
FILTERO端子に、TX/RX_HPF回路信号を出力。
注)表中に規定されていないコードの組み合わせは、設定しないで下さい。
0
0
データ
RXSW
LIMSW
TC
SPL
機
設定項目
受信音声
Limiter
Compressor/
Expander
Splatter
カットオフ周波数
能
0
1
mute
OFF (bypass)
通常動作
ON (active)
OFF (bypass)
ON (active)
2.55kHz
3.0kHz
備考
注5)
注5) RXSW=0に設定してもFILTERO端子出力はミュートされません。
EM
PCONT
1
1
0
1
機
能
備考
エンファシス回路:ON(enable)、 秘話回路:OFF(disable)
エンファシス回路:OFF(disable)、 秘話回路:OFF(disable)
エンファシス回路:OFF(disable)、 秘話回路:ON(enable)
注)表中に規定されていないコードの組み合わせは、設定しないで下さい。
0
0
2.3) コントロールレジスタ3
アドレス
A3
A2
A1
A0
D7
0
0
1
初期値
MSKSW1
MSKSW0
1
1
0
1
1
0
0
0
0
データ
D6
D5
D4
D3
D2
D1
D0
0
TXA2PW
MSKSW1
MSKSW0
MSKSL
FCLN
FSL
HPFSW
0
0
1
1
1
1
1
1
機
能
MSKCLK端子
MSKDATA端子
High出力
High-Z
HighもしくはLowを入力下さい。
MSKCLK端子から、送信クロック MSKDATA 端 子 か ら 、 送 信 テ ゙ ー タ
(TCLK)が出力されます。
(TDATA)を入力できます。
MSKCLK端子から、受信クロック MSKDATA 端 子 か ら 、 受 信 テ ゙ ー タ
(RDATA)が出力されます。
(RCLK)が出力されます。
MSKDATA端子から、RDF/FD信号
が出力されます。
MSK受信フラグ(RDF)を選択し、さら
High出力
にSCLK端子にクロックを入力すると、
DIO端子から受信データが出力されま
す。
MS1289-J-04
備考
MSK送信出力:OFF
MSK送信出力:ON
2013/12
- 19 -
[AK2346A]
データ
設定項目
TXA2PW
MSKSL
機
TXA2パワーダウン
コントロール
TXA2パワーダウン
TXA2動作
MSKモデム伝送速度
2400bit/s
1200bit/s
ON (enable)
OFF (disable)
フレーム検出信号(FD)出力
MSK受信フラグ(RDF)出力
OFF (bypass)
ON (active)
RDF/FD出力切替
FSL
TX/RX_HPF
HPFSW
2.4) ボリュームレジスタ1
アドレス
A3
A2
A1
A0
0
備考
1
モデムフレーム検出
FCLN
能
0
0
1
但し、動作モード
mode0の時、パワーダ
ウンとなります。
データ
D7
D6
D5
D4
D3
D2
D1
D0
0
0
0
0
VR13
VR12
VR11
VR10
0
0
0
0
1
1
0
0
1
初期値
VR13
VR12
VR11
VR10
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
MS1289-J-04
VR1ゲイン(dB)
-18.0
-16.5
-15.0
-13.5
-12.0
-10.5
-9.0
-7.5
-6.0
-4.5
-3.0
-1.5
0.0
+1.5
+3.0
+4.5
2013/12
- 20 -
[AK2346A]
2.5) ボリュームレジスタ2
アドレス
A3
A2
A1
A0
0
1
0
0
初期値
データ
D7
D6
D5
D4
D3
D2
D1
D0
0
0
VR25
VR24
VR23
VR22
VR21
VR20
0
0
1
1
0
0
0
0
VR25
VR2ゲイン(dB)
0
-6.4
0.0
1
VR24
VR23
VR22
VR21
VR20
VR2ゲイン(dB)
0
0
0
0
0
0
0
0
0
1
-3.2
-3.0
0
0
0
1
0
-2.8
0
0
0
1
1
-2.6
0
0
1
0
0
-2.4
0
0
1
0
1
-2.2
0
0
1
1
0
-2.0
0
0
1
1
1
-1.8
0
1
0
0
0
-1.6
0
1
0
0
1
-1.4
0
1
0
1
0
-1.2
0
1
0
1
1
-1.0
0
1
1
0
0
-0.8
0
1
1
0
1
-0.6
0
1
1
1
0
-0.4
0
1
1
1
1
-0.2
1
0
0
0
0
0.0
1
0
0
0
1
1
0
0
1
0
+0.2
+0.4
1
0
0
1
1
+0.6
1
0
1
0
0
+0.8
1
0
1
0
1
+1.0
1
0
1
1
0
+1.2
1
0
1
1
1
+1.4
1
1
0
0
0
+1.6
1
1
0
0
1
+1.8
1
1
0
1
0
+2.0
1
1
0
1
1
+2.2
1
1
1
0
0
+2.4
1
1
1
0
1
+2.6
1
1
1
1
0
+2.8
1
1
1
1
1
+3.0
MS1289-J-04
2013/12
- 21 -
[AK2346A]
2.6) ボリュームレジスタ3
アドレス
A3
A2
A1
A0
0
1
0
データ
D7
D6
D5
D4
D3
D2
D1
D0
0
0
0
0
VR33
VR32
VR31
VR30
0
0
0
0
1
0
0
0
1
初期値
VR33
VR32
VR31
VR30
VR3ゲイン(dB)
0
0
0
0
0
0
0
1
-4.0
-3.5
0
0
1
0
-3.0
0
0
1
1
-2.5
0
1
0
0
-2.0
0
1
0
1
-1.5
0
1
1
0
-1.0
0
1
1
1
-0.5
1
0
0
0
0.0
1
0
0
1
1
0
1
0
+0.5
+1.0
1
0
1
1
+1.5
1
1
0
0
+2.0
1
1
0
1
+2.5
1
1
1
0
+3.0
1
1
1
1
+3.5
MS1289-J-04
2013/12
- 22 -
[AK2346A]
2.7) ボリュームレジスタ4
アドレス
データ
A3
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
0
1
1
0
0
0
VR45
VR44
VR43
VR42
VR41
VR40
0
0
0
1
0
0
1
1
初期値
VR45
VR44
VR43
VR42
VR41
VR40
0
0
0
0
0
0
0
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
1
1
0
0
0
1
0
0
0
0
0
1
0
1
0
0
0
1
1
0
0
0
0
1
1
1
0
0
1
0
0
0
0
0
1
0
0
1
0
0
1
0
1
0
0
0
1
0
1
1
0
0
1
1
0
0
0
0
1
1
0
1
0
0
1
1
1
0
0
0
1
1
1
1
0
1
0
0
0
0
0
1
0
0
0
1
0
1
0
0
1
0
0
1
0
0
1
1
0
1
0
1
0
0
0
1
0
1
0
1
0
1
0
1
1
0
0
1
0
1
1
1
0
1
1
0
0
0
0
1
1
0
0
1
0
1
1
0
1
0
0
1
1
0
1
1
0
1
1
1
0
0
0
1
1
1
0
1
0
1
1
1
1
0
0
1
1
1
1
1
1
0
0
0
0
0
1
0
0
0
0
1
1
0
0
0
1
0
1
0
0
0
1
1
1
0
0
1
0
0
1
0
0
1
0
1
VR4ゲイン(dB)
-18.0
-4.50
-4.25
-4.00
-3.75
-3.50
-3.25
-3.00
-2.75
-2.50
-2.25
-2.00
-1.75
-1.50
-1.25
-1.00
-0.75
-0.50
-0.25
0.00
+0.25
+0.50
+0.75
+1.00
+1.25
+1.50
+1.75
+2.00
+2.25
+2.50
+2.75
+3.00
+3.25
+3.50
+3.75
+4.00
+4.25
+4.50
注)表中に規定されていないコードの組み合わせは、設定しないで下さい。
MS1289-J-04
2013/12
- 23 -
[AK2346A]
2.8) モデムフレームパターンレジスタ(初期値:特定小電力無線)
アドレス
データ
A3
A2
A1
A0
D7
D6
D5
D4
D3
0
1
1
1
0
0
F04
F02
F01
F00
1
0
1
0
1
0
0
0
0
F15
F14
F13
F12
F11
F10
F09
F08
0
0
0
1
1
0
1
1
2.9) ボリュームレジスタ5
アドレス
F03
D0
F07
初期値
F05
D1
1
初期値
F06
D2
データ
A3
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
1
0
0
1
0
0
0
LIMLV4
LIMLV3
LIMLV2
LIMLV1
LIMLV0
0
0
0
0
1
0
1
1
初期値
LIMLV4
LIMLV3
LIMLV2
LIMLV1
LIMLV0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
MS1289-J-04
ゲイン(dB)
5.5 (-2.1)
5.0 (-2.6)
4.5 (-3.1)
4.0 (-3.6)
3.5 (-4.1)
3.0 (-4.6)
2.5 (-5.1)
2.0 (-5.6)
1.5 (-6.1)
1.0 (-6.6)
0.5 (-7.1)
0 (-7.6dBx)
-0.5 (-8.1)
-1.0 (-8.6)
-1.5 (-9.1)
-2.0 (-9.6)
-2.5 (-10.1)
-3.0 (-10.6)
-3.5 (-11.1)
-4.0 (-11.6)
-4.5 (-12.1)
-5.0 (-12.6)
-5.5 (-13.1)
-6.0 (-13.6)
-6.5 (-14.1)
-7.0 (-14.6)
-7.5 (-15.1)
-8.0 (-15.6)
-8.5 (-16.1)
-9.0 (-16.6)
-9.5 (-17.1)
-10.0 (-17.6)
2013/12
- 24 -
[AK2346A]
2.10)コントロールレジスタ4
アドレス
A3
A2
A1
A0
D7
1
0
1
0
初期値
データ
D6
D5
D4
D3
D2
D1
D0
0
0
0
0
SCR3
SCR2
SCR1
SCR0
0
0
0
0
1
1
0
1
SCR3
SCR2
SCR1
SCR0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
2.11)コントロールレジスタ5
アドレス
キャリア周波数
(kHz)
2.844
2.880
2.916
2.954
2.992
3.032
3.072
3.114
3.156
3.200
3.245
3.291
3.339
3.388
3.439
3.491
データ
A3
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
1
0
1
1
0
0
0
0
0
MCKCNT
MCKSL1
MCKSL0
0
0
0
0
0
1
1
1
初期値
データ
設定項目
機
能
0
1
外部入力
水晶振動子
(14.7456MHz)
備考
MCKCNT
外部入力切替え
MCKSL1
MCKSL0
0
0
マスタークロック: 3.6864MHz
外部入力のみ
1
0
マスタークロック: 7.3728MHz
外部入力のみ
0
1
マスタークロック:11.0592MHz
外部入力のみ
1
1
マスタークロック:14.7456MHz
注)
機
能
備考
MCKSL[1:0]は、動作モードMode0またはMode1時に設定ください。
MS1289-J-04
2013/12
- 25 -
[AK2346A]
2.12) ソフトウェアリセットレジスタ
アドレス
A3
A2
A1
A0
1
1
0
0
初期値
D7
データ
D6
D5
D4
D3
D2
D1
D0
0
0
0
SRST[7:0]
0
0
0
0
0
SRST[7:0]レジスタに0xAA:10101010データを書き込むと、ソフトウェアリセットが実行されます。
詳細については、“システムリセット”の項を参照ください。
2.13) モデム受信データレジスタ
アドレス
A3
A2
A1
A0
D7
-
-
-
-
データ
設定項目
RD7-0
MSKSL=0時
MSKSL=1時
RD7
データ
D6
D5
D4
D3
D2
D1
D0
RD6
RD5
RD4
RD3
RD2
RD1
RD0
MSK受信データ
0
1
2.4kHz
1.8kHz
1.2kHz
1.2kHz
MS1289-J-04
備考
最初に受信した
データがRD7。
2013/12
- 26 -
[AK2346A]
16.デジタルACタイミング
1)シリアルインターフェース タイミング
項
目
クロックパルス幅1
クロックパルス幅2
DIO Set up time
DIO Hold time
DIR Set up time
DIR Hold time
DIR Falling to SCLK Falling time
SCLK Input rising time
SCLK Input falling time
記号
Min.
ta
tb
tc
td
te
tf
tg
th
ti
500
500
100
100
100
100
100
Typ.
Max.
単位
ns
ns
ns
100
100
ns
tb
ta
SCLK
tc
td
A3
DI/O
A2
A0
A1
D1
D0
tf
te
DIR
tg
th
ti
0.8VDD
0.2VDD
SCLK waveform
MS1289-J-04
2013/12
- 27 -
[AK2346A]
2)MSKモジュレータタイミング
項
目
記号
MSKSW1 Falling to MSKCLK Rising MSKSL=”0”
MSKSL=”1”
MSKCLK周期
MSKSL=”0”
MSKSL=”1”
MSKDATA Set up time
MSKDATA Hold time
MSKDATA Hold time2
Min.
Max.
208.3
416.7
416.7
833.3
T1
T2
TS
TH
TH2
Typ.
単位
us
us
1
1
2
us
MSKCLK
MSKSW0
Register data
T1
T2
MSKSW1
TH2
TS
TH
MSKDATA
(MSKSL=”0”)
MOD
(MSKSL=”1”)
注)レジスタデータMSKSW1,MSKSW0の変化のタイミングは、DIR端子の立ち下がりに同期します。
3)MSKデモジュレータ タイミング
項
目
RCLK周期およびFDパルス幅
MSKSL=”0”
MSKSL=”1”
RDF Falling to SCLK Falling time
SCLK Rising to RDF Falling time
記号
Min.
416.7
833.3
T
tj
tk
MS1289-J-04
Typ.
100
600
Max.
単位
us
ns
2013/12
- 28 -
[AK2346A]
DIR
tj
SCLK
DIO
(Input)
MSKSW[1:0]=0/0
FSL=FCLN=0
FCLN=0
RXSW=0
FSL=1
DIO
(Output)
RD7~RD0
FSL
(Internal Register)
FCLN
自動的に FCLN=1
(Internal Register)
RCLK_n
(Internal Node)
T
RDATA_n
MD7
MD6 MD5
MD4
MD3 MD2
MD1
MD0
MD7
MD6
MD5
MD4
MD3 MD2
MD1
MD0 MD7
MD6
(Internal Node)
T
FD_n
(Internal Node)
tk
RDF_n
(Internal Node)
MS1289-J-04
2013/12
- 29 -
[AK2346A]
17.MSKモデム動作説明
1) MSKモジュレータ
モデム送信部のモジュレータとのインターフェースは、MSKCLK,MSKDATA,MOD端子とレジスタデータ
TXRX, TXSW2, TXSW1, TXSW0, MSKSW1, MSKSW0とで以下のように行います。
TXRX=0
MSKSW[1:0]=0/1
TXSW[2:0]=1/0/1
:MSK信号送信開始
MSKCLKクロックに同期してデータを
読み込みMSK信号を送出
:MSK信号送信中
N
必要ビット数
送信完了
Y
Y
MSKSW1=1
:MSKデータ送信完了
待ち時間 2ms以上
:音声信号に切り替え
TXSW[2:0]=1/1/0
(1)
(2)
(3)
(4)
レジスタデータTXRXを”0”, MSKSW1を”0”, MSKSW0を”1”, TXSW2を”1”,TXSW1を”0”,TXSW0
を”1”に設定し、MSK送信状態にします。
MSKCLK端子より1200/2400Hzのクロックが出力されます。AK2346Aは、MSKCLKの立ち上がりに同期
してMSKDATA端子よりMSK送信データを読み込み、モジュレートした信号をMOD端子から出力しま
す。
必要とするビット数を送信したらレジスタデータMSKSW1を”1”に設定します。
その後、音声信号に切り替える場合は、最終ビットのMSK信号を完全に送信させるため、MSKSW1
を”1”にした後少なくとも2ms待ってからTXSW[2:0]を”1/1/0”にしてください。
MS1289-J-04
2013/12
- 30 -
[AK2346A]
2)MSKデモジュレータ
2.1) フレーム検出機能を使用する場合
モデム受信部のデモジュレータとのインターフェースは、RXIN,MSKDATA,SCLK,DIO,DIR端子と
レジスタデータFSL, RXSW, FCLNとで行い、フレーム検出機能を使用する場合を以下に示す。
:フレーム検出機能を設定
FCLN=0
:MSKDATA端子からフレーム検出信号
(FD)を出力するよう設定
FSL=0
N
:同期フレーム検出?
MSKDATA Low出力
Y
:フレーム検出機能解除
FCLN=1(自動的)
:受信音声ミュート
RXSW=0
:MSKDATA端子から受信フラグ
(RDF)を出力するよう設定を切り替える
FSL=1
N
MSKDATA Low出力
:8ビット分のデータを受信?
Y
受信データの読み込み
N
全受信データ
読み出し終了?
:8ビット分のデータを読み込み後
MSKDATA端子は”High”レベルを出力
Y
FCLN=0
:次の同期フレーム待ち
(1)
(2)
フレーム検出動作を行うためレジスタデータMSKSW1を”0”, MSKSW0を”0”に設定します。
レジスタデータFCLNを”0”,FSLを”0”に設定し、SCLK端子は”H”レベル、DIR端子は”L”レベル入力
を保持願います。この時 MSKDATA端子は”High”レベルを出力し同期フレーム待ちの状態となります。
(3)
同期フレームを検出するとMSKDATA端子はフレーム検出(FD)動作を行い”T”の区間だけ”Low”レベ
ルを出力し、FCLNデータは自動的に”1”に設定されます。
MSKDATA端子が”Low”レベルになることをモニターしたら、受信音声信号をミュートしMSKDATA端子
からMSK受信フラグ(RDF)を出力するよう、レジスタデータRXSWを”0”、FSLは”1”を設定します。
(4)
MS1289-J-04
2013/12
- 31 -
[AK2346A]
(5)
(6)
(7)
(8)
(9)
8ビット分の受信データ(MD7~0)は内部ノードRDATAからバッファーへ転送され、完了すると
MSKDATA端子はRDF動作を行い”Low”レベルを出力します。
この変化をCPUでモニターし、SCLK端子よりクロックを入力すると立ち下がりに同期してDIO端子から
データ(RD7~0)が出力されます。
SCLK端子に8ビット分のクロックが入力されるとMSKDATA端子は”High”レベルを出力し、バッファー
内のRD7~0データが全てDIO端子から出力されたことを示します。
上記(5), (6), (7),を繰り返すことで、デモジュレートされたデータがDIO端子から連続的に出力されま
す。
必要なデータの読み込みが終了したらDIR端子に”H”レベルを入力し、FCLNデータに”0”を設 しま
す。これにより内部ノードRCLK,RDATAは初期化され、次の同期フレーム待ちの状態となります。
このフレーム検出回路には、リセット機構がありません。したがって上記(1)~(8)の途中で中止した場合は、再
度(1)から設定願います。特に(2)に記すようにMSKDATA端子がFDとしてフレームを検出し”Low”レベルを出
力している間にFCLNデータは自動的に”1”に設定されます。この期間に”0”の書き込みを行っても無効となり
ますので、MSKDATA端子が”High”レベルを出力するのを待ち再設定されます様お願いします。
2.2) フレーム検出機能を使用しない場合
(1) フレーム検出機能を使用しない場合は、レジスタデータMSKSW1を”1”, MSKSW0を”0”に設定し、MSK受
信状態にします。
(2) RXIN端子からMSK信号を受信すると、MSK-BPF、MSK-DemodulatorをへてMSKCLK端子から出力され
る1200/2400Hzのクロックの立ち下りに同期して、復調されたデータがMSKDATA端子から連続的に出力
されます。
(3) MSKSW1を”1”, MSKSW0を”1”に設定すると受信動作は停止し、MSKCLK端子からはHighレベルが出力
され、MSKDATA端子はHigh-Zとなります。この時、MSKDATA端子にはHighレベルもしくは、Lowレベル
を入力してください。
MS1289-J-04
2013/12
- 32 -
[AK2346A]
18.外部接続回路推奨例
1)TXA1アンプ
送信マイクアンプとして使用できます。ゲインは30dB以下に設定してください。100kHz以上の周波数帯域
のノイズが入力される可能性がある場合には、1次もしくは2次の折り返し防止フィルタを構成してください。
下図にゲイン30dB、カットオフ周波数10kHzの2次LPFの構成例を示します。
20
C1=0.47uF
TXINO
C2=33pF
R3
C2
19
_
+
TXIN
R1 C1
R2
C3=2200pF
R1=R2=10kΩ
C3
TXA1
R3=330kΩ
LSI
2)TXA2アンプ
外部からのトーン信号などのゲインを調整するためアンプとして使用できます。ゲインは30dB以下に設定して
ください。100kHz以上の周波数帯域のノイズが入力される可能性がある場合には、1次もしくは2次の折り
返し防止フィルタを構成してください。下図にゲイン30dB、カットオフ周波数10kHzの2次LPFの構成例を示
します。
17
C1=0.47uF
EXTINO
C2=33pF
R3
C2
_
+
16
R1 C1
EXTIN1 R2
C3=2200pF
R1=R2=10kΩ
C3
TXA2
R3=330kΩ
AGND
C4
C4=0.047uF
EXTIN2
LSI
MS1289-J-04
2013/12
- 33 -
[AK2346A]
3)RXA1アンプ
受信信号のゲイン調整用のアンプで、20dB以下に設定してください。また100kHz以上のノイズに対しては
折り返し防止フィルタを構成ねがいます。下図にゲイン20dB、カットオフ周波数39kHzの2次LPFの構成例を
示します。
11
C1=0.47uF
RXINO
C2=33pF
R3
C2
_
+
10
RXIN
R1 C1
R2
C3=560pF
R1=10kΩ
C3
RXA1
R2=9.1kΩ
AGND
R3=100kΩ
LSI
4)電源安定化容量
電源に含まれるリップル、ノイズ等を除去するため、VDD-VSS端子間に下図の様にコンデンサを接続してく
ださい。コンデンサは両端子間の最短距離に配置すると効果的です。
7
VDD
DVDD
C1=0.1µF (Ceramic cap)
C2
C1
C2=10µF (Electrolytic cap)
8
VSS1
9
C1
C2
VSS
AVDD
LSI
5)AGND安定化容量
AGND,AGNDIN端子には、VSSとの間に0.3uF以上のコンデンサを接続しAGND信号の安定化を図るようご
推奨いたします。コンデンサはできるだけ各端子の近くに配置してください。
14
AGNDIN
15
AGND
C
C
MS1289-J-04
LSI
C=1µF (Electrolytic capacitor)
2013/12
- 34 -
[AK2346A]
6)発振回路
内蔵の発振回路を使用する場合は、14.7456MHzの水晶振動子と抵抗とコンデンサをFig.1の様に接続しま
す。内部バッファは、等価直列抵抗:80Ω(Max.)、並列容量:1.5pF(Max.)の等価回路定数を示す水晶振動
子が、安定に発振するよう設計しております。
また外付けコンデンサには12pFを接続し、負荷容量がトータルで6pF(1.5pF+12pF//12pF)以下となるようご
推奨いたします。振動子、抵抗、コンデンサはできるだけXIN,XOUT端子の近く配置願います。
外部よりクロックを供給する場合は、3.6864MHz、2逓倍の7.3728MHz、3逓倍の11.0592MHzおよび
4逓倍の14.7456MHzの周波数にも対応可能です。ただし、後段の分周回路で2分周、3分周、4分周を
選択し内部の周波数は常に3.6864MHzとなるよう設定します。また、その振幅レベルによりFig.2も
しくはFig.3のように接続ください。
XIN端子初段の回路がスレッシュルド電圧一定(0.8V)であることから、入力クロックのHighレベルが1.5V以上
で、Lowレベルが0.5V以下の場合は、Fig.2のように接続願います。また入力クロックの振幅(p-p値)が0.2V
以上で1.0V以下の場合は、Fig.3のように接続願います。
周辺のICとクロックを共通にする場合は、XIN端子に入力、出力するよう接続願います。
またクロックの振幅は、絶対最大定格を超えないようご注意願います。
XIN
12pF
External Clock IN
6
14.7456MHz
1MΩ
XOUT
XIN
7.3728MHz
11.0592MHz
5
12pF
LSI
14.7456MHz
LSI
Fig. 1
XIN
3.6864MHz
Fig. 2
0.01uF
External Clock IN
3.6864MHz
7.3728MHz
XOUT
11.0592MHz
LSI
14.7456MHz
Fig. 3
MS1289-J-04
2013/12
- 35 -
[AK2346A]
19.パッケージ
□
マーキング
2346A
YWWL
●
[YWWL内容]
Y: 製造時期
西暦年号下1桁
WW: 製造時期
週
L: 製造ロット 識別コード
パッケージ外形図
パッケージタイプ:24pin QFN(4.0 x 4.0 x 0.75mm, 0.5mm pitch)
4.0±0.1
2.40
18
13
12
19
7
24
1
6
B
C0.30
2.0
0.05 M S
A
B
0.22±0.05
0.75MAX
0.17-0.27
0.00-0.05
0.05 S
0.70
0.5
0.05MAX
S
Part A
0.40±0.1
2.0
2.40
4.0±0.1
A
0.12-0.18
□
Detailed chart in part A
注) パッケージ裏面中央の露出パッド(Exposed Pad)は、オープンまたはVSSに接続してください。
MS1289-J-04
2013/12
- 36 -
[AK2346A]
20.重要な注意事項
重要な注意事項
0. 本書に記載された弊社製品(以下、「本製品」といいます。)、および、本製品の仕様につ
きましては、本製品改善のために予告なく変更することがあります。従いまして、ご使用
を検討の際には、本書に掲載した情報が最新のものであることを弊社営業担当、あるいは
弊社特約店営業担当にご確認ください。
1. 本書に記載された情報は、本製品の動作例、応用例を説明するものであり、その使用に際
して弊社および第三者の知的財産権その他の権利に対する保証または実施権の許諾を行
うものではありません。お客様の機器設計において当該情報を使用される場合は、お客様
の責任において行って頂くとともに、当該情報の使用に起因してお客様または第三者に生
じた損害に対し、弊社はその責任を負うものではありません。
2. 本製品は、医療機器、航空宇宙用機器、輸送機器、交通信号機器、燃焼機器、原子力制御
用機器、各種安全装置など、その装置・機器の故障や動作不良が、直接または間接を問わ
ず、生命、身体、財産等へ重大な損害を及ぼすことが通常予想されるような極めて高い信
頼性を要求される用途に使用されることを意図しておらず、保証もされていません。その
ため、別途弊社より書面で許諾された場合を除き、これらの用途に本製品を使用しないで
ください。万が一、これらの用途に本製品を使用された場合、弊社は、当該使用から生ず
る損害等の責任を一切負うものではありません。
3. 弊社は品質、信頼性の向上に努めておりますが、電子製品は一般に誤作動または故障する
場合があります。本製品をご使用頂く場合は、本製品の誤作動や故障により、生命、身体、
財産等が侵害されることのないよう、お客様の責任において、本製品を搭載されるお客様
の製品に必要な安全設計を行うことをお願いします。
4. 本製品および本書記載の技術情報を、大量破壊兵器の開発等の目的、軍事利用の目的、あ
るいはその他軍事用途の目的で使用しないでください。本製品および本書記載の技術情報
を輸出または非居住者に提供する場合は、「外国為替及び外国貿易法」その他の適用ある
輸出関連法令を遵守し、必要な手続を行ってください。本製品および本書記載の技術情報
を国内外の法令および規則により製造、使用、販売を禁止されている機器・システムに使
用しないでください。
5. 本製品の環境適合性等の詳細につきましては、製品個別に必ず弊社営業担当までお問合せ
ください。本製品のご使用に際しては、特定の物質の含有・使用を規制するRoHS指令等、
適用される環境関連法令を十分調査のうえ、かかる法令に適合するようにご使用ください。
お客様がかかる法令を遵守しないことにより生じた損害に関して、弊社は一切の責任を負
いかねます。
6. お客様の転売等によりこの注意事項に反して本製品が使用され、その使用から損害等が生
じた場合はお客様にて当該損害をご負担または補償して頂きますのでご了承ください。
7. 本書の全部または一部を、弊社の事前の書面による承諾なしに、転載または複製すること
を禁じます。
MS1289-J-04
2013/12
- 37 -