MITSUBISHI M64270G

三菱CMOSイメージセンサ〈人工網膜LSI〉
M64270G
開発中
カラー160 (H)×144 (V)×3 (RGB) CMOSイメージセンサ
本品種は開発中につき後日規格等を変更する場合があります。
カ ラ ー 撮 像 素子 に 要 求 さ れる 各 種 機 能 を 同 一チ ッ プ 上 に 集積 し て
6 AVDD2
す 。 ま た 、 ゲイ ン コ ン ト ロー ル ・ エ ッ ジ 強 調・ ガ ン マ 補 正な ど の
7 AGND2
( R GB ) 画 素 を 持つ レ ン ズ付 き CM OS カラ ー イ メ ージ セ ン サで
8 AGND3
ピン接続図(上面図)
9 TEST
M 6427 0G は、高 画質 ・低 消費電 力を 実現 した 160 ×14 4×3
10 AVDD3
概 要
い る の で 、 高機 能 か つ コ ンパ ク ト な 撮 像 シ ステ ム を 構 築 する こ と
VDD0 11
5 RDY
ができます。
READ 12
4 RCK
M64270G
DOUT 13
特 長
3 SIN
RTS 14
2 XRST
TCK 15
1 DGND
●8ビットA/D変換回路搭載
DVDD 20
●フレームレート:最大15frames/sec
XCK 19
●高画質
START 18
AGND1 16
●低消費電力(Typ.∼35mW in operation、パワーセーブ時5mW)
AVDD1 17
●3.3V単一電源動作
外形 20GQX-A
● 蓄 積 時 間 設定 、 ゲ イ ン コン ト ロ ー ル 、 ホ ワイ ト バ ラ ン ス、 彩 度
調整、エッジ強調、ガンマ補正などの各種機能を内蔵
●有効画素数
160×144×3(RGB)
●撮像エリア面積
3.52mm×3.17mm(∼ 1/
4 inch光学系)
●画素サイズ
22μm×22μm/RGB
●レンズ一体型パッケージ(画角54 °, F値 2.2)
用 途
携帯電話等の携帯端末カメラ
PC等への画像入力装置
玩具等
∗ 一 般民 生 用 に 限定 し ます 。 セキ ュ リテ ィ 関連 や FA等 の 産 業用
への使用はご遠慮願います。
ブロック図
遮光画素部
DGND
1
START 18
XRST
Y-スキャナ
DVDD 20
制御部
17 AVDD1
画素アレイ
60×144×3 (R, G, B)
16 AGND1
R, G, B
CDS回路
2
XCK 19
X-スキャナ
6
AVDD2
7
AGND2
ホワイトバランス
&彩度調整回路
10 AVDD3
SIN
3
RDY
5
RCK
4
レジスタファイル
ゲインコントロール
シリアル
入力回路
8
AGND3
11 VDD0
γー補正回路
9
AD
変換回路
TEST
13 DOUT
エッジ
強調回路
シリアル
出力回路
14 RTS
15 TCK
12 READ
三菱CMOSイメージセンサ〈人工網膜LSI〉
M64270G
開発中
カラー160 (H)×144 (V)×3 (RGB) CMOSイメージセンサ
端子機能説明
端子番号
1
記 号
DGND
I/O
I
I
機 能 概 要
ディジタルグランド
リセット信号
2
XRST
3
4
5
6
7
8
9
10
11
SIN
RCK
RDY
AVDD2
AGND2
AGND3
TEST
AVDD3
VDD0
12
READ
O
フレーム信号
13
14
15
16
17
DOUT
RTS
ディジタルデータ出力
TCK
AGND1
AVDD1
O
O
I
I
I
18
START
I
撮像開始信号
19
20
XCK
DVDD
I
I
システムクロック入力
ディジタル電源
I
I
O
I
I
I
NC
I
I
機 能 説 明
制御ロジック・SO・SI用グランド。
チップを初期化する負論理の入力信号。XCKで4ck以上アクティブ
でリセットが実行され、レジスタ値も初期化されます。
レジスタ設定用アドレス/データのシリアル入力信号。
レジスタ設定転送動作を制御する負論理の入力クロック。
レジスタ設定入力の許可を示す負論理の出力信号。
アナログ回路用電源。
アナログ回路用グランド。
A-D変換器用グランド。
テスト用のピンです。開放にしてください。
A-D変換器用電源。
出力バッファ用の電源。
1フレームの画像データの出力期間を示す正論理信号。画像データ
出力時アクティブとなります。
画像データのディジタル出力。
TCKを外部に要求する負論理の出力信号。
ディジタルデータ出力を制御する負論理入力クロック。
画素用グランド。
画素用電源。
撮像開始/終了を制御する正論理の入力信号。XCKで12ck以上アク
ティブで撮像動作が起動します。
システムクロック入力(Typical値4MHz)。
制御ロジック・SO・SI用電源。
SI入力信号
SI用クロック
SI許可信号
アナログ電源2
アナロググランド2
アナロググランド3
テストピン
アナログ電源3
出力バッファ電源
SOクロック要求信号
SOクロック入力
アナロググランド1
アナログ電源1
∗グランドピン(DGND、AGND1∼3)は外部で短絡してください。
∗ディジタル入力はCMOSレベル、ディジタル出力はTTLレベルです。
∗ディジタル入力は常に“H”または“L”に駆動してください。
絶対最大定格
記 号
DVDD、
AVDD1∼3
VI
Topt
Tstg
項 目
定 格 値
単 位
3.9
V
-0.3∼DVDD
-10∼+55
-20∼+60
V
°C
°C
電源
ロジック入力電圧
動作周囲温度
保存温度
推奨動作条件
記 号
Topt
DVDD、
AVDD1∼3
VIH
VIL
fxck
ftck
frck
項 目
動作周囲温度
電源電圧
“H”ロジック入力電圧
“L”ロジック入力電圧
システムクロック∗
シリアル入力クロック
シリアル出力クロック
∗推奨値:4MHz
規 格 値
単 位
最 小 標 準 最 大
0
25
40
°C
3.15
0.8VCC
0
1
1
2
3.3
3.45
10
20
VCC
0.2VCC
4
20
30
V
V
V
MHz
MHz
MHz
三菱CMOSイメージセンサ〈人工網膜LSI〉
M64270G
開発中
カラー160 (H)×144 (V)×3 (RGB) CMOSイメージセンサ
電気光学特性
記 号
PD
PD_PSV
S (G)
Vsat
規 格 値
単 位
最 小 標 準 最 大
40
mW
35
5
mW
mV/Ix•s
1000
1200
mV
項 目
消費電力
消費電力(パワーセーブ時)
画素感度(Green)
飽和出力電圧
パッケージ外形寸法図
20GQX-A
Dimension in Millimeters
6.8
10.8
3.4
7.55
6.8
3.4
9.4
φ7.4
10.6
20-1
9.4
HL-354A 北-0001 (TOT) C 2000 MITSUBISHI ELECTRIC CORPORATION
IV
2000年1月作成