[AKD4495-SA] AKD4495-SA AK4495 音質評価ボード Rev.0 1. 概 要 AKD4495-SAはAK4495の音質評価ボードです。AK4495からの差動アナログ出力を加算するLPF回路を 内蔵し、デジタルオーディオインタフェースを使って、簡単に音質の評価をすることができます。 オーダリングガイド AKD4495-SA --- AK4495音質評価ボード (PCのUSBポートとの接続用ケーブルとコントロールソフトを同梱。) 2. 機 能 3種類のディジタル・オーディオ・インターフェースを搭載 - コアキシャル入力1系統 - 光入力1系統 - 外部インタフェース用10ピンヘッダー ボード制御用USBポート プリアンプ出力用LPF回路搭載 +VOP to D3V [+3.3V ← +15V] Power Circuit Regulator (T1) [+5V → +3.3V] USB (CTRL) -VOP Power Circuit [+5V ← +15V] to AVDD and DVDD Power Circuit [+5V ← +15V] to VDDL/R to VREFHL/R PIC18F4550 from D3V LOUT COAX In AK4118A AK4495 ROUT Opt In 1st Order LPF 10pin Header (DSP) Figure 1. AKD4495-SAブロック図 (Note 1) Note 1. 回路図は文末に添付。 ・音質評価時はCOAXを推奨します。 <KM113800> 2013/09 -1- [AKD4495-SA] 3. 目 次 1. 概 要 ................................................................................................................................................. 1 オーダリングガイド ............................................................................................................................ 1 2. 機 能 ................................................................................................................................................. 1 3. 目 次..................................................................................................................................................... 2 4. ボード概略図.......................................................................................................................................... 3 概略図 .................................................................................................................................................. 3 説明...................................................................................................................................................... 3 5. 操作手順 ................................................................................................................................................. 5 電源の配線........................................................................................................................................... 5 評価モード........................................................................................................................................... 5 SW設定................................................................................................................................................ 6 電源投入 .............................................................................................................................................. 8 ボード制御........................................................................................................................................... 8 6. コントロールソフトマニュアル ............................................................................................................ 9 評価ボードとコントロールソフトの設定 ........................................................................................... 9 操作説明 ............................................................................................................................................ 10 各タブ機能の説明.............................................................................................................................. 11 各ダイアログ機能の説明................................................................................................................... 13 7. 測定結果 ............................................................................................................................................... 18 8. 改訂履歴 ............................................................................................................................................... 34 重要な注意事項 ........................................................................................................................................ 35 <KM113800> 2013/09 -2- [AKD4495-SA] 4. ボード概略図 概略図 Figure 2. AKD4495-SA概略図 説明 (1) 電源, GNDコネクタ (+VOP, GND, -VOP) 電源供給, GND用コネクタです。 詳細は「電源の配線」を参照して下さい。 (2) SPDIF入力コネクタ (J6/BNCコネクタ, PORT2/光コネクタ) AK4118AにSPDIF信号を入力します。 J6(BNCコネクタ)を使用する場合には、R32 = “0Ω”, R31 = “open”に設定して下さい。 また、PORT2(光コネクタ)を使用する場合には、R32 = “open”, R31 = “0Ω”に設定して下さい。 (3) アナログ出力端子 (J4 / J5, BNCコネクタ) アナログシングルエンド出力用コネクタです。 <KM113800> 2013/09 -3- [AKD4495-SA] (4) DSP PORT (PORT1) 外部インタフェース用10ピンヘッダーです。 外部ディジタルオーディオ機器とのインタフェースが可能です。 PORT1(DSP)を使用する場合は、R14, R18, R22, R25, R28 = “open”, R13, R16, R21, R24, R23 = “0Ω”に設 定して下さい。 Pin 1 3 5 7 9 I/O I I I I I Function MCLK BICK/DCLK/BCK LRCK/DSDR/DINR SDATA/DSDL/DINL WCK pin 2 4 6 8 10 I/O P P P P P Function GND GND GND GND GND Table 1. PORT1(DSP)のピンアサインメント (5) AK4118A (U2) AK4118Aはデジタルオーディオトランシーバです。 SPDIF信号を使用してAK4495の音質評価する場合に使用します。 (6) PIC18F4550 (U4) USB通信用のマイクロコントローラーです。 評価ボード上のUSBポートを介して、PCからAK4495のコントロールができます。 (7) スライドスイッチ (SW3 / SW4) AK4495およびAK4118Aの設定スイッチです。 上方が”H”(ON), 下方が”L”(OFF)になります。 詳細は” SW設定”の項を参照して下さい。 <KM113800> 2013/09 -4- [AKD4495-SA] 5. 操作手順 電源の配線 名称 色 電圧 内訳 備考 +VOP 赤 +12+15V 電源回路, 入出力バッファ(OPアンプ) 必ず接続して下さい。 -VOP 青 -12-15V 入出力バッファ(OPアンプ) 必ず接続して下さい。 GND 黒 0V グランド 必ず接続して下さい。 Table 2. 電源の配線 (Note 2) Note 2. 配線は電源の根本から分けて下さい。 評価モード (1). AK4118AのDIR機能を用いた評価 (COAX) < Default > BNCコネクタ(J6)で受信したSPDIF信号からDIRによりMCLK,BICK,LRCK,SDATAを生成しま す。 CDテストディスク等を用いての評価が可能です。(Note 3) 設定: R31 = “open”, R32 = “0Ω” Note 3. 音質評価時はCOAXを推奨します。 (2). AK4118AのDIR機能を用いた評価 (OPTICAL) 光入力コネクタ(PORT2)で受信したSPDIF信号からDIRによりMCLK,BICK,LRCK,SDATAを生成 します。CDテストディスク等を用いての評価が可能です。 設定: R31 = “0Ω”, R32 = “open” (3). マスタクロックを含む全インタフェース信号を外部から供給 (PORT1) 設定: R18, R22, R25, R28 = “open”, R16, R21, R24, R23 = “0Ω” <KM113800> 2013/09 -5- [AKD4495-SA] SW設定 (1). Parallel / Serial Control Mode切り替え設定 [SW5] (P/S):Parallel Control Mode側、またはSerial Control Mode側に切り替える事で、 Parallel / Serial Control Modeを切り替える事が出来ます。 (a) Parallel Control Mode < Default > (b) Serial Control Mode SW5 P/S Parallel Control Mode SW5 P/S Serial Control Mode Parallel Control Mode Serial Control Mode Figure 3. P/S Setting (Note 4) Note 4. SW5(P/S)を”Serial Control Mode”側に設定した場合、SW4[No.5]はCAD0pin設定に、SW4[No.9] はCAD1pin設定になります。 また、SW4のNo.5とNo.9以外の設定は無効となります。 (2). その他SW設定 上側がON(“H”), 下側がOFF(“L”)です。 [SW2] (SMUTE): AK4495のSMUTE設定。動作中は“L”側に倒します。 [SW3] (SW DIP-2): AK4118Aの設定 No. Name 1 2 OCKS1 OCKS0 ON (“H”) OFF (“L”) Master Clock setting for AK4118A Table 5参照 Default ON OFF Table 3. AK4118A Mode Setting [SW4] (SW DIP-10): AK4495の設定 No. Name 1 2 3 4 SD SLOW DIF0 DIF1 5 DIF2 / CAD0 I2C DEM0 DEM1 6 7 8 9 ACKS / CAD1 10 DFP ON (“H”) OFF (“L”) Digital Filter Setting Table 8参照。 Audio I/F Format Setting for AK4495 Table 6参照。 CAD0pin=”H” CAD0pin=”L” I2C-bus Control Mode 3-wire Serial Control Mode De-emphasis Control Table 7参照。 Auto Setting Mode Manual Setting Mode CAD1pin=”H” CAD1pin=”L” Super Slow roll-off Filter Super Slow roll-off Filter ON OFF Table 4. AK4495 Mode Setting <KM113800> Default ON OFF OFF ON OFF OFF ON OFF OFF OFF 2013/09 -6- [AKD4495-SA] OCKS1 L H H OCKS0 L L H MCKO1 256fs 512fs 128fs < Default > Table 5. AK4118A Master Clock Setting Mode 0 1 2 3 4 5 6 7 DIF2 0 0 0 0 1 1 1 1 DIF1 0 0 1 1 0 0 1 1 DIF0 0 1 0 1 0 1 0 1 Input Format 16-bit LSB justified 20-bit LSB justified 24-bit MSB justified 24-bit I2S compatible 24-bit LSB justified 32-bit LSB justified 32-bit MSB justified 32-bit I2S compatible LRCK H/L H/L H/L L/H H/L H/L H/L L/H BICK 32fs 48fs 48fs 48fs 48fs 64fs 64fs 64fs < Default > Table 6. AK4495 Audio I/F Format DEM1 0 0 1 1 DEM0 0 1 0 1 Mode 44.1kHz OFF 48kHz 32kHz < Default > Table 7. De-emphasis Control SD 0 0 1 1 SLOW 0 1 0 1 Mode Sharp roll-off filter Slow roll-off filter Short delay sharp roll-off filter Short delay slow roll-off filter < Default > Table 8. Digital Filter Setting <KM113800> 2013/09 -7- [AKD4495-SA] 電源投入 上側がON(“H”), 下側がOFF(“L”)です。 電源投入後、必ず一度SW1(PDN)のパワーダウンリセットを行ないます。リセットの方法は、トグル スイッチSW1(PDN)を一度“L”側に倒して、AK4495とAK4118Aのパワーダウンリセットを行ってから、 SW1(PDN)を“H”側に戻してパワーダウンを解除します。 [SW1] (PDN): AK4495およびAK4118Aのパワーダウン。動作中は“H”側に倒します。 電源投入後、必ず一度“L”を入力して下さい。 ボード制御 AKD4495-SAはPCのUSBポートを通してコントロール可能です。同梱のUSBケーブルでUSBコネクタ J7(USB)とPCのUSBポートを接続して下さい。 コントロールソフトウェアは本評価ボードに同梱されています。ソフトウェア操作手順は”コントロール ソフトマニュアル”の項を参照してください。 <KM113800> 2013/09 -8- [AKD4495-SA] 6. コントロールソフトマニュアル 評価ボードとコントロールソフトの設定 1. 評価ボードを適宜、設定して下さい。 2. 評価ボードと PCを USBケーブルで接続して下さい。 3. USBコントロールは PC上では、HID(Human Interface Device)として認識されます。もし、正常に認識さ れない場合は、再度接続し直して下さい。 4. コントロールプログラムを立ち上げて下さい。 5. 適宜、操作を行い評価して下さい。 Figure 4. Control Software Window <KM113800> 2013/09 -9- [AKD4495-SA] 操作説明 コントロールソフトでは、レジスタマップ操作を行えます。 頻繁に使用するレジスタ初期設定ボタン等は、切り替え画面の外側に配置されています。 各ボタンから呼び出されるダイアログの詳細は「各ダイアログ機能の説明」を参照してください。 1.[Port Reset]: メインボード上のUSB ポートにリセットを行います。 ソフト起動後 J7(USB)からPCのUSBポートに接続した場合、 このボタンをクリックしてください。 2.[Write Default]: レジスタを初期設定にします。 ハード上のリセット等でデバイスの初期化を行った場合、 このボタンをクリックしてください。 3.[All Write]: 現在表示されているレジスタ値を全て書き込みます。 4.[All Read]: 全てのレジスタ値を読み出し、レジスタマップに表示します。(Note 5) 5.[Save]: 現在のレジスタ設定値をファイルに保存します。 6.[Load]: ファイルに保存してあるデータの書き込みを実行します。 7.[All Reg Write]: [All Reg Write] ダイアログを立ち上げます。 8.[Data R/W]: [Data R/W] ダイアログを立ち上げます。 9.[Sequence]: [Sequence] ダイアログを立ち上げます。 10.[Sequence(File)]: [Sequence(File)] ダイアログを立ち上げます。 11.[Read]: 現在のレジスタを読み出して、Register欄に表示します。(Note 5) [All Read]ボタンとは異なり16進表示のみ行い、レジスタマップへの反映は行いません。 Note 5. [All Read]ボタンおよび[Read]ボタンはRegister Control Interface Mode設定が”I2C-bus Control Mode”の時のみ有効です。 <KM113800> 2013/09 - 10 - [AKD4495-SA] 各タブ機能の説明 1. [REG] タブ: レジスタマップ レジスタの書込み、読み込みを実施する画面です。 レジスタマップの各ビットは押しボタンとなっています。 マウスにより操作することでレジスタの更新を実施します。 “H”または “1”はボタンDown状態、赤字 (Read Onlyでは濃い赤) 表示、 “L”または “0”はボタンUp状態、青字(Read Onlyではグレー)表示が行われます。 Read Only のレジスタに関してはグレーアウト状態となりマウスによる操作は不可となります。 データシートで定義されていない部分は“---”で表示されます。 Figure 5. REG Window <KM113800> 2013/09 - 11 - [AKD4495-SA] 1-1. [Write]: データ書き込みダイアログ 同じアドレス上の複数のbitを同時に変更する場合に使用します。 レジスタマップの各レジスタに対応した[Write]ボタンをクリックし、 ダイアログを立ち上げます。 チェックボックスをチェック(点がチェックした印です)すると、データは“H”または“1”になり、 チェックしなければデータは“L”または“0”になります。 各レジスタに対応したダイアログがあります。 入力した値をレジスタに書き込む場合は[OK]ボタンを、書き込まない場合は[Cancel]ボタンを 押して下さい。 Figure 6. Register Set Window 1-2. [Read]: データ読み込み実施 (I2C-bus Control Mode Only) レジスタマップの各レジスタに対応した[Read]ボタンをクリックすると、 各レジスタの読み込みを実施します。 各レジスタの読み込み完了後、レジスタの状態に合わせて表示の更新が行われます。 “H”または “1”ではボタンDown 状態、赤字 (Read Only では濃い赤) 、 “L”または “0”ではボタンUp 状態、青字(Read Only ではグレー)に表示されます。 <KM113800> 2013/09 - 12 - [AKD4495-SA] 各ダイアログ機能の説明 1. [All Reg Write]: [All Register Write] ダイアログ メイン画面で[All Reg Write] ボタンを押すと下記のようなダイアログが開きます。 メイン画面の[ SAVE ] ボタンで作成したレジスタ設定ファイルを複数割り当て、実行することができま す。 Figure 7. All Reg Write Window [ Open (左) ] ボタン [ Write ] ボタン [ Write All ] ボタン [ Help ] ボタン [ Save ] ボタン [ Open (右) ] ボタン [ Close ] ボタン : レジスタ設定ファイル (*.akr) の選択を実施します。 : 選択したレジスタ設定ファイルの内容でレジスタの書込みを行います。 : 選択したレジスタ設定ファイルの レジスタの書込みをまとめて実施します。 選択ファイルの実行順番は画面上から下の順となります。 : 本機能の説明画面を開きます。 : レジスタ設定ファイルの割り当てを保存します。ファイル名は “*.mar”です。 :“*. mar”で保存されたレジスタ設定ファイルの割り当てを読み出します。 : ダイアログを閉じ、処理を終了します。 ~ 操作上の注意 ~ (1). 右側にある[ Save ] と[ OPEN ] で指定するファイルは 全て同じフォルダ内に入っている必要があります。 (2). レジスタの内容をメイン画面 の [ Save ] ボタンで変更した場合、 その内容を反映させるためにそのファイルを再度読み出して下さい。 <KM113800> 2013/09 - 13 - [AKD4495-SA] 2. [Data R/W]: [Data R/W] ダイアログ メイン画面で[Data R/W] ボタンを押すと下記のようなダイアログが開きます。 キーボード操作により指定アドレスに対してデータ書き込みを実施します。 Figure 8. Data R/W Window [ Address ] ボックス : エディットボックス内にデータを書き込むアドレスを16進数2桁で入力します。 [ Data ] ボックス : エディットボックス内にデータを16進数2桁で入力します。 [ Mask ] ボックス : エディットボックス内にマスクデータを16進数2桁で入力します。 [ Data ] 入力に対してAND処理を実施したものが書込みデータとなります。 [ Write ] ボタン : [ Address] ボックスで指定されたアドレスのレジスタに対して [ Data ] 入力と[ Mask ] 入力より生成したデータを書込みます(Note 6)。 [ Read ] ボタン : [ Address] ボックスで指定されたアドレスのレジスタを読み込みます(Note 7)。 [ Close ] ボタン : 処理を終了します。 特にデータ書込みを実施しない場合はこちらで画面を閉じることで キャンセルを行うことが出来ます。 Note 6. [ Write ] ボタン操作後はレジスタマップの表示が更新されます。 Note 7. [ Read ]ボタンはRegister Control Interface Mode設定が”I2C-bus Control Mode”の時のみ有効です。 <KM113800> 2013/09 - 14 - [AKD4495-SA] 3.[Sequence]: [Sequence] ダイアログ メイン画面で[Sequence] ボタンを押すと下記のようなダイアログが開きます。 レジスタのシーケンスの設定、実行ができます。 Figure 9. Sequence Window ~ シーケンスの設定 ~ シーケンス設定は以下の手順で設定します。 (1). シーケンス処理内容を選択します。 [Select]コンボボックスから動作させる処理内容を選択します。 処理内容に応じてデータ設定の必要な入力ボックスが有効になります。 < Select選択項目 > ・No_use ・Register ・Reg(Mask) ・Interval ・Stop ・End : 未使用 : レジスタ書込み : レジスタ書込み(マスク指定) : インターバル : 一時停止 : シーケンス終了 <KM113800> 2013/09 - 15 - [AKD4495-SA] (2). 動作させるシーケンスを入力して下さい。 [ Address ] : アドレス [ Data ] : データ [ Mask ] : マスク [ Data ] と[ Mask ]のAND処理を実施したものが書込みデータとなります。 Mask = 0x00のとき、現在値の設定を維持します。 Mask = 0xFFのとき、Dataで設定された8bitデータが書き込まれます。 Mask =0x0Fのとき、Dataで設定された下位4bitデータが書き込まれます。 上位4bitは現在の設定値を維持します。 [ Interval ] : インターバル時間 シーケンス処理内容毎の入力項目は次の通りです。 ・No_use : なし ・Register : [ Address ]、[ Data ]、[ Interval ] ・Reg(Mask) : [ Address ]、[ Data ]、[ Mask ]、[ Interval ] ・Interval : [ Interval ] ・Stop : なし ・End : なし ~ 操作ボタン説明 ~ 操作ボタンの機能は以下の通りです。 [ Start ] ボタン [ Help ] ボタン [ Save ] ボタン [ Open ] ボタン [ Close ] ボタン : 設定したシーケンスが実行されます。 : 本機能の説明画面を開きます。 : シーケンス設定ファイルを保存します。ファイル名は “*.aks” です。 : “*.aks”で保存されたシーケンス設定ファイルの割り当てを読み出します。 : ダイアログを閉じ、処理を終了します。 シーケンスの一時停止 シーケンス処理内容にStopが選択されているとき、シーケンスを一時停止します。 再度[ Start ]ボタンを押下すると停止した状態から再び動作を開始します。 再開時のステップは[ Start Step ]のボックスに表示されます。 処理の終わりまで実行させた場合[ Start Step ]は “1”に戻ります。 [ Start Step ]ボックスに任意のステップを入力することで途中から実行することが可能です。 処理の途中で最初から再実行を行いたい場合は[ Start Step ]に ”1”を入力し [ Start ]ボタンを押下して実行してください。 <KM113800> 2013/09 - 16 - [AKD4495-SA] 4. [Sequence(File)]: [Sequence by *.aks file] ダイアログ メイン画面で[Sequence(File)] ボタンを押すと下記のようなダイアログが開きます。 シーケンス設定画面([Sequence]ダイアログ)の[ SAVE ] ボタンで作成したシーケンス設定ファイルを複 数割り当て、実行することができます。 Figure 10. Sequence(File) Window [ Open (左) ] ボタン : シーケンス設定ファイル (*.aks) の選択を実施します。 [ Start ] ボタン : 選択したシーケンス設定ファイルの内容でシーケンス処理の実行を行います。 [ Start All ] ボタン : 選択したシーケンス設定ファイルのシーケンス処理実行を まとめて実施します。選択ファイルの実行順番は画面上から下の順となります。 [ Help ] ボタン : 本機能の説明画面を開きます。 [ Save ] ボタン : レジスタ設定ファイルの割り当てを保存します。ファイル名は "*.mas" です。 [ Open (右) ] ボタン : “*.mas”で保存されたレジスタ設定ファイルの割り当てを読み出します。 [ Close ] ボタン : ダイアログを閉じ、処理を終了します。 ~ 操作上の注意 ~ (1). 右側にある[ Save ] と[ OPEN ] で指定するファイルは 全て同じフォルダ内に入っている必要があります。 (2). シーケンス処理内容に Stopが選択されているとき、シーケンスを一時停止します。 一時停止中は以下のようなメッセージを出力します。[ OK ]ボタンを押下すると先に進みます。 Figure 11. Sequence Pause Window <KM113800> 2013/09 - 17 - [AKD4495-SA] 7. 測定結果 [Measurement condition] Measurement unit MCLK BICK fs Bit Power Supply Interface Temperature Operational Amplifiers : Audio Precision System two Cascade (AP2) : 512fs (44.1kHz), 256fs (96kHz), 128fs (192kHz) : 64fs : 44.1kHz, 96kHz, 192kHz : 24bit : AVDD= DVDD=3.3V, VDDL/R=VREFHL/R=5V : Internal DIR (44.1kHz, 96kHz, 192kHz) : Room : OPA604 fs=44.1kHz Parameter Input signal S/(N+D) 1kHz, 0dB DR 1kHz, -60dB S/N “0” data Parameter Input signal S/(N+D) 1kHz, 0dB DR 1kHz, -60dB S/N “0” data Parameter Input signal S/(N+D) 1kHz, 0dB DR 1kHz, -60dB S/N “0” data Measurement filter 20kHz LPF A-weighted 20kHz LPF A-weighted Lch 97.5 dB 113.3 dB 115.7 dB 113.1 dB 115.6 dB Results / / / / / / Rch 97.4 dB 113.4 dB 115.8 dB 113.2 dB 115.6 dB Lch 95.6 dB 105.9 dB 110.9 dB 108.9 dB 115.2 dB Results / / / / / / Rch 96.1 dB 106.3 dB 111.8 dB 108.9 dB 115.6 dB Lch 94.3 dB 106.5 dB 112.2 dB 108.8 dB 115.2 dB Results / / / / / / Rch 95.7 dB 105.9 dB 111.6 dB 108.9 dB 115.4 dB fs=96kHz Measurement filter 40kHz LPF A-weighted 40kHz LPF A-weighted fs=192kHz Measurement filter 40kHz LPF A-weighted 40kHz LPF A-weighted <KM113800> 2013/09 - 18 - [AKD4495-SA] Plots (fs=44.1kHz) AKM AK4339TEST FFT (0dBFS Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=512fs, fs=44.1kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k 5k 10k 20k 10k 20k Hz Figure 12. FFT (0dBFS Input) AKM AK4339TEST FFT (-60dBFS Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=512fs, fs=44.1kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k 5k Hz Figure 13. FFT (-60dBFS Input) <KM113800> 2013/09 - 19 - [AKD4495-SA] (fs=44.1kHz) AKM AK4339TEST FFT (No Signal Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=512fs, fs=44.1kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k 5k 10k 20k Hz Figure 14. FFT (No Signal Input) AKM AK4339TEST Out of Band Noise AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=512fs, fs=44.1kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k 5k 10k 20k 50k 100k Hz Figure 15. Out of Band Noise <KM113800> 2013/09 - 20 - [AKD4495-SA] (fs=44.1kHz) AKM AK4339TEST THD+N vs. Input Level AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=512fs, fs=44.1kHz -80 -85 -90 -95 d B r A -100 -105 -110 -115 -120 -125 -130 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 16. THD+N vs. Input Level AKM AK4339TEST THD+N vs. Input Frequency AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=512fs, fs=44.1kHz -80 -85 -90 -95 d B r A -100 -105 -110 -115 -120 -125 -130 20 50 100 200 500 1k 2k 5k 10k 20k Hz Figure 17. THD+N vs. Input Frequency <KM113800> 2013/09 - 21 - [AKD4495-SA] (fs=44.1kHz) AKM AK4339TEST Linearity AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=512fs, fs=44.1kHz +0 -10 -20 -30 -40 -50 d B r A -60 -70 -80 -90 -100 -110 -120 -130 -140 -150 -150 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 18. Linearity AKM d B r A AK4339TEST Frequency Response AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=512fs, fs=44.1kHz +0.5 +0.5 +0.4 +0.4 +0.3 +0.3 +0.2 +0.2 +0.1 +0.1 +0 +0 -0.1 -0.1 -0.2 -0.2 -0.3 -0.3 -0.4 -0.4 -0.5 2k 4k 6k 8k 10k 12k 14k 16k 18k 20k d B r B -0.5 Hz Figure 19. Frequency Response <KM113800> 2013/09 - 22 - [AKD4495-SA] (fs=44.1kHz) AKM AK4339TEST Crosstalk AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=512fs, fs=44.1kHz -80 -85 -90 -95 -100 -105 -110 d B -115 -120 -125 -130 -135 -140 -145 -150 20 50 100 200 500 1k 2k 5k 10k 20k Hz Figure 20. Crosstalk <KM113800> 2013/09 - 23 - [AKD4495-SA] (fs=96kHz) AKM AK4339TEST FFT (0dBFS Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=256fs, fs=96kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k 10k 20k 40k 20k 40k Hz Figure 21. FFT (0dBFS Input) AKM AK4339TEST FFT (-60dBFS Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=256fs, fs=96kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k 10k Hz Figure 22. FFT (-60dBFS Input) <KM113800> 2013/09 - 24 - [AKD4495-SA] (fs=96kHz) AKM AK4339TEST FFT (No Signal Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=256fs, fs=96kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k 10k 20k 40k 20k 40k Hz Figure 23. FFT (No Signal Input) AKM AK4339TEST FFT (0dBFS Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=256fs, fs=96kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k 10k Hz Figure 24. FFT (0dBFS Input, Notch) <KM113800> 2013/09 - 25 - [AKD4495-SA] (fs=96kHz) AKM AK4339TEST THD+N vs. Input Level AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=256fs, fs=96kHz -80 -85 -90 -95 d B r A -100 -105 -110 -115 -120 -125 -130 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 25. THD+N vs. Input Level AKM AK4339TEST THD+N vs. Input Frequency AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=256fs, fs=96kHz -80 -85 -90 -95 d B r A -100 -105 -110 -115 -120 -125 -130 40 50 100 200 500 1k 2k 5k 10k 20k 40k Hz Figure 26. THD+N vs. Input Frequency <KM113800> 2013/09 - 26 - [AKD4495-SA] (fs=96kHz) AKM AK4339TEST Linearity AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=256fs, fs=96kHz +0 -10 -20 -30 -40 -50 d B r A -60 -70 -80 -90 -100 -110 -120 -130 -140 -150 -150 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 27. Linearity AKM d B r A AK4339TEST Frequency Response AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=256fs, fs=96kHz +0.5 +0.5 +0.4 +0.4 +0.3 +0.3 +0.2 +0.2 +0.1 +0.1 +0 +0 -0.1 -0.1 -0.2 -0.2 -0.3 -0.3 -0.4 -0.4 -0.5 2.5k 5k 7.5k 10k 12.5k 15k 17.5k 20k 22.5k 25k 27.5k 30k 32.5k 35k 37.5k 40k d B r B -0.5 Hz Figure 28. Frequency Response <KM113800> 2013/09 - 27 - [AKD4495-SA] (fs=96kHz) AKM AK4339TEST Crosstalk AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=256fs, fs=96kHz -80 -85 -90 -95 -100 -105 -110 d B -115 -120 -125 -130 -135 -140 -145 -150 40 50 100 200 500 1k 2k 5k 10k 20k 40k Hz Figure 29. Crosstalk <KM113800> 2013/09 - 28 - [AKD4495-SA] (fs=192kHz) AKM AK4339TEST FFT (0dBFS Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=128fs, fs=192kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k 20k 50k 80k 50k 80k Hz Figure 30. FFT (0dBFS Input) AKM AK4339TEST FFT (-60dBFS Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=128fs, fs=192kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k 20k Hz Figure 31. FFT (-60dBFS Input) <KM113800> 2013/09 - 29 - [AKD4495-SA] AKM AK4339TEST FFT (No Signal Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=128fs, fs=192kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k 20k 50k 80k 50k 80k Hz Figure 32. FFT (No Signal Input) AKM AK4339TEST FFT (0dBFS Input) AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=128fs, fs=192kHz +0 -10 -20 -30 -40 -50 -60 -70 d B r A -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k 20k Hz Figure 33. FFT (0dBFS Input, Notch) <KM113800> 2013/09 - 30 - [AKD4495-SA] AKM AK4339TEST THD+N vs. Input Level AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=128fs, fs=192kHz -80 -85 -90 -95 d B r A -100 -105 -110 -115 -120 -125 -130 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 50k 80k dBFS Figure 34. THD+N vs. Input Level AKM AK4339TEST THD+N vs. Input Frequency AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=128fs, fs=192kHz -80 -85 -90 -95 d B r A -100 -105 -110 -115 -120 -125 -130 90 200 500 1k 2k 5k 10k 20k Hz Figure 35. THD+N vs. Input Frequency <KM113800> 2013/09 - 31 - [AKD4495-SA] AKM AK4339TEST Linearity AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=128fs, fs=192kHz +0 -10 -20 -30 -40 -50 d B r A -60 -70 -80 -90 -100 -110 -120 -130 -140 -150 -150 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 36. Linearity AKM d B r AK4339TEST Frequency Response AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=128fs, fs=192kHz +0.4 +0.4 +0.2 +0.2 +0 +0 -0.2 -0.2 -0.4 -0.4 -0.6 -0.6 -0.8 -0.8 -1 d B r -1 A B -1.2 -1.2 -1.4 -1.4 -1.6 -1.6 -1.8 -1.8 -2 -2.2 -2 5k 10k 15k 20k 25k 30k 35k 40k 45k 50k 55k 60k 65k 70k 75k 80k -2.2 Hz Figure 37. Frequency Response <KM113800> 2013/09 - 32 - [AKD4495-SA] AKM AK4339TEST Crosstalk AVDD=DVDD=3.3V, VDDL/R=VREFHL/R=5V, MCLK=128fs, fs=192kHz -80 -85 -90 -95 -100 -105 -110 d B -115 -120 -125 -130 -135 -140 -145 -150 90 200 500 1k 2k 5k 10k 20k 50k 80k Hz Figure 38. Crosstalk <KM113800> 2013/09 - 33 - [AKD4495-SA] 8. 改訂履歴 Date (yy/mm/dd) 13/09/13 Manual Revision KM113800 Board Revision 0 Reason Page Contents 初版 <KM113800> 2013/09 - 34 - [AKD4495-SA] 重要な注意事項 0. 本書に記載された弊社製品(以下、「本製品」といいます。)、および、本製品の仕様 につきましては、本製品改善のために予告なく変更することがあります。従いまして、 ご使用を検討の際には、本書に掲載した情報が最新のものであることを弊社営業担当、 あるいは弊社特約店営業担当にご確認ください。 1. 本書に記載された情報は、本製品の動作例、応用例を説明するものであり、その使用に 際して弊社および第三者の知的財産権その他の権利に対する保証または実施権の許諾を 行うものではありません。お客様の機器設計において当該情報を使用される場合は、お 客様の責任において行って頂くとともに、当該情報の使用に起因してお客様または第三 者に生じた損害に対し、弊社はその責任を負うものではありません。 2. 本製品は、医療機器、航空宇宙用機器、輸送機器、交通信号機器、燃焼機器、原子力制 御用機器、各種安全装置など、その装置・機器の故障や動作不良が、直接または間接を 問わず、生命、身体、財産等へ重大な損害を及ぼすことが通常予想されるような極めて 高い信頼性を要求される用途に使用されることを意図しておらず、保証もされていませ ん。そのため、別途弊社より書面で許諾された場合を除き、これらの用途に本製品を使 用しないでください。万が一、これらの用途に本製品を使用された場合、弊社は、当該 使用から生ずる損害等の責任を一切負うものではありません。 3. 弊社は品質、信頼性の向上に努めておりますが、電子製品は一般に誤作動または故障す る場合があります。本製品をご使用頂く場合は、本製品の誤作動や故障により、生命、 身体、財産等が侵害されることのないよう、お客様の責任において、本製品を搭載され るお客様の製品に必要な安全設計を行うことをお願いします。 4. 本製品および本書記載の技術情報を、大量破壊兵器の開発等の目的、軍事利用の目的、 あるいはその他軍事用途の目的で使用しないでください。本製品および本書記載の技術 情報を輸出または非居住者に提供する場合は、「外国為替及び外国貿易法」その他の適 用ある輸出関連法令を遵守し、必要な手続を行ってください。本製品および本書記載の 技術情報を国内外の法令および規則により製造、使用、販売を禁止されている機器・シ ステムに使用しないでください。 5. 本製品の環境適合性等の詳細につきましては、製品個別に必ず弊社営業担当までお問合 せください。本製品のご使用に際しては、特定の物質の含有・使用を規制するRoHS指令 等、適用される環境関連法令を十分調査のうえ、かかる法令に適合するようにご使用く ださい。お客様がかかる法令を遵守しないことにより生じた損害に関して、弊社は一切 の責任を負いかねます。 6. お客様の転売等によりこの注意事項に反して本製品が使用され、その使用から損害等が 生じた場合はお客様にて当該損害をご負担または補償して頂きますのでご了承くださ い。 7. 本書の全部または一部を、弊社の事前の書面による承諾なしに、転載または複製するこ とを禁じます。 <KM113800> 2013/09 - 35 - 5 4 3 DVDD AVSS AVDD 2 VREF 1 VREFGND D D MCLK VREF_EX VREFGND_EX R1 (open) R4 PDN 51 1 R3 2M 34 AOUTLP AOUTLN AOUTLP 35 VCOML VREFLL C6 100u(A) 36 0.01u(F) VREFLL + 38 39 VREFHL 40 C5 AVDD 41 AVSS 42 MCLK 43 220u(A) VREFHL + C8 100p(F) DVSS 44 DVDD DVSS C4 0.01u(F) 1M C3 + C7 0.01u(F) R2 37 C1 100u(A) + C2 100u(A) PDN AOUTLN 33 C C 2 SDATA/DSDL/DINL 3 LRCK/DSDR/DINR 4 W CK 5 SMUTE/CSN 6 SD/CCLK/SCL 7 SLOW /CDTI/SDA 8 BICK/DCLK/BCK VDDL SDATA/DSDL/DINL VDDL LRCK/DSDR/DINR VSSL U1 WCK VSSL AK4495 SMUTE/CSN NC SD/CCLK/SCL VSSR SLOW/CDTI/SDA VSSR DIF0/DZFL/TSTO VDDR DIF1/DZFR VDDR DIF2/CAD0 AOUTRN 32 31 30 220u(A) 28 1M 27 VDD 26 25 C11 0.01u(F) C12 100u(A) R6 1M B 24 23 AOUTRP VCOMR VREFLR VDDGND AOUTRN AOUTRP C14 100u(A) R9 2M R10 R11 R5 1M 22 C15 21 0.01u(F) 20 19 VREFLR VREFHR 18 10k C13 C10 100u(A) + PSN + VREFHR 17 PSN 12 ACKS/CAD1 11 DIF2/CAD0 16 10 DEM1 0 15 R8 DEM0 DIF1 14 9 I2C 0 13 R7 + 29 B DIF0 C9 0.01u(F) + BICK/DCLK/BCK A A I2C DVSS DEM1 DEM0 VREF_EX VREFGND_EX ACKS/CAD1 Title Size A3 - 36 5 4 3 Date: 2 AKD4495-SA Document Number AK4495 Tuesday, September 10, 2013 Rev 0 Sheet 1 1 of 5 4 3 OCKS1 OCKS0 5 R12 PDN 10 8 6 4 2 51 4 3 D 2 H SW3 9 7 5 3 1 OCKS L 1 2 2 3 4 5 (open) 1 C26 0.1u R32 0 0 DSP-BICK/DCLK/BCK R16 (open) DIR-BICK R18 51 DSP-SDATA/DSDL/DINL R21 (open) DIR-SDATA R22 51 DSP-LRCK/DSDR/DINR R23 (open) DIR-LRCK R28 51 DSP-MCLK R24 (open) DIR-MCLK R25 5.1 D WCK 48 RX3 SDATA/DSDL/DINL 25 SDTO 26 BICK 27 DAUX MCKO2 28 29 XTI XTO 30 31 PDN 32 33 34 BICK/DCLK/BCK TVDD 24 23 22 LRCK/DSDR/DINR C MCLK C16 100p(F) DIRVDD 21 20 + C20 0.01u(F) 19 C21 10u(A) 18 17 16 B C22 10u(A) C23 0.01u(F) 15 14 13 VIN/GP0 R31 (open) R14 12 51 NC/GP1 1 J6 COAX R30 VSS4 XTL1 47 11 + C25 10u(A) TX0/GP2 XTL0 C24 0.1u OPT RX2 10 46 2 1 TX1/GP3 P/SN 3 TEST1 9 45 DIRVDD BOUT/GP4 IPS1/IIC GND OUT 2 RX1 8 VCC 10u COUT/GP5 DIF2/RX7 PORT2 L1 UOUT/GP6 NC 7 1 AK4118A RX0 VSS1 44 VOUT/GP7 U2 6 43 VSS3 DIF1/RX6 42 DVDD 5 41 VCOM TEST2 40 4 C19 10u(A) DIF0/RX5 + (open) VSS2 3 R29 R NC R27 10k MCKO1 2 39 C18 0.01u(F) (open) LRCK AVDD IPS0/RX4 38 D3V CM0/CDTO/CAD1 C CM1/CDTI/SDA INT1 OCKS1/CCLK/SCL 35 OCKS0/CSN/CAD0 36 INT0 37 DIRVDD R20 100 + R19 100 R26 R13 DFP PORT1 DSP 10k R17 B WCK SDATA/DSDL/DINL LRCK/DSDR/DINR BICK/DCLK/BCK MCLK 10k R15 + C17 10u(A) 1 R33 75 R34 100 A R35 100 R36 100 R37 100 A DIRVDD Title Size A3 - 37 5 4 3 Date: 2 AKD4495-SA Document Number DIR Tuesday, September 10, 2013 Rev 0 Sheet 1 2 of 5 5 4 3 2 1 SW5 Silk-Screen D3V R38 K D 51 A 1 3 1 2 3 4 5 6 H C27 0.01u(F) 14 2 SW 1 PDN K C28 10u(A) + 7 C29 0.01u(F) 0 R43 10k 1A 1Y 2A 2Y 3A 3Y 4Y 4A 5Y 5A 6Y 6A 8 9 10 11 12 13 Vcc GND U3 74HC14 PICGND SW 5 P/S 1 SMUTE CSN 3 SD 4 CCLK/SCL 6 SLOW 7 CDTI/SDA 9 10 A D2 1 3 12 L R40 100 5 R41 100 8 R42 100 11 R44 100 SMUTE/CSN SD/CCLK/SCL SLOW /CDTI/SDA PSN PICGND D3V C30 0.01u(F) C 20 19 18 17 16 15 14 13 12 11 2 C 2 0 H SW 2 SMUTE D R39 10k D1 L [1-2,4-5,7-8,10-11]Side:"Parallel Control Mode" [2-3,5-6,8-9,11-12]Side:"Serial Control Mode" PDN 0 R45 R46 R47 PICGND R48 H ON 10K 10K 10K SW 4 Function 0 38 39 40 41 2 3 4 5 0 PICGND 32 35 36 1u J7 VUSB DD+ GND USB 1 2 3 4 R78 R79 0 0 42 43 44 1 PIC18F4550 TQFP 44-PIN RD0/SPP0 RD1/SPP1 RD2/SPP2 RD3/SPP3 RD4/SPP4 RD5/SPP5/P1B RD6/SPP6/P1C RD7/SPP7/P1D U4 RC0/T1OSO/T13CKI RC1/T1OSI/CCP2/UOE_N RC2/CCP1/P1A RC4/D-/VM RC5/D+/VP RC6/TX/CK RC7/RX/DT/SDO 10K 10K 10K 10K 10K 10K 10K 10K 10K 10K 0 7 VDD0 NC/ICCK/ICPGC NC/ICDT/ICPGD NC/ICRST_N/ICVpp NC/ICPORTS OSC1/CLKI OSC2/CLKO/RA6 RE0/AN5/CK1SPP RE1/AN6/CK2SPP RE2/AN7/OESPP VUSB RA0/AN0 RA1/AN1 RA2/AN2/Vref-/CVref RA3/AN3/Vref+ RA4/T0CKI/C1OUT/RCV RA5/AN4/SS_N/HLVDIN/C2OUT USB-RST C37 C36 0.1u 12 13 33 34 30 31 R73 100k 0 PICGND 1 C38 0.01u(F) 2 25 26 27 C39 19 20 21 22 23 24 0 PICGND VCC_A VCC_B GND DIR A 22p X1 20MHz C40 22p B C41 R75 R76 R77 6 5 4 SN74LVC1T45DRLR U6 5 0 37 0.01u(F) U5 3 XTI XTO R63 R64 R65 R66 R67 R68 R69 R70 R71 R72 MCLR_N/Vpp/RE3 18 R62 6 28 VSS0 B 9 C42 A RB7/KBI3/PGD RB6/KBI2/PGC RB5/KBI1/PGM RB4/AN11/KBI0/CSSPP RB3/AN9/CPP2/VPO RB2/AN8/INT2/VMO RB1/AN10/INT1/SCK/SCL RB0/AN12/INT0/FLT0/SDI/SDA 470n SDA2 SDA1 SCL2 SCL1 4 PICGND 6 7 51 51 51 VREF2 8 EN C44 0.01u(F) VREF1 GND 3 2 1 C43 0.01u(F) A PCA9306DP1 0 0 Title PICGND PICGND PIC18F4550 Size A3 - 38 5 DFP DIF0 DIF1 DIF2/CAD0 I2C DEM0 DEM1 ACKS/CAD1 0 EP C34 0.1u 100 100 100 100 100 100 100 100 R74 NC GND Vcont PCL Vin Vout NC NC 5V => 3.3V 4 3 2 1 0 PICGND 17 16 15 14 11 10 9 8 VDD1 VSS1 GND 200k 0 PICGND C33 0.1u 29 2.2u 5 6 7 8 T1 TK73633AME C35 VDD R54 R55 R56 R57 R58 R59 R60 R61 SLOW SD C32 10u(A) 0 PICGND 1 2 3 4 5 R50 R51 R52 + + C31 10u(A) B 4.7k R53 R49 10k 10k 10k USBVDD SD 1 SLOW 2 DIF0 3 DIF1 4 DIF2/CAD0 5 I2C 6 DEM0 7 DEM1 8 ACKS/CAD1 9 DFP 10 L 4 3 Date: 2 AKD4495-SA Document Number PIC & SW Tuesday, September 10, 2013 Rev 0 Sheet 1 3 of 5 5 4 3 2 1 D D R81 5.6k C47 AOUTLP R82 10 R83 3.6k C49 R85 10 R88 30 + 220 R89 3.3n(F) C51 2.2n(F) C53 6.8n(F) 1.2k 2 C50 100p(F) R87 1.8k R90 C45 0.01u(F) U7 1 C48 100p(F) AOUTLN R84 330p(F) 3 C54 1n(F) 4 75 NC NC -IN V+ +IN V- OUT NC (short) C46 220u(A) 8 7 6 C52 + R80 R86 100 1 (short) J4 LOUT 5 R91 (open) OPA604 + 2 3 4 5 C55 (open) R92 (short) VOP- C C C56 0.01u(F) + R94 5.6k C60 B AOUTRN R95 30 R96 3.6k C64 100p(F) AOUTRP 10 + 220 R102 1.2k C61 3.3n(F) C63 2.2n(F) C65 6.8n(F) 2 C62 100p(F) R100 1.8k R103 C58 0.01u(F) U8 1 R98 10 R101 R97 330p(F) 3 C67 1n(F) 4 75 NC NC -IN V+ +IN OUT V- NC (short) VOP+ B C59 220u(A) 8 7 6 C66 + R93 C57 220u(A) R99 100 1 (short) J5 ROUT 5 R104 (open) OPA604 + C68 (open) R105 C69 0.01u(F) 2 3 4 5 (short) C70 220u(A) + A A Title Size A3 - 39 5 4 3 Date: 2 AKD4495-SA Document Number External LPF Tuesday, September 10, 2013 Rev 0 Sheet 1 4 of 5 5 4 3 2 1 J1 +15V J3 -15V VOP+ VOPR106 (short) R107 10 R111 10 AVDD C71 100u(A) Q1 D R108 6.8k R109 R110 3k 5.6k R112 (short) C75 0.01u(F) C77 470u(A) R113 6.8k C81 100u(A) + 2 C78 100p(F) + 3 4 D4 HZ2ALL C82 220p(F) U9 NC NC -IN V+ +IN V- OUT NC C72 100u(A) D DVDD C73 100u(A) D3V C74 C76 100p(F) 0.01u(F) D3 HZ2ALL 1 + BCP 56 + + J2 GND 8 7 6 5 Q2 SB1188 CSC C79 470u(A) + C80 100u(A) + R114 3.3k AVSS C83 100p(F) DVSS AD817A/AN C C R115 Q3 R116 R117 6.8k 5.6k R118 3k R119 (short) C86 0.01u(F) C88 470u(A) D5 HZ2ALL 1 + R120 1k C92 100u(A) 2 C89 100p(F) + 3 4 D6 HZ2C2 BCP 56 C93 220p(F) U10 NC NC -IN V+ +IN V- OUT NC + (short) VREF C84 100u(A) C85 C87 100p(F) 0.01u(F) R200 1k 8 7 6 5 Q4 2SB1188 CSC C90 470u(A) + C91 100u(A) + R121 3.3k C94 100p(F) VREFGND AD817A/AN B B R122 Q5 R123 6.8k R124 R125 3k 5.6k R126 (short) C97 0.01u(F) C99 470u(A) + BCP 56 D7 HZ2ALL 1 R127 1k A C103 100u(A) 2 C100 100p(F) + 3 4 D8 HZ2C2 C104 220p(F) U11 NC NC -IN V+ +IN V- OUT NC + (short) VDD C95 100u(A) C96 C98 100p(F) 0.01u(F) R201 1k 8 7 6 5 Q6 2SB1188 CSC C101 470u(A) + C102 100u(A) C105 100p(F) + A R128 3.3k VDDGND AD817A/AN Title Size A3 - 40 5 4 3 Date: 2 AKD4495-SA Document Number Power Supply Tuesday, September 10, 2013 Rev 0 Sheet 1 5 of 5