日本語版

非常に歪みの小さい
高精度ディファレンス・アンプ
AD8274
Precision Difference Amplifier
機能ブロック図
特長
非常に小さい歪み
+VS
THD + N (20 kHz): 0.00025%
7
THD + N (100 kHz): 0.0015%
12kΩ
600 Ω 負荷を駆動
6kΩ
2
5
優れたゲイン精度
最大ゲイン誤差: 0.03%
6
ゲイン・ドリフト: 最大 2 ppm/℃
12kΩ
6kΩ
3
AC 仕様
最小スルー・レート: 20 V/µs
1
4
セトリング・タイム: 0.01%へ 800 ns
–VS
高精度な DC 性能
最小 CMRR: 83 dB
07362-001
ゲイン: ½または 2
図 1.
最大オフセット電圧: 700 µV
8 ピンの SOIC パッケージまたは MSOP パッケージを採用
最大電源電流: 2.6 mA
電源範囲: ±2.5 V~±18 V
表 1.ディファレンス・アンプの分類
アプリケーション
ADC ドライバ
LowDistortion
High
Voltage
Single-Supply
Unidirectional
Single-Supply
Bidirectional
高性能オーディオ
AD8270
AD8273
AD628
AD629
AD8202
AD8203
AD8205
AD8206
計装アンプのビルディング・ブロック
レベル変換
AD8274
AMP03
自動テスト装置
AD8216
Sine/Cosine エンコーダ
概要
AD8274 は、優れた AC および DC 性能仕様を持つディファレン
ス ・ ア ン プ で す 。 AD8274 は ア ナ ロ グ ・ デ バ イ セ ズ 独 自 の
iPolar®製造プロセスとレーザー・トリム抵抗を採用して製造さ
れているため、歪み対消費電流のブレーク・スルーを実現し、
優れたゲイン・ドリフト、ゲイン精度、CMRR を持っています。
外付け部品なしで、AD8274 を G = ½または G = 2 のディファレ
ンス・アンプに構成することができます。高いゲイン安定性と
低歪み性能を必要とするシングルエンド・アプリケーションの
場合には、−2~+3 の範囲のゲインを AD8274 に設定することが
できます。
オーディオ帯域での歪みは極めて小さく、600 Ω 負荷駆動時に、
ゲ イ ン = ½ と ゲ イ ン = 2 で は そ れ ぞ れ 0.00025% (112 dB) と
0.00035% (109 dB)です。
AD8274 は、優れた歪み性能、DC 性能、高いスルー・レート、
広帯域の組み合わせを持つため、優れた ADC ドライバになって
います。また、高い出力駆動能力を持つため、ケーブル・ドラ
イバとしても適しています。
AD8274 の電源電圧は最大±18 V (+36 V 単電源)まで可能なため、
工業用の大きな信号の測定に最適です。さらに、このデバイス
の抵抗分圧器アーキテクチャを使うと、電源電圧を超える電圧
を測定することができます。
Rev. 0
AD8274 の最大電源電流は、わずか 2.6 mA です。−40℃~+85℃
の工業用温度範囲仕様で、RoHS に準拠しています。デュアル・
バージョンについては、AD8273 のデータシートをご覧ください。
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に
関して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、
アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様
は、予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
※日本語データシートは REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
©2008 Analog Devices, Inc. All rights reserved.
本
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪 MT ビル 2 号
電話 06(6350)6868
AD8274
目次
特長 ...................................................................................................... 1
ピン配置およびピン機能説明 .......................................................... 5
アプリケーション .............................................................................. 1
代表的な性能特性 .............................................................................. 6
機能ブロック図 .................................................................................. 1
動作原理 ............................................................................................ 12
概要 ...................................................................................................... 1
回路説明 ....................................................................................... 12
改訂履歴 .............................................................................................. 2
AD8274 の駆動 ............................................................................. 12
仕様 ...................................................................................................... 3
電源 ............................................................................................... 12
絶対最大定格 ...................................................................................... 4
入力電圧範囲................................................................................ 12
熱抵抗.............................................................................................. 4
構成 ............................................................................................... 13
最大消費電力 .................................................................................. 4
ケーブルの駆動 ............................................................................ 14
短絡電流.......................................................................................... 4
外形寸法 ............................................................................................ 15
ESD の注意 ..................................................................................... 4
オーダー・ガイド ........................................................................ 15
改訂履歴
7/08—Revision 0: Initial Version
Rev. 0
- 2/15 -
AD8274
仕様
特に指定のない限り、VS = ±15 V、VREF = 0 V、TA = 25°C、RL = 2 kΩ。
表 2.
Parameter
DYNAMIC PERFORMANCE
Bandwidth
Slew Rate
Settling Time to 0.1%
Settling Time to 0.01%
NOISE/DISTORTION1
THD + Noise
Noise Floor, RTO 2
Output Voltage Noise (Referred to
Output)
GAIN
Gain Error
Gain Drift
Gain Nonlinearity
INPUT CHARACTERISTICS
Offset3
vs. Temperature
vs. Power Supply
Common-Mode Rejection Ratio
Conditions
Min
Min
20
G=2
Typ
Max
Unit
775
825
MHz
V/µs
ns
ns
10
20
10 V step on output, C L = 100 pF
10 V step on output, C L = 100 pF
650
725
f = 1 kHz, VOUT = 10 V p-p, 600 Ω
load
20 kHz BW
f = 20 Hz to 20 kHz
0.00025
0.00035
%
−106
3.5
−100
7
dBu
µV rms
f = 1 kHz
26
52
nV/√Hz
−40°C to +85°C
VOUT = 10 V p-p, 600 Ω load
0.5
2
Referred to output
−40°C to +85°C
VS = ±2.5 V to ±18 V
VCM = ±40 V, RS = 0 Ω, referred to
input
150
3
750
800
675
750
0.03
2
0.5
2
700
300
6
5
77
86
−3VS +
4.5
VCM = 0 V
+3VS
− 4.5
−VS +
1.5
Sourcing
Sinking
Capacitive Load Drive
−40
1100
µV
µV/°C
µV/V
dB
+1.5VS −
2.3
−VS +
1.5
+VS −
1.5
90
60
1200
2.6
+85
2.3
−40
2.6
mA
+85
°C
アンプの電圧および電流ノイスおよび内部抵抗のノイズを含みます。
2
dBu = 20 log(V rms/0.7746)。
3
入力バイアスとオフセット電流の誤差を含みます。
4
絶対最大入力電圧または出力振幅にも制限されることがあります。詳細については、絶対最大定格のセクション、および図 8~図 11 を参照。
5
内部抵抗は比が一致するように調整済みですか、絶対精度は±20% です。
6
同相モード抵抗は両入力に対してして計算。1 本の入力ピンでの同相モード・インピーダンスは、18 kΩ。
- 3/15 -
V
mA
mA
pF
1
Rev. 0
V
kΩ
kΩ
12
9
+VS −
1.5
2.3
TEMPERATURE RANGE
Specified Performance
%
ppm/°C
ppm
92
−1.5VS
+ 2.3
90
60
200
POWER SUPPLY
Supply Current (per Amplifier)
0.03
2
10
83
24
9
OUTPUT CHARACTERISTICS
Output Swing
Short-Circuit Current Limit
Max
20
Input Voltage Range4
Impedance5
Differential
Common Mode6
G=½
Typ
AD8274
絶対最大定格
表 3.
Rating
Supply Voltage
Maximum Voltage at Any Input Pin
Minimum Voltage at Any Input Pin
Storage Temperature Range
Specified Temperature Range
Package Glass Transition Temperature (T G)
±18 V
−VS + 40 V
+VS – 40 V
−65°C to +150°C
−40°C to +85°C
150°C
最大消費電力
AD8274 のパッケージ内での安全な最大消費電力は、チップの
ジャンクション温度(TJ)上昇により制限されます。約 150℃のガ
ラス遷移温度で、プラスチックの属性が変わります。この温度
規定値を一時的に超えた場合でも、パッケージからチップに加
えられる応力が変化して、アンプのパラメータ性能を永久的に
シフトさせてしまうことがあります。150℃のジャンクション温
度を長時間超えると、故障の原因になることがあります。
2.0
上記の絶対最大定格を超えるストレスを加えるとデバイスに恒
久的な損傷を与えることがあります。この規定はストレス定格
の規定のみを目的とするものであり、この仕様の動作の節に記
載する規定値以上でのデバイス動作を定めたものではありませ
ん。デバイスを長時間絶対最大定格状態に置くとデバイスの信
頼性に影響を与えます。
MAXIMUM POWER DISSIPATION (W)
TJ MAX = 150°C
熱抵抗
表 4 の θJA 値は、4 層の JEDEC 規格ボードを自然空冷で使用し
た場合です。
表 4.熱抵抗
Package Type
θJA
Unit
8-Lead MSOP
8-Lead SOIC
135
121
°C/W
°C/W
1.6
SOIC
θJA = 121°C/W
1.2
MSOP
θJA = 135°C/W
0.8
0.4
07362-004
Parameter
0
–50
–25
0
25
50
75
100
125
AMBIENT TEMERATURE (°C)
図 2.最大消費電力対周囲温度
短絡電流
AD8274 は、出力電流を制限する短絡保護機能を内蔵していま
す(詳細については、図 16 参照)。短絡状態自体はデバイスに損
傷を与えませんが、この状態で発生する熱により、デバイスの
最大ジャンクション温度を超えることがあるため、信頼性に悪
影響を与えます。図 2 と図 16 およびデバイスの電源電圧と周囲
温度の情報を組み合わせると、短絡電流により最大ジャンクシ
ョン温度を超えるか否かを調べることができます。
ESD の注意
ESD(静電放電)の影響を受けやすいデバイ
スです。電荷を帯びたデバイスや回路ボード
は、検知されないまま放電することがありま
す。本製品は当社独自の特許技術である ESD
保護回路を内蔵してはいますが、デバイスが
高エネルギーの静電放電を被った場合、損傷
を生じる可能性があります。したがって、性
能劣化や機能低下を防止するため、ESD に対
する適切な予防措置を講じることをお勧めし
ます。
Rev. 0
- 4/15 -
AD8274
–IN 2
AD8274
+IN 3
TOP VIEW
(Not to Scale)
–VS 4
8
NC
REF 1
7
+VS
–IN 2
6
OUT
+IN 3
5
SENSE
NC = NO CONNECT
AD8274
TOP VIEW
–VS 4 (Not to Scale)
07362-002
REF 1
8
NC
7
+VS
6
OUT
5
SENSE
07362-003
ピン配置およびピン機能説明
NC = NO CONNECT
図 3.MSOP のピン配置
図 4.SOIC のピン配置
表 5.ピン機能の説明
ピン番号
記号
説明
1
REF
6 kΩ の抵抗がオペアンプの非反転端子に接続されています。G = ½の設定でリファレンス端子として使用。G
=2 の設定で正入力端子として使用。
2
−IN
12 kΩ の抵抗がオペアンプの反転端子に接続されています。G = ½の設定で負入力端子として使用。G =2 の設
定で出力端子へ接続。
3
+IN
12 kΩ の抵抗がオペアンプの非反転端子に接続されています。G = ½の設定で正入力端子として使用。G =2 の
設定でリファレンス端子として使用。
4
−VS
負電源。
5
SENSE
6 kΩ の抵抗がオペアンプの反転端子に接続されています。G = ½の設定で出力端子へ接続。G =2 の設定で負入
力端子として使用。
6
OUT
出力。
7
+VS
正電源。
8
NC
未接続。
Rev. 0
- 5/15 -
AD8274
代表的な性能特性
特に指定のない限り、VS = ±15 V、TA = 25℃、ゲイン= ½、ディファレンス・アンプ構成。
25℃で正規化、ゲイン= ½
20
15
25
0V, +20.85V
CMR (µV/V)
5
0
–5
–10
–15
–25
–30
–50
07362-106
–20
REPRESENTATIVE SAMPLES
–30
–10
10
30
50
70
90
110
VS = ±15V
15
10
–13.5V, +11.5V
+13.5V, +11.5V
–13.5V, –11.5V
+13.5V, –11.5V
5
0
–5
–10
–15
–20
130
0V, –20.85V
–25
–15
TEMPERATURE (°C)
G=2
20
07362-111
INPUT COMMON-MODE VOLTAGE (V)
10
–10
–5
0
5
10
15
OUTPUT VOLTAGE (V)
図 5.CMR の温度特性
25℃で正規化、ゲイン= ½
図 8.入力同相モード電圧対出力電圧
ゲイン= ½、±15 V 電源
150
20
0
–50
–100
07362-107
–150
REPRESENTATIVE SAMPLES
–30
–10
10
30
50
70
90
110
15
+3.5V, +8.8V
–1.0V, +6.2V
+1.0V, +4.2V
0
–1.0V, –4.0V
–5
+1.0, –6.0V
–10
–15
–3.5V, –8.7V
–3
+3.5V, –15.5V
–2
–1
1
2
3
30
30
G=½
10
0
–10
–20
–30
REPRESENTATIVE SAMPLES
–30
–10
10
30
50
70
90
110
VS = ±15V
10
–13.5V, +11.5V
+13.5V, +11.5V
–13.5V, –11.5V
+13.5V, –11.5V
0
–10
–20
0V, –25V
07362-108
–40
20
07362-210
INPUT COMMON-MODE VOLTAGE (V)
0V, +25V
20
–30
–15
–10
–5
0
5
10
OUTPUT VOLTAGE (V)
130
TEMPERATURE (°C)
図 10.入力同相モード電圧対出力電圧
ゲイン= 2、±15 V 電源
図 7.ゲイン誤差の温度特性
Rev. 0
4
図 9.入力同相モード電圧対出力電圧
ゲイン= ½、±5 V および±2.5 V 電源
図 6.システム・オフセットの温度特性
25℃で正規化、出力換算、ゲイン= ½
GAIN ERROR (µV/V)
0
OUTPUT VOLTAGE (V)
TEMPERATURE (°C)
–50
–50
VS = ±2.5V
5
–20–4
130
VS = ±5V
10
07362-110
INPUT COMMON-MODE VOLTAGE (V)
SYSTEM OFFSET (µV)
50
–200
–50
G=½
–3.5V, +15.8V
100
- 6/15 -
15
AD8274
8
10
–3.5V, +6.9V
G=2
G=2
+3.5V, +5.2V
6
5
4
–1.0V, +2.7V
VS = ±2.5V
0
+1.0V, +2.2V
GAIN (dB)
2
0
–1.0V, –2.0V
–2
+1.0, –2.6V
–5
G=½
–10
–4
+3.5V, –6.9V
–8–4
–3
–2
–1
0
1
2
3
–20
100
4
1k
10k
OUTPUT VOLTAGE (V)
100k
1M
10M
100M
FREQUENCY(Hz)
図 11.入力同相モード電圧対出力電圧
ゲイン= 2、±5 V および±2.5 V 電源
07362-007
–15
–3.5V, –5.2V
–6
07362-112
INPUT COMMON-MODE VOLTAGE (V)
VS = ±5V
図 14.ゲインの周波数特性
140
120
GAIN = 2
120
100
100
GAIN = ½
NEGATIVE PSRR
CMRR (dB)
80
80
60
60
40
40
0
1
10
100
1k
10k
100k
1M
FREQUENCY (Hz)
0
10
10k
100k
1M
図 15.同相モード除去比の周波数特性
入力換算
120
32
100
SHORT-CIRCUIT CURRENT (mA)
28
24
20
16
12
±5V SUPPLY
8
4
60
40
20
0
–20
–40
SINKING
–60
–80
1k
10k
100k
1M
FREQUENCY (Hz)
10M
–100
–40
07362-006
0
100
SOURCING
80
07362-117
±15V SUPPLY
MAXIMUM OUTPUT VOLTAGE (V p-p)
1k
FREQUENCY (Hz)
図 12.電源除去比の周波数特性
ゲイン= ½、出力換算
–20
0
20
40
60
TEMPERATURE (°C)
図 16.短絡電流の温度特性
図 13.最大出力電圧の周波数特性
Rev. 0
100
07362-217
20
20
07362-021
POWER SUPPLY REJECTION (dB)
POSITIVE PSRR
- 7/15 -
80
100
120
AD8274
+VS
+85°C
+VS – 2
CL = 100pF
+25°C
–40°C
+VS – 4
50mV/DIV
OUTPUT VOLTAGE SWING (V)
+125°C
0
–VS + 2
NO LOAD
+125°C
600Ω
2kΩ
200
1k
LOAD RESISTANCE (Ω)
10k
07362-009
–40°C +25°C
+85°C
–VS
1µs/DIV
07362-025
–VS + 4
図 20.小信号ステップ応答
ゲイン= ½
図 17.出力電圧振幅対 RL
VS = ±15 V
+VS
–40°C
+25°C
+VS – 6
+125°C
50mV/DIV
OUTPUT VOLTAGE (V)
+VS – 3
+85°C
+125°C
–VS + 6
+85°C
+25°C
–40°C
0
20
40
60
1µs/DIV
80
100
CURRENT (mA)
07362-023
–VS
07362-026
–VS + 3
図 21.小信号パルス応答
500 pF コンデンサ負荷、ゲイン= 2
図 18.出力電圧対 IOUT
50mV/DIV
50mV/DIV
CL = 100pF
NO LOAD
1µs/DIV
1µs/DIV
図 22.小信号パルス応答
100 pF 容量負荷、ゲイン= ½
図 19.小信号ステップ応答
ゲイン= 2
Rev. 0
- 8/15 -
07362-027
2kΩ
07362-024
600Ω
AD8274
100
100
80
80
5V
70
70
15V
60
OVERSHOOT (%)
OVERSHOOT (%)
90
2.5V
18V
50
40
2.5V
60
50
40
18V
30
30
20
20
10
10
0
20
40
60
80
100
120
140
160
180
200
CAPACITIVE LOAD (pF)
0
07362-037
0
5V 15V
0
200
400
600
800
1000
1200
CAPACITIVE LOAD (pF)
図 26.小信号オーバーシュート対容量負荷
ゲイン= 2、容量負荷に並列に 600 Ω
図 23.小信号オーバーシュート対容量負荷
ゲイン= ½、抵抗負荷なし
100
90
80
2.5V
5V
15V
60
2V/DIV
OVERSHOOT (%)
70
18V
50
40
30
0
0
20
40
60
80
100
120
140
160
180
200
CAPACITIVE LOAD (pF)
07362-038
10
1µs/DIV
07362-032
20
図 27.大信号パルス応答
ゲイン= ½
図 24.小信号オーバーシュート対容量負荷
ゲイン= ½、容量負荷に並列に 600 Ω
100
90
80
2.5V
60
15V
2V/DIV
OVERSHOOT (%)
70
5V
50
18V
40
30
10
0
200
400
600
800
1000
CAPACITIVE LOAD (pF)
1200
07362-039
1µs/DIV
0
図 28.大信号パルス応答
ゲイン= 2
図 25.小信号オーバーシュート対容量負荷
ゲイン= 2、抵抗負荷なし
Rev. 0
- 9/15 -
07362-033
20
07362-040
90
AD8274
0.1
40
22kHz FILTER
VOUT = 10V p-p
RL = 600Ω
35
SLEW RATE (V/µS)
30
0.01
THDN + N (%)
25
+SR
20
–SR
15
0.001
10
GAIN = 2
5
0
20
40
60
80
100
120
TEMPERATURE (°C)
07362-010
–20
0.0001
10
100
1k
FREQUENCY (Hz)
10k
100k
07362-131
GAIN = ½
0
–40
図 32.THD + N の周波数特性、フィルタ= 22k Hz
図 29.スルーレートの温度特性
0.1
10k
0.01
THD + N (%)
1k
GAIN = 2
100
0.001
GAIN = 2
GAIN = ½
1
10
100
1k
10k
100k
FREQUENCY (Hz)
0.0001
10
100
1k
FREQUENCY (Hz)
10k
100k
07362-135
10
25
07362-136
GAIN = ½
07362-034
VOLTAGE NOISE DENSITY (nV/√Hz)
VOUT = 10V p-p
図 33.THD + N の周波数特性、フィルタ= 120 kHz
図 30.電圧ノイズ密度の周波数特性、出力換算
1
GAIN = ½
f = 1kHz
0.1
THD + N (%)
1µV/DIV
G=2
G=½
RL = 2kΩ, 100Ω
0.01
RL = 600Ω
0.001
07362-035
1s/DIV
0.0001
5
10
15
OUTPUT AMPLITUDE (dBu)
20
図 34.THD + N 対出力振幅、G = ½
図 31.0.1 Hz~10 Hz の電圧ノイズ、RTO
Rev. 0
0
- 10/15 -
AD8274
1
0.1
GAIN = 2
f = 1kHz
THD + N (%)
0.1
0.01
RL = 600Ω
RL = 2kΩ
RL = 100kΩ
0.0001
0
5
10
15
OUTPUT AMPLITUDE (dBu)
20
25
07362-137
0.001
0.01
0.001
THIRD HARMONIC ALL LOADS
SECOND HARMONIC R L = 600Ω
SECOND HARMONIC R L = 100kΩ, 2kΩ
1k
FREQUENCY (Hz)
10k
100k
07362-138
AMPLITUDE (% OF FUNDAMENTAL)
GAIN = ½
VOUT = 10V p-p
100
図 36.高調波歪み積の周波数特性、G = ½
Rev. 0
THIRD HARMONIC ALL LOADS
0.0001
SECOND HARMONIC R L = 600Ω
SECOND HARMONIC R L = 100kΩ, 2kΩ
100
1k
FREQUENCY (Hz)
10k
図 37.高調波歪み積の周波数特性、G = 2
0.1
0.00001
10
0.001
0.00001
10
図 35.THD + N 対出力振幅、G = 2
0.0001
0.01
- 11/15 -
100k
07362-139
AMPLITUDE (% OF FUNDAMENTAL)
GAIN = 2
VOUT = 10V p-p
AD8274
動作原理
の使用などによって低インピーダンス・ソースから駆動する必
要があります。AD8274 のゲイン精度と同相モード除去比は、抵
抗のマッチングに依存します。ソース抵抗が数 Ω であっても、
これらの仕様に大きな影響を与えることがあります。
+VS
7
6kΩ
5
電源
6
12kΩ
安定な DC 電圧を使って、AD8274 に電源を供給する必要があり
ます。電源ピンのノイズは性能に悪影響を与えることがありま
す。0.1 µF のバイパス・コンデンサを各電源ピンとグラウンド
の間に、各電源ピンの近くに接続する必要があります。また、
10 µF のタンタル・コンデンサも各電源とグラウンドの間に接続
する必要があります。このコンデンサは電源ピンから離れて配
置することができ、他の高精度 IC と共用することができます。
6kΩ
3
1
07362-001
4
–VS
図 38.機能ブロック図
回路説明
AD8274 は、高精度低歪みオペアンプと 4 本の調整済み抵抗をか
ら構成されています。これらの抵抗は、差動、非反転、反転な
どの多様なアンプ構成を行う際に使用することができます。
AD8274 の内蔵抵抗を使うと、ディスクリート・デザインに比
べて幾つかの利点があります。
DC 性能
オペアンプ回路の多くの DC 性能は、周辺の抵抗精度に依存しま
す。AD8274 の抵抗は、厳密に一致するようにデザインされてい
ます。各デバイスの抵抗はレーザー・トリムされ、マッチング
精度がテストされています。AD8274 ではこのトリムとテストを
行っているため、ゲイン・ドリフト、同相モード除去比、ゲイ
ン誤差などの仕様の高精度を保証することができます。
AC 性能
機能サイズが PCB ボードに比べて集積回路では遥かに小さいた
め、対応する寄生も小さくなっています。機能サイズの小型化は、
AD8274 の AC 性能の向上に役立っています。たとえば、AD8274
オペアンプの正と負の入力ピンは、意図的に外部ピンに接続さ
れていません。これらのノードを PCB ボードのパターンに接続
しないことにより、容量を小さく維持することができるので、
周波数に対するループ安定性と同相モード除去比を向上させる
ことができます。
AD8274 の仕様は±15 V で規定されていますが、不平衡電源でも
使用することができます。たとえば、−VS = 0 V、+VS = 20 V と
することができます。2 つの電源間の差は、36 V 以下に維持する
必要があります。
入力電圧範囲
AD8274 では、レールより低い電圧を測定することができます。
G = ½と G = 2 のディファレンス・アンプ構成の場合の仕様につい
ては、表 2 の入力電圧範囲を参照してください。
また、AD8274 では内部オペアンプへの入力前に内部抵抗によ
り電圧を下げるためレールを超える電圧も測定することができ
ます。図 39 に、ディファレンス・アンプ構成での電圧分割の例
を示します。 AD8274 の正しい動作のためには、内蔵オペアン
プでの入力電圧は、両電源レールから 1.5 V 内側にある必要が
あります。
R2 (V )
R1 + R2 IN+
R4
R3
R1
R2
R2 (V )
R1 + R2 IN+
製造コスト
PCB ボードの部品数を削減できるため、ボードの迅速な作成が
可能になります。
サイズ
AD8274 では、精度オペアンプと 4 本の抵抗を 8 ピンの MSOP
パッケージまたは SOIC パッケージに実装しています。
図 39.ディファレンス・アンプ構成での電圧分割
デバイスの長時間信頼性のため、デバイス入力(ピン 1、ピン 2、
ピン 3、またはピン 5)の電圧は+VS – 40 V~−VS + 40 V の範囲内
に抑える必要があります。たとえば、±10 V 電源では、入力電
圧は±30 V を超えないようにする必要があります。
AD8274 の駆動
AD8274 の駆動は、すべての構成で少なくとも数キロ Ω (kΩ)の
入力抵抗を持つため容易です。AD8274 は、たとえば別のアンプ
Rev. 0
07362-061
12kΩ
2
- 12/15 -
AD8274
構成
AD8274 は、図 40~図 47 の方法で構成することができます。これらの構成は内部の抵抗マッチングに依存しているため、これらのすべて
の構成は優れたゲイン精度とゲイン・ドリフトを持っています。 AD8274 の内部オペアンプは、1.5 以上のノイズ・ゲインに対して安定し
ているため、AD8274 ではユニティ・ゲインのフォロア構成を採用しないように注意してください。
6kΩ
6
3 12kΩ
6kΩ
1
+IN
6kΩ
12kΩ
OUT
3 12kΩ
6kΩ
1
VOUT = ½ VIN
図 40.ディファレンス・アンプ、G = ½
5
5
6
VOUT = ½ (VIN+ − VIN−)
–IN
6kΩ
OUT
07362-012
+IN
2 12kΩ
5
07362-015
2 12kΩ
図 44.非反転アンプ、G = ½
2
6kΩ
5
12kΩ
2
OUT
OUT
6
12kΩ
3
+IN
6kΩ
1
12kΩ
3
07362-019
6kΩ
07362-016
1
+IN
6
VOUT = 2 (VIN+ − VIN−)
VOUT = 2 VIN
図 41.ディファレンス・アンプ、G = 2
2 12kΩ
1
6kΩ
5
6
6kΩ
2 12kΩ
OUT
1
07362-013
+IN
VOUT = –½ VIN
6kΩ
6kΩ
3 12kΩ
VOUT = 1½ VIN
図 42.反転アンプ、G = −½
5
5
6
3 12kΩ
–IN
6kΩ
OUT
07362-014
–IN
図 45.非反転アンプ、G = 2
12kΩ
図 46.非反転アンプ、G = 1.5
2
5
6kΩ
12kΩ
2
OUT
1 12kΩ
6
3 12kΩ
6kΩ
VOUT = –2 VIN
+IN
07362-017
3
OUT
6
6kΩ
VOUT = 3 VIN
図 47.非反転アンプ、G = 3
図 43.反転アンプ、G = −2
Rev. 0
1
- 13/15 -
07362-018
–IN
AD8274
ケーブルの駆動
AD8274 は大きな出力電流で高い電圧駆動能力を持つため、優
れたケーブル・ドライバとしても適しています。ケーブルの容
量により出力応答にピーキングまたは不安定性が発生するので、
AD8274 の出力とケーブルの間に小さい値の抵抗を接続すること
を推奨します。20 Ω 以上の抵抗が推奨されます。
R ≥ 20Ω
06979-060
AD8274
図 48.ケーブルの駆動
Rev. 0
- 14/15 -
AD8274
外形寸法
5.00 (0.1968)
4.80 (0.1890)
4
1.27 (0.0500)
BSC
0.25 (0.0098)
0.10 (0.0040)
6.20 (0.2441)
5.80 (0.2284)
1.75 (0.0688)
1.35 (0.0532)
0.51 (0.0201)
0.31 (0.0122)
COPLANARITY
0.10
SEATING
PLANE
0.50 (0.0196)
0.25 (0.0099)
D07362-0-7/08(0)-J
5
1
45°
8°
0°
0.25 (0.0098)
0.17 (0.0067)
1.27 (0.0500)
0.40 (0.0157)
COMPLIANT TO JEDEC STANDARDS MS-012-A A
CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
012407-A
8
4.00 (0.1574)
3.80 (0.1497)
図 49.8 ピン標準スモール・アウトライン・パッケージ[SOIC_N]
ナロウ・ボディ(R-8)
寸法: mm (インチ)
3.20
3.00
2.80
8
3.20
3.00
2.80
1
5
5.15
4.90
4.65
4
PIN 1
0.65 BSC
0.95
0.85
0.75
0.15
0.00
1.10 MAX
0.38
0.22
COPLANARITY
0.10
0.23
0.08
8°
0°
0.80
0.60
0.40
SEATING
PLANE
COMPLIANT TO JEDEC STANDARDS MO-187-AA
図 50.8 ピン・ミニ・スモール・アウトライン・パッケージ[MSOP]
(RM-8)
寸法: mm
オーダー・ガイド
Model
Temperature Range
Package Description
Package Option
Branding
AD8274ARZ 1
AD8274ARZ-R71
AD8274ARZ-RL1
AD8274ARMZ1
AD8274ARMZ-R71
AD8274ARMZ-RL1
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
8-Lead SOIC_N
8-Lead SOIC_N, 7" Tape and Reel
8-Lead SOIC_N, 13" Tape and Reel
8-Lead MSOP
8-Lead MSOP, 7" Tape and Reel
8-Lead MSOP, 13" Tape and Reel
R-8
R-8
R-8
RM-8
RM-8
RM-8
Y1B
Y1B
Y1B
1
Z = RoHS 準拠製品
Rev. 0
- 15/15 -