日本語版

日本語参考資料
最新英語データシートはこちら
低消費電力の18 MHz
可変ゲイン・アンプ
AD8338
データシート
機能ブロック図
特長
VBAT
電圧制御ゲイン範囲: 0 dB~80 dB
ゲイン= 40 dB で電源電流 3 mA
低周波(LF) 18 MHz まで動作
電源電圧範囲: 3.0 V~5.0 V
低ノイズ: 80 dB ゲインで 4.5 nV/Hz
フル差動信号パス
オフセット補正機能(ヌル・オフセット)
内蔵リファレンス電圧: 1.5 V
16 ピン LFCSP パッケージを採用
自動ゲイン制御機能
高ダイナミックレンジ信号に対する広いゲイン範囲
OFSN
VREF
OFFSET NULL
AD8338
FBKP
VGA CORE
INPR
+
INMR
–
OUTP
+
OUTPUT
STAGE
0dB
–
OUTM
0dB TO 80dB
VREF
INPD
アプリケーション
誘導性テレメタリ・システムのフロント・エンド
超音波信号レシーバ
ADC 駆動用の信号圧縮
AGC アンプ
COMM
MODE
GAIN
DETO
11279-001
AUTOMATIC
GAIN
CONTROL
GAIN INTERFACE
INMD
FBKM
VAGC
図 1.
100
概要
80
VGAIN = 1.0V
VGAIN = 0.9V
60
VGAIN = 0.8V
VGAIN = 0.7V
GAIN (dB)
40
VGAIN = 0.6V
VGAIN = 0.5V
VGAIN = 0.4V
20
0
VGAIN = 0.3V
VGAIN = 0.2V
VGAIN = 0.1V
–20
–40
10k
100k
1M
10M
100M
FREQUENCY (Hz)
11279-005
AD8338 は、フル差動信号パス、低消費電力、低ノイズ、周波
数に対して安定したゲインを必要とするアプリケーションを対
象とする可変ゲイン・アンプ(VGA)です。入力は差動ですが、
必要に応じてシングルエンド・ソースからこのデバイスを駆動
することもできます。
基本ゲイン関数は、GAIN ピンに加えられる電圧で制御される、
デシベル・リニアな関数です。公称ゲイン範囲は、0.1 V~1.1 V
の制御電圧に対して 0 dB~80 dB であり、スロープは 12.5
mV/dB です。公称ゲイン範囲は、VGA に対する電流入力である
INPD ピンと INMD ピンを直接使用して上下にシフトすることが
できます。例えば、50 Ω 抵抗で INPD ピンと INMD ピンを使っ
て駆動すると、ゲイン範囲は上に 20 dB シフトします。すなわ
ち、20 dB~100 dB になり、デバイスの入力換算ノイズが 1.5
nV/√Hz に低下します。さらに、MODE ロジック・ピンを使って
ゲイン・スロープを反転させることができます。
AD8338 には、入力オフセット補正と自動ゲイン制御(AGC)を可
能にする回路ブロックが追加されています。DC オフセット電圧
はオフセット補正回路で除去されます。この補正回路は、外付
けコンデンサでコーナー周波数を設定できるハイパス・フィル
タのように動作します。AGC 機能は AD8338 のゲインを変化さ
せて、RMS 出力電圧を一定に維持します。VREF ピンの電圧を
基準として VAGC ピンへ外部から加える電圧により出力 RMS
振幅が設定されます。DETO ピンとグラウンドとの間のコンデ
ンサにより AGC 回路の応答時間が設定されます。
VGAIN = 1.1V
図 2.ゲインの周波数特性
AD8338 は、VGA コアの内部加算ノードと出力アンプに対する
アクセスを提供することにより多才な機能を提供します。数個
の外付け受動部品を追加すると、デバイスのゲイン、帯域幅、
入力インピーダンス、ノイズ・プロファイルをアプリケーショ
ンに合わせてカスタマイズすることができます。
AD8338 は、3.0 V~5.0 V の単電源電圧を使用するため、非常に
電源効率がよく、中心ゲインでの静止電流はわずか 3 mA で済
みます。AD8338 は、3 mm × 3 mm の RoHS 準拠 16 ピン LFCSP
パッケージを採用し、−40°C~+85°C の工業用温度範囲で仕様が
規定されています。
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいは利用によって
生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示
的または暗示的に許諾するものでもありません。仕様は、予告なく変更される場合があります。本紙記載の商標および登録商標は、それぞれの所有
者の財産です。※日本語版資料は REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
Rev. A
©2013 Analog Devices, Inc. All rights reserved.
本
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー
電話 06(6350)6868
AD8338
データシート
目次
特長 ...................................................................................................... 1
代表的な性能特性 .............................................................................. 6
アプリケーション .............................................................................. 1
動作原理............................................................................................ 12
概要 ...................................................................................................... 1
はじめに........................................................................................ 12
機能ブロック図 .................................................................................. 1
ゲイン関数の説明 ........................................................................ 16
改訂履歴 .............................................................................................. 2
出力同相モード電圧の調整 ........................................................ 17
仕様 ...................................................................................................... 3
アプリケーション情報 .................................................................... 18
AC 仕様 ........................................................................................... 3
シンプルなオン・オフ・キーイング(OOK)レシーバ ............. 18
絶対最大定格 ...................................................................................... 4
AD8338 と ADC とのインターフェース.................................... 19
熱抵抗.............................................................................................. 4
外形寸法............................................................................................ 20
ESD の注意 ..................................................................................... 4
オーダー・ガイド ........................................................................ 20
ピン配置およびピン機能説明 .......................................................... 5
改訂履歴
11/13—Rev. 0 to Rev. A
Changes to Features Section, Applications Section, and General
Descriptions Section ............................................................................. 1
Changes to Table 1 ............................................................................... 3
Changes to Pin 13 and Pin 14 Descriptions .......................................... 5
Added Conditions to Typical Performance Characteristics;
Changes to Figure 4 and Figure 5; Changes to Figure 6, Figure 7,
Figure 8 Captions ................................................................................. 6
Changes to Figure 12 and Figure 13 ..................................................... 7
Changes to Figure 18 and Figure 19 ..................................................... 8
Changes to Figure 22 ............................................................................ 9
Changes to Figure 35 and Figure 36 ................................................... 11
Replaced Theory of Operation Section ............................................... 12
Changes to Figure 50 .......................................................................... 18
Changes to Ordering Guide ................................................................ 20
4/13—Revision 0: Initial Version
Rev. A
- 2/20 -
AD8338
データシート
仕様
AC 仕様
特に指定がない限り、VBAT = 3.0 V、TA = 25°C、OUTP と OUTM で CL = 2 pF、RL = ∞、MODE ピン=ハイ・レベル、RIN = 2 × 500 Ω、
VGAIN = 0.6 V、差動動作。
表 1.
Parameter
INPUT INTERFACE
Input Voltage Range
−3 dB Bandwidth
Input Resistance
Input Capacitance
OUTPUT INTERFACE
Small Signal Bandwidth
Peak Slew Rate
Peak-to-Peak Output Swing
Common-Mode Voltage
Input-Referred Voltage Noise
Using Internal Resistors
Using External 47 Ω Resistors
Offset Voltage
POWER SUPPLY
VBAT
IVBAT
GAIN CONTROL
Gain Range
Gain Span
Gain Voltage
Gain Slope
Gain Accuracy
Test Conditions/Comments
INPD, INMD, INPR, INMR pins
Standard configuration using the INPR and
INMR inputs
Min
Typ
0.8
3
18
1
OUTP and OUTM pins
VGAIN = 0.6 V
VGAIN = 0.6 V
Differential output
VGAIN = 1.1 V
VGAIN = 0.6 V
VGAIN = 0.1 V
VGAIN = 1.1 V
RTO, VGAIN = 0.1 V, offset null enabled
RTO, VGAIN = 0.6 V, offset null enabled
RTO, VGAIN = 0.1 V, offset null disabled
RTO, VGAIN = 0.6 V, offset null disabled
VGAIN relative to COMM
0.1
77
12
−2
Standard configuration using the INPR and
INMR inputs; 0.1 V < VGAIN < 1.1 V
4.5
15
150
1.5
+10
+10
+50
+200
nV/√Hz
nV/√Hz
nV/√Hz
nV/√Hz
mV
mV
mV
mV
5.0
8.0
3.8
6.0
V
mA
mA
mA
80
dB
1.1
83
13
+2
dB
V
dB/V
mV/dB
dB
80
12.5
+0.5
1.5
5
2
±10
MODE INPUT
Logic High
Logic Low
Rev. A
MHz
V/µs
V p-p
V
80
VREF REFERENCE OUTPUT
Output Voltage
Output Current
Accuracy
DETO OUTPUT CURRENT
AGC CONTROL
Maximum Target Amplitude
18
50
2.8
1.5
6.0
3.0
4.5
0
1.2
V p-p
MHz
kΩ
pF
3.0
Standard configuration using the INPR and
INMR inputs
Unit
2
−10
−10
−50
−200
Min gain, VGAIN = 0.1 V
Mid gain, VGAIN = 0.6 V
Max gain, VGAIN = 1.1 V
Max
2.5
COMM
MODE = 0 V
Expected rms output value for target = VAGC
− VREF = 1.0 V
- 3/20 -
V
mA
%
µA
VBAT
0.6
1.0
V
V
V rms
AD8338
データシート
絶対最大定格
表 2.
熱抵抗
Parameter
Rating
VBAT to COMM
INPR, INPD, INMD, INMR, MODE,
GAIN, FBKM, FBKP, OUTM, OUTP,
VAGC, VREF, OFSN
Operating Temperature Range
Storage Temperature Range
Maximum Junction Temperature
Lead Temperature (Soldering, 10 sec)
−0.3 V to +5.5 V
COMM to VBAT
表 3.熱抵抗
−40°C to +85°C
−65°C to +150°C
150°C
300°C
Package Type
θJA
Unit
16-Lead LFCSP
48.75
°C/W
ESD の注意
上記の絶対最大定格を超えるストレスを加えるとデバイスに恒
久的な損傷を与えることがあります。この規定はストレス定格
の規定のみを目的とするものであり、この仕様の動作のセクシ
ョンに記載する規定値以上でのデバイス動作を定めたものでは
ありません。デバイスを長時間絶対最大定格状態に置くとデバ
イスの信頼性に影響を与えます。
Rev. A
- 4/20 -
ESD(静電放電)の影響を受けやすいデバイスで
す。電荷を帯びたデバイスや回路ボードは、検知さ
れないまま放電することがあります。本製品は当社
独自の特許技術である ESD 保護回路を内蔵してはい
ますが、デバイスが高エネルギーの静電放電を被っ
た場合、損傷を生じる可能性があります。したがっ
て、性能劣化や機能低下を防止するため、ESD に対
する適切な予防措置を講じることをお勧めします。
AD8338
データシート
13 VAGC
15 VBAT
14 OFSN
16 VREF
ピン配置およびピン機能説明
12 FBKP
INPR 1
INPD 2
AD8338
11 OUTP
INMD 3
TOP VIEW
(Not to Scale)
10 OUTM
INMR 4
FBKM
NOTES
1. THE EXPOSED PAD SHOULD BE TIED
TO A QUIET ANALOG GROUND.
11279-002
DETO 8
GAIN 7
MODE 6
COMM 5
9
図 3.ピン配置
表 4.ピン機能の説明
ピン番号
記号
説明
0
EPAD
エクスポーズド・パッド。エクスポーズド・パッドは、安定なアナログ・グラウンドへ接続する必要があります。
1
INPR
電圧入力アプリケーション用の正の 500 Ω 抵抗入力。
2
INPD
電流入力アプリケーション用の正の入力。
3
INMD
電流入力アプリケーション用の負の入力。
4
INMR
電圧入力アプリケーション用の負の 500 Ω 抵抗入力。
5
COMM
グラウンド。
6
MODE
ゲイン・モード。このピンで、ゲイン制御用の正または負のゲイン・スロープを選択します。このピンを VBAT に
接続した場合、AD8338 のゲインは GAIN ピンの電圧増加に比例して増加します。このピンを COMM へ接続した場
合、GAIN ピンの電圧が増加するとゲインは減少します。
7
GAIN
ゲイン制御入力、12.5 mV/dB または 80 dB/V。
8
DETO
検出器出力端子、±10 µA。AGC 機能を使わない場合、DETO は COMM に接続します。
9
FBKM
負帰還ノード。詳細については、FBKP、FBKM、OUTP、OUTM の各ピンのセクションを参照してください。
10
OUTM
負側出力。
11
OUTP
正側出力。
12
FBKP
正帰還ノード。詳細については、FBKP、FBKM、OUTP、OUTM の各ピンのセクションを参照してください。
13
VAGC
自動ゲイン制御回路に対する電圧。このピンは、AGC 回路のターゲット rms 出力電圧を制御します。詳細について
は、AGC 回路、VAGC ピンのセクションを参照してください。AGC 機能を使わない場合、VAGC は VREF に接続し
ます。
14
OFSN
オフセット・ヌル端子。詳細については、オフセット補正回路、OFSN ピンのセクションを参照してください。オフ
セット・ヌル機能を使わない場合は、OFSN をグラウンドへ接続します。その他の場合、コンデンサを VREF へ接続
して、オフセット・ヌル・ハイパス・コーナーの設定に使います。
15
VBAT
正電源電圧
16
VREF
内部 1.5 V リファレンス電圧。
Rev. A
- 5/20 -
AD8338
データシート
代表的な性能特性
特に指定がない限り、VBAT = 3.0 V、TA = 25°C、OUTP と OUTM で CL = 2 pF、RL = ∞、MODE ピン=ハイ・レベル、RIN = 2 × 500 Ω、
VGAIN = 0.6 V、差動動作。
80
80
70
MODE PIN LOW
60
MODE PIN HIGH
60
40
GAIN (dB)
GAIN (dB)
50
40
20
VGAIN = 600mV
VGAIN = 350mV
VGAIN = 100mV
0
30
–20
20
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1.0
1.1
VGAIN (V)
–60
100k
11279-003
0
0.1
1M
10M
100M
FREQUENCY (Hz)
11279-109
–40
10
図 7.ゲインの周波数特性、RIN = 50 Ω、20 dB ステップ
図 4.VGAIN 対ゲイン
80
80
N = 962
60
VGAIN = 1100mV
70
40
20
GAIN (dB)
50
40
0
–20
30
VGAIN = 850mV
VGAIN = 600mV
VGAIN = 350mV
VGAIN = 100mV
–40
20
78.0
78.3
78.6
78.9
79.2
79.5
79.8
80.1
80.4
GAIN SLOPE (dB/V)
–80
100k
11279-105
0
1M
10M
100M
FREQUENCY (Hz)
図 8.ゲインの周波数特性、RIN = 5 kΩ、20 dB ステップ
図 5.ゲインスロープのヒストグラム
5
100
VS = 3V
f = 1MHz
4
80
VGAIN = 1.1V
3
VGAIN = 1.0V
VGAIN = 0.9V
VGAIN = 0.8V
GAIN ERROR (dB)
60
GAIN (dB)
VGAIN = 0.7V
40
VGAIN = 0.6V
VGAIN = 0.5V
VGAIN = 0.4V
20
0
VGAIN = 0.3V
VGAIN = 0.2V
VGAIN = 0.1V
2
1
–40°C
0
+25°C
–1
–2
–3
–20
100k
1M
10M
FREQUENCY (Hz)
100M
–5
0.1
+105°C
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1.0
VGAIN (V)
図 9.様々な温度での VGAIN 対ゲイン誤差
図 6.ゲインの周波数特性、8 dB ステップ
Rev. A
+85°C
–4
11279-106
–40
10k
11279-107
–60
10
- 6/20 -
1.1
11279-006
NUMBER OF HITS
60
AD8338
データシート
1.0
5
0.5
4
3
–1.0
–1.5
10kHz
100kHz
1MHz
2MHz
4MHz
8MHz
10MHz
12MHz
14MHz
–2.0
–2.5
–3.0
–3.5
0.1
0.2
2
1
0
–1
–2
–3
–4
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1.0
1.1
VGAIN (V)
–5
0.1
–40°C
+25°C
+85°C
+105°C
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1.0
11279-012
OFFSET VOLTAGE (mV)
REFERRED TO OUTPUT
–0.5
11279-007
GAIN ERROR (dB)
0
1.1
VGAIN (V)
図 10.様々な周波数での VGAIN 対ゲイン誤差
図 13.VGAIN 対差動オフセット電圧、オフセット・ヌル・オン
30
350
300
25
250
IMPEDANCE (Ω)
DELAY (ns)
20
15
10
DIFFERENTIAL
200
150
100
5
50
10M
100M
FREQUENCY (Hz)
11279-110
1M
0
100k
1M
10M
100M
FREQUENCY (Hz)
図 11.群遅延の周波数特性
11279-112
SINGLE-ENDED
0
100k
図 14.出力インピーダンスの周波数特性
20
0
BALANCE ERROR (dB)
NUMBER OF HITS
50
40
30
20
–40
GAIN = 100
GAIN = 10
–60
GAIN = 1
–80
–100
10
–3
–2
–1
0
1
DIFFERENTIAL OFFSET VOLTAGE (mV)
2
–120
100k
11279-111
0
1M
10M
FREQUENCY (Hz)
図 12.差動オフセット電圧のヒストグラム
Rev. A
–20
GAIN = 1000
図 15.出力バランス誤差の周波数特性
- 7/20 -
100M
11279-015
60
OFFSET NULL ENABLED
RELATIVE TO OUTPUT
VGAIN = 0.6V
N = 962
AD8338
データシート
0
1k
–10
GAIN = 1, OFSN DISABLED
–20
100
GAIN = 10, OFSN DISABLED
NOISE (nV/ Hz)
–40
–50
–60
GAIN = 100, OFSN DISABLED
10
GAIN = 1000, OFSN ENABLED
GAIN = 10000, OFSN ENABLED
–70
0dB
20dB
40dB
60dB
80dB
100k
1M
10M
FREQUENCY (Hz)
0.1
10k
0
HARMONIC DISTORTION (dBc)
–10
NOISE (nV/ Hz)
+85°C
10k
+25°C
1k
–40°C
0.4
0.5
0.6
0.7
0.8
0.9
1.0
1.1
1.2
–20
HD2, 1kΩ
HD3, 1kΩ
HD2, 10kΩ
HD3, 10kΩ
VOUT = 0.5V p-p
–30
–40
–50
–60
–70
VGAIN (V)
–90
50k
11279-017
0.3
100M
–80
100
0.2
10M
図 19.入力換算ノイズの周波数特性
100k
0.1
1M
FREQUENCY (Hz)
図 16.様々なゲインでの CMRR の周波数特性、オフセット・ヌ
ル・オン、入力換算
0
100k
11279-117
–90
–100
10k
1
11279-115
–80
500k
11279-118
CMRR (dB)
–30
5M
FREQUENCY (Hz)
図 20.高調波歪みの周波数特性
図 17.VGAIN 対出力換算ノイズ
0
1k
HARMONIC DISTORTION (dBc)
NOISE (nV/ Hz)
–10
100
+25°C
+85°C
10
–20
–30
–40
HD3
–50
HD2
–60
–70
0
0.1
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
VGAIN (V)
1.0
1.1
1.2
–80
0.5
11279-119
1
1.5
2.0
VOUT (V p-p)
図 21.出力振幅対高調波歪み
図 18.VGAIN 対入力換算ノイズ
Rev. A
1.0
- 8/20 -
2.5
3.0
11279-120
–40°C
AD8338
データシート
0
0
–10
–10
–20
–20
IMD3 DISTORTION (dBc)
–30
–40
HD3, MODE PIN LOW
–50
HD3, MODE PIN HIGH
HD2, MODE PIN LOW
–60
–40
–50
–60
HD2, MODE PIN HIGH
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1.0
1.1
VGAIN (V)
–80
20k
11279-123
0.2
2M
20M
FREQUENCY (Hz)
図 25.IMD3 歪みの周波数特性
図 22.VGAIN 対高調波歪み
2.0
20
VOUT = 2V p-p
f = 1MHz
GAIN = 0dB
OUTPUT
10
1.5
0
1.0
–10
0.5
VOUT (V)
P1dB COMPRESSION (dBm)
200k
11279-124
–70
–70
–80
0.1
–30
–20
–30
0
–0.5
–40
–1.0
INPUT
–50
–1.5
–60
–2.0
0.3
0.5
0.7
0.9
1.1
VGAIN (V)
0
11279-122
–70
0.1
100
200
300
400
500
600
700
800
TIME (ns)
11279-027
HARMONIC DISTORTION (dBc)
VOUT = 0.5V p-p
図 26.大信号パルス応答、VGAIN = 0 V
図 23.VGAIN 対入力と出力の 1 dB 圧縮
2.0
25
VOUT = 2V p-p
f = 1MHz
GAIN = 80dB
1.5
20
1.0
100kHz
VOUT (V)
OIP3 (dBm)
0.5
15
0
–0.5
10
1MHz
–1.0
5
0.5
0.7
VGAIN (V)
0.9
1.1
0
0.4
0.6
TIME (µs)
図 27.大信号パルス応答、VGAIN = 1.0 V
図 24.VGAIN 対 OIP3
Rev. A
0.2
- 9/20 -
0.8
11279-028
–2.0
0.3
11279-125
0
0.1
–1.5
AD8338
データシート
1.5
2.0
f = 100kHz
VIN LOW = 2mV
VIN HIGH = 20mV
1.0 GAIN = 40dB
VOUT = 2V p-p
f = 1MHz
GAIN = 40dB
1.5
OUTPUT VOLTAGE (V)
1.0
0
–0.5
–1.0
0.5
0
–0.5
–1.0
–1.5
0.2
0.4
0.6
0.8
TIME (µs)
–1.5
0
20
60
100
120
140
160
180
200
12
–40°C, MODE PIN HIGH
+25°C, MODE PIN HIGH
+85°C, MODE PIN HIGH
–40°C, MODE PIN LOW
+25°C, MODE PIN LOW
+85°C, MODE PIN LOW
10
40
8
20
IDD (mA)
VOUT (mV)
80
図 31.オーバードライブ回復
CL = 0pF
CL = 10pF
CL = 20pF
CL = 47pF
80
60
TIME (µs)
図 28.大信号パルス応答、VGAIN = 0.6 V
100
40
11279-018
0
11279-030
–2.0
0
–20
6
4
–40
–60
2
VOUT = 100mV p-p
f = 1.5MHz
GAIN = 1
–100
0
0.2
0.4
0.6
0.8
TIME (µs)
0
11279-031
–80
0
0.1
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1.0
1.1
1.2
VGAIN (V)
図 29.小信号パルス応答(容量負荷変化)
11279-131
VOUT (V)
0.5
図 32.VGAIN 対電源電流
50
OFFSET NULL OFF
VGAIN
0.6
40
10µF
1µF
20
0.1
GAIN (dB)
GAIN STEP (V)
30
VOUT
1.0
0.1µF
10
0.01µF
0
–10
0
–20
–1.0
1
2
3
4
5
6
7
TIME (µs)
8
9
10
GAIN = 100
–40
20
100
1k
10k
100k
1M
10M
FREQUENCY (Hz)
図 30.ゲイン・ステップ応答
Rev. A
図 33.オフセット・ヌル・コンデンサ対
オフセット・ヌル帯域幅
- 10/20 -
100M
11279-134
0
11279-127
–30
AD8338
データシート
0
3.0
–20
PSRR (dB)
–30
–40
–50
–60
–70
–80
–90
1k
10k
100k
1M
10M
FREQUENCY (Hz)
2.0
1.5
VS = 3V
1.0
VS = 5V
0.5
0
20k
11279-133
–100
100
2.5
100k
RESISTANCE (Ω)
図 34.PSRR の周波数特性
11279-135
OUTPUT COMMON-MODE VOLTAGE (V)
–10
図 37.VBAT の RCM 対出力同相モード電圧
3.0
VOLTAGE (V)
0.1
OUTPUT VOLTAGE
1.0
0
0
5
10
15
20
25
30
35
40
TIME (µs)
11279-019
–1.0
VOLTAGE (V)
OUTPUT VOLTAGE
0
2
3
4
5
6
7
8
9
10
TIME (ms)
11279-020
–1.0
1
図 36.AGC 応答、CL = 0.01 µF、入力 100 mV 差動
Rev. A
1.0
0.5
100k
図 38.COMM の RCM 対出力同相モード電圧
0.1
0
1.5
RESISTANCE (Ω)
VAGC VOLTAGE
1.0
VS = 3V
2.0
0
10k
図 35.AGC 応答、無負荷、入力 100 mV 差動
0.6
2.5
- 11/20 -
11279-136
OUTPUT COMMON-MODE VOLTAGE (V)
VAGC VOLTAGE
0.6
AD8338
データシート
動作原理
はじめに
VGA コア
AD8338 は、80 dB の調整可能なゲイン範囲を持つ単電源可変ゲ
イン・アンプ(VGA)です。正確には、AD8338 は、広い範囲の入
力振幅を受け付け、可変ゲインを使って、狭い範囲の出力振幅
または一定の出力振幅へ圧縮するようにデザインされた入力可
変ゲイン・アンプ(IVGA)ということができます(例えば、自動ゲ
イン制御アプリケーション)。AD8338 はアナログ・デバイセズ
の他の VGA と同様に、全ゲイン範囲で一定の帯域幅を処理し
ます。このため、AD8338 は帯域幅 18 MHz かつ最大ゲイン設定
(ゲイン= 80 dB)で 180 GHz のゲイン帯域幅積を実現します。さ
らに、AD8338 の差動出力を使って、VGA からシングルエンド
/差動変換なしで差動入力 ADC を直接駆動することができます。
図 40 に、AD8338 の中心となる VGA コアの簡略化した図を示
します。この VGA コア動作に関する重要概念は、第一に、2 つ
の差動対が同じベース駆動を共用する場合、2 つの差動対(Q1、
Q2 と Q3、Q4)のコレクタ電流比が等しいことです。この比は変
調係数 x で表されます。ここで、x の値の範囲は−1~+1 です。
第二に、入力電流信号はループ・アンプを使って強制的に入力
差動対(Q1、Q2)のコレクタに流され、固定テール電流 ID が変調
されて、変調係数 x が設定されます。入力差動対の x の値は出
力差動対(Q3、Q4)内で複製され固定テール電流 IN が変調され、
差動出力電流が発生されます。第三に、多くのディケードで変
化できるバイアス電流に対して、このセルの電流ゲインは正確
に G = IN/ID となります。
IN を変化させることにより、セルの全体機能は 2 象限アナログ
乗算器の機能と同じで、信号変調係数 x とこの分子電流に比例
します。これに対して、ID を変化させることにより、全体機能
は 2 象限アナログ除算器の機能になり、分母電流から制御され
る変調係数 x に対する双曲線ゲイン関数になります。AD8338 は
入力 VGA であるため、ID を制御してアンプ・ゲインを調整しま
すが、双曲線ゲイン関数は一様に 1 より小さい値を持ち、デシ
ベル ・ゲインが 制御入力の リニア 関数となっ て いるため、
AD8338 は ID の指数制御を増加または減少させるための特別な
インターフェースを内蔵しています。
図 39 に、VGA の主要部分と機能概要を説明する AD8338 のブ
ロック回路図を示します。AD8338 の信号パスは、500 Ω の入力
抵抗、VGA コア、トランスインピーダンス出力アンプから構成
されています。信号パスのゲインは、デシベル・リニアなゲイ
ン・インターフェースと COMM ピンのローカル・グラウンド
を基準とする GAIN ピン電圧を使って調節されます。自動ゲイ
ン制御(AGC)回路ブロックは、電流出力 RMS 検出器です。この
RMS 検出器は、GAIN ピンの駆動と、AD8338 を一定 RMS 出力
振幅を持つ AGC アンプとして設定するときに使うことができま
す。この出力振幅は、VREF ピン電圧を基準とする VAGC ピン
電圧によって調整されます。オフセット・ヌル回路ブロックを
使うと、AD8338 の DC オフセット電圧を自動的にゼロにするこ
とができます。オフセット・ヌル機能をイネーブルするときは、
OFSN ピンと VREF ピンの間にコンデンサを接続します。オフ
セット・ヌル機能をディスエーブルするときは、OFSN ピンを
グラウンドに接続します。INPD、INMD、FBKP、FBKM の各ピ
ンは、AD8338 の VGA コアと出力アンプの内部ノードへのアク
セスを提供するため、ゲイン範囲、出力同相モード電圧、デバ
イスの帯域幅を調整することができます。
VBAT
OFSN
VREF
INPR
FBKP
9.5kΩ
500Ω
VGA CORE
OUTP
INPD
IIN
IOUT
VREF
INMD
OUTM
–26dB TO +54dB
INMR
9.5kΩ
500Ω
COMM
MODE
GAIN
AUTOMATIC
GAIN
CONTROL
DETO
VAGC
11279-200
FBKM
GAIN INTERFACE
図 39.ブロック図
Rev. A
(1–x) ID
2
OUTPUT IS xlN
LOOP
AMPLIFIER
(1–x) ID
2
(1–x) IN
2
+
(1+x) IN
2
–
Q1
Q4
Q2
ID
Q3
DENOMINATOR
NUMERATOR
BIAS CURRENT BIAS CURRENT
IN
図 40.VGA コアの簡略化した回路図
AD8338
OFFSET NULL
G = IN/ID
INPUT IS xlD
- 12/20 -
11279-146
AD8338 の全体構造
AD8338
データシート
通常動作の条件
AD8338 の通常動作条件は次のように定義されます。

入力ピン(INPR と INMR)は電圧駆動されます(ソー
ス・インピーダンスはゼロと見なします)。

出力ピン(OUTP と OUTM)はオープンとします(負荷
インピーダンスは無限大とします)。

COMM ピンはグラウンドに接続されます。

MODE ピンは、ロジック・ハイに接続するかオープ
ンのままにして、非反転ゲイン・スロープ・ゲイ
ン・モードを設定します。
INPD
lD
OUTP
+VOUT/2 + VREF
500Ω
INPD
1.5V
IIN
INMD
500Ω
OUTM
–VOUT/2 + VREF
0dB TO 80dB
11279-044
INMR
図 41.INPR ピンと INMR ピンに加える入力電圧
INPD ピンと INMD ピンは電流入力ピン(図 42)であり、これらの
ピンで差動入力電流が VGA コア入力へ直接加えられます。こ
の入力電流はバイアスのないフォトダイオードのように外付け
電流源から直接発生させるか、または電圧源と外付け結合抵抗
から発生させることができます( 図 43 参照)。後者の方法を使う
と、ゲイン関数の説明のセクションで説明するように AD8338
のゲイン範囲をシフトさせることができます。 INPD 入力と
INMD 入力を使う場合、INPR ピンと INMR ピンを互いに接続し
て安定性の問題を回避する必要があります。
Rev. A
IIN
1.5V
INMD
500Ω
INMR
–VOUT/2 + VREF
11279-045
OUTM
0dB TO 80dB
図 42.INPD ピンと INMD ピンに加える入力電流
OUTP
INPR
+VOUT/2 + VREF
500Ω
50Ω INPD
VIN
1.5V
IIN
50Ω INMD
500Ω
INMR
OUTM
–VOUT/2 + VREF
20dB TO 80dB
11279-046
AD8338 の入力信号は、INPR/INMR と INPD/INMD の差動入力
ポートに入力されます。これらのピンは、内部で約 1.5 V ( =
VREF ピン電圧)にバイアスされます。INPR ピンと INMR ピン
は、電圧入力ピン(図 41 参照)であり、これらのピンで差動入力
電圧と内部入力抵抗により電流 IIN が発生され、この電流が
VGA コアの入力電流になります。電圧入力はシングルエンドま
たは差動で駆動できますが、差動駆動が推奨されるため、他に
注記がない限り、仕様ではこれを想定しています。電圧入力の
ピン間入力抵抗は 1000 Ω ± 20%と規定されています。大部分の
場合、電圧入力ピンは十分な低周波伝送を可能にする 2 個のコ
ンデンサで AC 結合されます。これにより、1.5 V 以外の同相モ
ード電圧がこれらの入力ピンに加わったとき大きくなる入力ノ
イズが最小になります。最大ゲインでの短絡(INPR と INMR を
接続)入力換算ノイズは約 4.5 nV/√Hz です。
INPR
+VOUT/2 + VREF
500Ω
INPR、INMR、INPD、INMD の各ピン
VIN
OUTP
INPR
図 43.INPD ピンと INMD ピンに外付け抵抗を使用
FBKP、FBKM、OUTP、OUTM の各ピン
出力電圧ピン(OUTP と OUTM)には、デフォルト同相モード電
圧 1.5 V ( = VREF ピン電圧)があります。この出力同相モード電
圧は、同相モード電流を FBKP ピンと FBKM ピン(1.5 V にバイ
アスされた出力アンプの加算ノード)に流して調整することがで
きます。AD8338 の出力アンプはレール to レール出力ステージ
を採用しており、このステージを使うと、このような極端な値
の使用により差動出力信号振幅に小さい範囲しか残しませんが、
VGA の出力同相モードをグラウンドから正電源へシフトさせる
ことができます。
各ノード(OUTP、FBKP、OUTM、FBKM)の間に帰還コンデンサ
CFBK を接続すると、AD8338 出力アンプと VGA 信号パスの帯域
幅が狭くなります。これらのコンデンサと出力アンプの帰還抵
抗が、カットオフ周波数が次式で近似されるローパス・フィル
タを構成します。



(1)
ここで、
RFBK は出力アンプの内部帰還抵抗。
RFBK は 9800 Ω ± 20%。
AD8338 の帯域幅を狭くすると、 出力ノイズが小さくなり、
VGA を使って ADC を駆動する際、折り返し防止フィルタのデ
ザインが簡素化されます。
- 13/20 -
AD8338
データシート
デシベル・リニア・ゲイン制御、GAIN ピン
オフセット補正回路、OFSN ピン
80 dB のゲイン範囲の使用を可能にするために、AD8338 はデシ
ベル・リニア・ゲイン制御機能を内蔵しています。ゲインは、
ローカル・グラウンド COMM を基準とする GAIN ピン電圧によ
り制御されます。通常の動作状態では、GAIN ピン電圧を 0.1 V
~1.1 V の範囲で調整すると、最小値 0 dB~最大値 80 dB の範囲
でゲインを調整することができます。基本ゲイン式は、
AD8338 は、VGA に発生する DC オフセットを除去するオフセ
ット補正回路を内蔵しています。OFSN ピンと VREF ピンの間
にコンデンサ COFSN を接続すると、オフセット補正回路がイネ
ーブルされます。
オフセット補正回路は、信号パスへ小信号ハイパス・フィルタ
特性を導入する内部自動ゼロ帰還ループを使用しています。−3
dB コーナー周波数は、
 

(2)

ここで、VGAIN の単位はボルトです。
あるいは、ゲイン振幅量として次のように表すことができます。


(3)
ここで、VGAIN の単位はボルトです。
ゲインスロープの反転、MODE ピン
MODE ピンは、ゲイン調整の極性を制御します。MODE ピンを
使うと、ゲイン関数のスロープを反転させることができます。
MODE ピンを VBAT に接続した場合、GAIN ピン電圧が増加す
ると、AD8338 のゲインは指数的(すなわちデシベル・リニア)に
増加します。MODE ピンを COMM に接続した場合、GAIN ピン
電圧が増加すると、AD8338 のゲインは指数的(すなわちデシベ
ル・リニア)に減少します。図 44 に、AD8338 を通常動作モード
に設定した場合の 2 つのゲイン制御モードを示します。
70
HIGH MODE
60
GAIN (dB)
50
40
30
20
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1.0
VGAIN (V)
1.1
11279-103
10
0
0.1
図 44.AD8338 の 2 つのゲイン制御モード
Rev. A

(4)
オフセット補正回路をイネーブルすると、AD8338 の伝達関数
はハイパス・フィルタ特性を示しますが、回路が除去できる
DC 入力電圧の範囲が狭いため、後者はハイパス・フィルタとし
て使用できません。注目帯域より低い周波数の信号を除去する
必要がある場合、最適性能を得るためは、AD8338 の前にハイ
パス・フィルタを使用してください。これは、入力を AC 結合
することにより実現できます(図 41 参照)。
DC 結合信号パスを設けるときは、OFSN ピンを COMM ピンへ
接続してオフセット補正回路をディスエーブルすることができ
ます。オフセット補正回路をディスエーブルして AD8338 を動
作させるときは、ゲインが大きいとき、DC オフセットにより
VGA 出力で大きな DC 誤差が発生するため、注意が必要です。
80
LOW MODE

- 14/20 -
AD8338
データシート
1200
1200
1000
1000
800
800
600
600
400
400
200
200
VBAT
OFSN
0
–1.0 –0.8
0
–0.6
–0.4
–0.2
0
0.2
内蔵リファレンス、ピン VREF
AD8338 は、VGA の多くの主要ノードに静止バイアス電圧を設
定するときに使用される 1.5 V のリファレンス電圧を内蔵して
います。これらのノードとしては、入力ピン(INPR、INMR、
INPD、INMD)、出力ピン(OUTP と OUTM)、帰還ピン(FKBP と
FBKM)などがあります。内蔵リファレンスの出力電圧(VREF ピ
ン)は、0.1 µF のコンデンサで COMM ピンへバイパスできます
が、外部に出力しないでください。
VREF
AD8338
FBKP
OUTP
OUTPUT
STAGE
0dB
OUTM
INMR
0dB TO 80dB
VREF
INMD
AUTOMATIC
GAIN
CONTROL
DETO
GAIN INTERFACE
FBKM
VAGC
INPD
GAIN
1.0
すべてのアプリケーションで AGC 回路が必要なわけではありま
せん。このため、DETO ピンをグラウンドへ接続し、さらに
VAGC ピンと VREF ピンを接続して AGC 回路をディスエーブル
することができます。
VGA CORE
MODE
0.8
図 45.VAGC – VREF 対出力 RMS 電圧および VGAIN
INPR
COMM
0.6
VAGC – VREF (V)
OFFSET NULL
AGC SETPOINT
11279-148
CAGC
0.01µF
図 46.AGC アンプとして構成された AD8338
Rev. A
0.4
11279-147
OUTPUT AMPLITUDE (mV rms)
AD8338 は、AD8338 を AGC アンプとして構成する際に使える
電流出力 RMS 検出器を内蔵しています(図 46)。
この構成では、AGC 回路が VGA の RMS 出力振幅を所望の
RMS 出力振幅( VREF ピン電圧を基準とする VAGC ピン電圧)と
比較し、差を小さくするように GAIN ピンを駆動します。この
ため、静止状態では、回路は AD8338 の RMS 出力振幅を VAGC
ピン電圧(VREF ピン電圧を基準とします)に強制的に一致させま
す。AGC 回路は負帰還を使用するため、MODE ピンをグラウン
ドへ接続して AD8338 のゲイン・スロープを反転させる必要が
あります。
AGC 回路の帯域幅は、コンデンサ CDETO により支配されます。
このコンデンサを注意深く選択して、入力信号振幅の高速変化
に対応できように AGC 回路の帯域幅が十分広くなるようにし、
かつ AGC 回路で注目する信号に歪が生じないよう十分狭くする
必要があります。例えば、キャリア周波数 6.8 MHz でビット・
レート 10 kb/s のオン/オフ・キーイング(OOK)アプリケーショ
ンでは、0.01 µF コンデンサの使用が推奨されます。このコンデ
ンサ値は、ゲインがビット・エネルギーに応答しますが、キャ
リア信号には応答しません。
前述のように、AGC 回路は AD8338 の RMS 出力振幅を VAGC
ピン電圧(VREF ピン電圧が基準)に強制的に一致させます。さら
に、AGC 回路の入力(VAGC ピン)は、VREF ピンに対して対称
です。言い換えれば、AGC 回路は VAGC ピンと VREF ピンとの
間の電位差の絶対値に応答します(図 45 参照)。
VGAIN (mV)
AGC 回路、VAGC ピン
- 15/20 -
AD8338
データシート
ゲイン関数の説明
AD8338 のシグナル・チェーンは 3 つのステージに分割すること
ができます。最初のステージは、VGA の入力抵抗 RP と RN で構
成される差動電圧/電流コンバータです。これらの入力抵抗は、
INPR ピンと INMR ピンに接続される内蔵 500 Ω 抵抗か、または
INPD ピンと INMD ピンに接続される外付け抵抗です。電圧/
電流コンバータのトランスレジスタンスは、RP + RN です。次式
で与えられる電流がこの抵抗に流れます。


(5)

外付け抵抗使用の影響
入力抵抗の電流 IIN は、AD8338 の 2 段目ステージである VGA
コアに入力されます。VGA コアは、80 dB のゲイン範囲を持つ
フル差動の可変ゲイン電流アンプです。非反転ゲイン・スロー
プ設定(MODE ピンを VBAT ピンに接続)では、VGA コアの電流
ゲイン範囲は−26 dB (VGAIN = 0.1 V)~+54 dB (VGAIN = 1.1 V)にな
ります。ゲイン量で表す場合、VGA コアのゲインは次式で与え
られます。

式 8 と式 9 は、AD8338 のゲイン範囲が外付け入力抵抗 RP と RN
を使ってシフトできることを表しています。例えば、INPD ピン
と INMD ピンを 50 Ω の RP と RN で駆動すると、AD8338 のゲイ
ン範囲は 20 dB 上にシフトし、20 dB~100 dB になります(図 43
参照)。同様に、INPD ピンと INMD ピンを 5 kΩ の RP と RN で駆
動すると、ゲイン範囲は下に 20 dB シフトして、−20 dB~+60
dB になります。
図 43 に示すように、外付け抵抗を使って INPD ピンと INMD ピ
ンを駆動するときは、INPR ピンと INMR ピンを接続して安定性
の問題を回避してください。





 

(6)
VGA コアの差動出力電流は、AD8338 の 3 段目ステージのフル
差動電流/電圧コンバータ(出力アンプと対応する帰還抵抗 RFBK
で構成)へ入力されます。電流/電圧コンバータの全体トランス
インピーダンスは 2RFBK となり、このステージの差動出力電圧
は次式で与えられます。

外付け抵抗を使ってゲイン範囲をシフトさせるとき、幾つかの
トレードオフを考慮する必要があります。INPD ピンと INMD
ピンに接続した外付け抵抗は、VGA コアの電流入力の負荷にな
るため、このブロックのダイナミック動作と AD8338 の−3 dB 帯
域幅が変わります。外付け抵抗を使った場合の AD8338 の−3 dB
帯域幅は、
(7)
あるいは、ゲイン量として次のように表すことができます。
Rev. A











(10)
例えば、50 Ω 外付け抵抗の場合、最大ゲインでの入力換算ノイ
ズは約 1 nV/√Hz に減少し、ゲイン範囲は上に 20 dB シフトしま
す。ただし、−3 dB 帯域幅は 18 MHz から約 1.8 MHz へ減少しま
す。
したがって、AD8338 の全体の電圧ゲインは次式で表されます。
 

(8)

 
  
 








(9)
- 16/20 -
AD8338
データシート
FBKP
出力同相モード電圧の調整
FBKP
R1
9.5kΩ
AD8338 差動出力の出力同相モード電圧は、公称 1.5 V ( = VREF
ピン電圧)に設定されています。この出力同相モード電圧は、各
出力アンプの加算ノード(FBKP ピンと FBKM ピン)と COMM ピ
ンまたは VBAT ピンとの間に抵抗を接続して、調整することが
できます。FBKP ピンおよび FBKM ピンと VBAT ピンとの間に
抵抗を接続すると、出力同相モード電圧が小さくなりますが、
FBKP ピンおよび FBKM ピンと COMM ピンとの間に抵抗を接
続すると、出力同相モード電圧が大きくなります(図 47 と図 48
参照)。
COMM
OUTP = 1.5V –
(0 – 1.5V) × 9.5kΩ
R1
lOUT
+ VOUT/2
VREF = 1.5V
OUTM = 1.5V –
(0 – 1.5V) × 9.5kΩ
R2
+ VOUT/2
VBAT
9.5kΩ
R1
R2
FBKM
OUTP = 1.5V –
(VBAT – 1.5V) × 9.5kΩ
R1
lOUT
(VBAT – 1.5V) × 9.5kΩ
R2
+ VOUT/2
表 5 と表 6 に、図 47 と図 48 に示す外付け抵抗に対する推奨値
を示します。
表 5.出力同相モード電圧を減少させる抵抗値
+ VOUT/2
FBKM
VBAT
図 47.出力同相モード電圧の減少
Rev. A
11279-150
9.5kΩ
R2
COMM
図 48.出力同相モード電圧の増加
VREF = 1.5V
OUTM = 1.5V –
11279-151
9.5kΩ
VBAT (V)
5.0
3.3
3.0
Target VOCM (V)
0.9
0.9
0.9
Resistor Value (Ω)
55,417
28,500
23,750
Tied to
VBAT
VBAT
VBAT
表 6.出力同相モード電圧を増加させる抵抗値
VBAT (V)
Target VOCM (V)
Resistor Value (Ω)
Tied to
Any
Any
Any
1.8
2.0
2.5
47,500
28,500
14,250
COMM
COMM
COMM
- 17/20 -
AD8338
データシート
アプリケーション情報
AD8338 の優れた性能により、様々なゲインで平坦な応答、レー
ル to レール出力信号振幅、高い駆動能力、わずか 12 mW で非常
に広いダイナミックレンジが得られます。AD8338 はこれらの機
能を持つため、バッテリ駆動の装置、低周波およびベースバン
ド・アプリケーション、その他多くのアプリケーションに対す
る優れた選択肢になっています。
AD8338 は信号を増幅して(ゲインは外部コントローラから設定)
全波整流ブリッジを駆動します。このブリッジ出力はローパ
ス・フィルタされ 100 Ω で終端されます。このデザインは、後
段の判定ステージに対して優れた RF 除去比と優れたベースバ
ンド情報再生を提供します。
リアクティブ・フィルタ部品(コンデンサ C1~C4 とインダクタ
L1 と L2)で、ベースバンド再生性能が設定されます。ベースバ
ンド応答と RF 減衰量の間でデザイン・トレードオフが行われま
す。
表 7 に、2 つのデータ・レートに対してこれらの部品の typ 値を
示します。コンデンサ C1~C4 はすべて等しい値で、インダク
タ L2 と L1 は同じ値であることに注意してください。
シンプルなオン・オフ・キーイング(OOK)レシー
バ
簡素で低消費電力データ通信向けに、オン/オフ状態に変調キ
ャリア・トーンを使って構成したシンプルな回線が、高速で経
済的なソリューションを提供します。このようなデザインは、
干渉のないメカニカル・システム、低データ・レート・センサ
ー、RFID タグなど近端通信を含む多様なアプリケーションで使
用されています。
図 49 に、誘導性テレメタリのオン・オフ・キーイング(OOK)フ
ロント・エンド全体の回路図を示します。水晶はターゲット受
信周波数用にカットされ、非常に狭い帯域フィルタを構成して
います(約 6.78 MHz の ISM 帯域)。
3.0V
Data Rate
C1 to C4
L1 and L2
Carrier Attenuation
(f = 6.78 MHz)
19,200 bps
57,600 bps
12 nF
3.9 nF
240 µH
82 µH
−101 dB
−73 dB
VREF
L1
MODE
U1
AD8338
C1
C2
R2
100Ω
L2
D3
OOK_M
C3
C4
C5
0.1µF
VREF
図 49.低消費電力 OOK レシーバの全体回路図
Rev. A
R1
100Ω
11279-048
COMM
D2
OUTP
OUTM
D4
OFSN
GAIN
DETO
INMR
C6
0.01µF
OOK_P
D1
INPR
CTUNE
ANTENNA
CRYSTAL
表 7.リアクティブ・フィルタの部品値(typ)
- 18/20 -
AD8338
データシート
AD8338 を直接 AD7450 に接続して、低消費電力(160 mW typ)か
つ最高レベルの性能で、DC~18 MHz の動作が可能です。外付け
部品不要のインターフェースにより小型で高性能なデータ・ア
クイジション・システムが可能になり、多くの領域での計装機
器として最適です。VGA の前のフィルタは、折り返し防止機能
とノイズ制限機能を提供します。
変調された情報が信号振幅にエンコードされないアプリケーシ
ョンでは、AD8338 の AGC 機能を使ってサンプルされた信号の
ビット誤りを小さくすることができます。
AD8338 と ADC とのインターフェース
AD8338 は高速 A/D コンバータ(ADC)の駆動に適し、アナログ・
デバイセズの多くの ADC と互換性を持っています。AD8338 と
AD7450 とのインターフェース例を示します。AD7450 は低消費
電力の 3.0 V ADC で、低価格トータル・ソリューション向けに
競争力があります。
図 50 に、AD8338 と AD7450 との間の基本接続を示します。同
相モード電圧は、AD7450 の仕様を満たして AD8338 から供給さ
れます。
3.0V
3.0V
OFSN
MODE
COMM
DETO
INMR
OUTP
VREF
VIN+
OUTM
VIN–
VREF
U2
AD7450
SCLK
SDATA
TO
MICROCONTROLLER
CS
C1
0.1µF
C2
0.1µF
図 50.AD7450 ADC との基本接続
Rev. A
C4
0.1µF
- 19/20 -
11279-149
U1
AD8338
GND
INPR
FILTER
OUTPUT
GAIN
CONTROL
VDD
C4
0.1µF
R1
5.1Ω
C3
0.1µF
GAIN
VBAT
3.0V
AD8338
データシート
外形寸法
0.30
0.23
0.18
0.50
BSC
13
PIN 1
INDICATOR
16
1
12
EXPOSED
PAD
1.75
1.60 SQ
1.45
9
TOP VIEW
0.80
0.75
0.70
SEATING
PLANE
0.50
0.40
0.30
4
8
5
0.25 MIN
BOTTOM VIEW
0.05 MAX
0.02 NOM
COPLANARITY
0.08
0.20 REF
FOR PROPER CONNECTION OF
THE EXPOSED PAD, REFER TO
THE PIN CONFIGURATION AND
FUNCTION DESCRIPTIONS
SECTION OF THIS DATA SHEET.
08-16-2010-E
PIN 1
INDICATOR
3.10
3.00 SQ
2.90
COMPLIANT TO JEDEC STANDARDS MO-220-WEED-6.
図 51.16 ピン・リードフレーム・チップ・スケール・パッケージ[LFCSP_WQ]
3 mm x 3 mm ボディ、極薄クワッド
(CP-16-22)
寸法: mm
オーダー・ガイド
Model1
Temperature Range
Package Description
Package Option
Branding
AD8338ACPZ-R7
AD8338ACPZ-RL
AD8338-EVALZ
−40°C to +85°C
−40°C to +85°C
16-Lead Lead Frame Chip Scale Package [LFCSP_WQ]
16-Lead Lead Frame Chip Scale Package [LFCSP_WQ]
AD8338 Evaluation Board
CP-16-22
CP-16-22
Y4K
Y4K
1
Z = RoHS 準拠製品
Rev. A
- 20/20 -