日本語版

高精度、広帯域RMS-DCコンバータ
AD637
特長
機能ブロック図
高精度
0~2 V rms 入力時の非直線性 0.02%以下
BUFF IN
クレスト・ファクタ 3 に対して誤差 0.10%以下
BUFF
OUT
広帯域
2 V rms 入力時 8 MHz
25kΩ
100 mV rms 入力時 600 kHz
VIN
以下の計算機能可能:
ABSOLUTE
VALUE
SQUARER/
DIVIDER
RMS OUT
真の rms 値(実効値)
2 乗値
DEN INPUT
2 乗平均値
CAV
25kΩ
dB OUTPUT
絶対値
dB 出力(60 dB レンジ)付き
OUTPUT
OFFSET
チップ・セレクトおよびパワー・ダウン機能:
BIAS
無負荷時電源電流を 2.2 mA から 350 µA に節減
AD637
CS
14 ピン SBDIP、14 ピン低価格 CERDIP、および 16 ピン SOIC_W
00788-001
COMMON
アナログのトライステート動作
図 1.
概要
AD637 は、任意の複雑な波形の真の rms/DC 変換を高精度で行う
完全モノリシック IC です。精度、帯域およびダイナミック・レ
ンジ等の性能は従来のモノリシック IC よりも格段に優れ、ディ
スクリート部品構成やモジュール構成の製品に相当します。
AD637 ではクレスト・ファクタ補償を行っていますので、クレ
スト・ファクタ 10 までの誤差の増加は 1%未満です。回路特性が
広帯域のため 200 mV rms の入力では 600 kHz、1 V rms 以上の入力
では 8 MHz まで測定可能です。
当社の従来のモノリシック rms/DC コンバータと同様、AD637 は
dB 出力も備えています。rms 出力信号の対数出力(dB 出力)が
別のピンに出ており、60 dB の実用ダイナミック・レンジで直接
dB 測定が可能です。外部からプログラム可能な電流源により 0 dB
の基準を 0.1~2 V の間の任意の値に設定できます。
チップ・セレクト機能により、未使用時の消費電流を 2.2 mA から
350 µA まで減らすことが可能です。この能力により、リモート・
センスや携帯機器等、消費電力を極力おさえなければならない分
野において、高精度 rms 測定機能を追加することが容易に行えま
す。さらに、AD637 はパワー・ダウンした時、出力が高インピー
ダンス状態になります。このため複数個の AD637 出力をつないで
広帯域の真の rms マルチプレクサを構成することができます。
Rev. J
AD637 の入力回路は電源電圧を超える過負荷電圧に対して保護さ
れています。電源非投入時に信号が入力しても入力回路が破壊さ
れることはありません。
AD637 は、商用温度範囲(0~70°C)のアプリケーション向けの J
グレードとKグレードの2種の精度、
工業用温度範囲
(−40~+85°C)
のアプリケーション向けの A グレードと B グレードの 2 種の精度、
−55~+125°C の温度範囲向けの S グレードの精度があります。い
ずれもハーメチック・シールの 14 ピン SBDIP、14 ピン CERDIP、
16 ピン SOIC_W パッケージで提供しています。
AD637 は複雑な波形をもつ AC(または AC+DC)入力信号の真
の rms 値、2 乗平均値、絶対値を計算し、等価な DC 出力電圧を
生成します。波形の真の rms 値は、信号の電力と直接関係があり
ますので、平均値検波による値に比べて、より有効に使用できま
す。統計的信号の rms 値はその標準偏差にも関係します。
AD637 は無調整で規定の性能を満足できるようレーザ・ウエハ・
トリミングを行っています。必要な外付部品は、平均時間を決め
るためのコンデンサ 1 個のみです。このコンデンサの値で低周波
数帯域での精度、リップル・レベル、セトリング・タイムも決ま
ります。
内蔵のバッファ・アンプは入力のバッファとしても、アクティ
ブ・フィルタとしても使用できます。フィルタにした場合、リッ
プルを減少させ、精度を向上できます。
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関
して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナ
ログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は、予
告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
※日本語データシートは REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
©2007 Analog Devices, Inc. All rights reserved.
本
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー
電話 06(6350)6868
AD637
目次
特長......................................................................................................... 1
平均化時定数の選び方 ..................................................................... 9
機能ブロック図 ..................................................................................... 1
周波数応答....................................................................................... 11
概要......................................................................................................... 1
AC 測定精度とクレスト・ファクタ ............................................. 12
改訂履歴................................................................................................. 2
dB 出力のための接続...................................................................... 12
仕様......................................................................................................... 3
dB の校正 ......................................................................................... 13
絶対最大定格 ......................................................................................... 5
低周波帯での測定 ........................................................................... 14
ESD に関する注意............................................................................. 5
ベクトル加算 ................................................................................... 14
ピン配置と機能の説明 ......................................................................... 6
評価用ボード ....................................................................................... 16
動作原理................................................................................................. 7
外形寸法 ............................................................................................... 19
標準的な接続..................................................................................... 8
オーダー・ガイド ........................................................................... 20
チップ・セレクト............................................................................. 8
高精度を得るための外部調整 ......................................................... 8
改訂履歴
4/07—Rev. I to Rev. J
Added Evaluation Board Section........................................................16
Updated Outline Dimensions..............................................................20
10/06—Rev. H to Rev. I
Changes to Table 1 ...............................................................................3
Changes to Figure 4..............................................................................7
Changes to Figure 7..............................................................................9
Changes to Figure 16, Figure 18, and Figure 19.................................12
Changes to Figure 20..........................................................................13
12/05—Rev. G to Rev. H
Updated Format...................................................................... Universal
Changes to Figure 1..............................................................................1
Changes to Figure 11..........................................................................10
Updated Outline Dimensions..............................................................16
Changes to Ordering Guide ................................................................17
Rev. J
4/05—Rev. F to Rev. G
Updated Format ...................................................................... Universal
Changes to Figure 1 ..............................................................................1
Changes to General Description ...........................................................1
Deleted Product Highlights...................................................................1
Moved Figure 4 to Page........................................................................8
Changes to Figure 5 ..............................................................................9
Changes to Figure 8 ............................................................................10
Changes to Figure 11, Figure 12, Figure 13, and Figure 14................11
Changes to Figure 19 ..........................................................................14
Changes to Figure 20 ..........................................................................14
Changes to Figure 21 ..........................................................................16
Updated Outline Dimensions..............................................................17
Changes to Ordering Guide ................................................................18
3/02—Rev. E to Rev. F
Edits to Ordering Guide........................................................................ 3
- 2/20 -
AD637
仕様
特に注記のない限り、+25°C、±15 V dc。 1
表 1.
Parameter
Min
TRANSFER FUNCTION
AD637J/AD637A
Typ
Max
VOUT =
avg × (VIN )
CONVERSION
ACCURACY
Total Error, Internal Trim 2
(Figure 5)
TMIN to TMAX
vs. Supply
+VIN = 300 mV
vs. Supply
−VIN = −300 mV
DC Reversal
Error at 2 V
Nonlinearity 2 V Full Scale 3
Nonlinearity 7 V Full Scale
Total Error, External Trim
AVERAGING TIME
CONSTANT
Rev. J
AD637K/AD637B
Typ
Max
VOUT =
avg × (VIN )
2
AD637S
Typ
VOUT =
Max
avg × (VIN )
Unit
2
30
150
30
150
30
150
mV ±% of
reading
mV ± % of
reading
µV/V
100
300
100
300
100
300
µV/V
% of
reading
% of FSR
% of FSR
mV ± % of
reading
±0.5 ± 0.2
±1 ± 0.5
±3.0 ± 0.6
±2.0 ± 0.3
±6 ± 0.7
0.25
0.1
0.25
0.04
0.05
0.02
0.05
0.04
0.05
±0.25 ± 0.05
±0.5 ± 0.1
Specified accuracy
±0.1
Specified accuracy
±0.1
±1.0
±1.0
±1.0
25
25
25
0 to 7
0 to 7
±15
0 to 4
±6
±15
8
9.6
±0.5
6.4
8
±15
V rms
V p-p
±6
±15
V rms
V p-p
V p-p
9.6
±0.5
kΩ
mV
0 to 4
±6
±15
9.6
±0.2
6.4
8
% of
reading
% of
reading
ms/µF CAV
0 to 7
±15
0 to 4
6.4
Min
±1 ± 0.5
Specified accuracy
±0.1
Crest Factor = 10
FREQUENCY RESPONSE 5
Bandwidth for 1%
Additional Error
(0.09 dB)
VIN = 20 mV
VIN = 200 mV
VIN = 2 V
±3 dB Bandwidth
VIN = 20 mV
VIN = 200 mV
VIN = 2 V
2
±0.5 ± 0.1
ERROR VS. CREST
FACTOR 4
Crest Factor 1 to 2
Crest Factor = 3
INPUT
CHARACTERISTICS
Signal Range, ±15 V Supply
Continuous RMS Level
Peak Transient Input
Signal Range, ±5 V Supply
Continuous RMS Level
Peak Transient Input
Maximum Continuous
Nondestructive
Input Level
(All Supply Voltages)
Input Resistance
Input Offset Voltage
Min
11
66
200
11
66
200
11
66
200
kHz
kHz
kHz
150
1
8
150
1
8
150
1
8
kHz
MHz
MHz
- 3/20 -
AD637
Parameter
OUTPUT
CHARACTERISTICS
Offset Voltage
vs. Temperature
Voltage Swing,
±15 V Supply, 2 kΩ Load
Voltage Swing,
±3 V Supply, 2 kΩ Load
Output Current
Short-Circuit Current
Resistance
Chip Select High
Resistance
Chip Select Low
0 to 12.0
±0.05
13.5
0 to 2
2.2
BUFFER AMPLIFIER
Input Output
Voltage Range
Input Offset Voltage
Input Current
Input Resistance
Output Current
Short-Circuit Current
Small Signal Bandwidth
Slew Rate 6
DENOMINATOR INPUT
Input Range
Input Resistance
Offset Voltage
CHIP SELECT (CS)
RMS On Level
RMS Off Level
IOUT of Chip Select
CS Low
CS High
On Time Constant
Off Time Constant
POWER SUPPLY
Operating Voltage Range
Quiescent Current
Standby Current
1
2
3
4
5
6
5
1
0 to 12.0
±0.04
13.5
0 to 2
2.2
Min
AD637S
Typ
0 to 12.0
±0.04
13.5
0 to 2
2.2
V
±0.5
±0.056
Max
Unit
±1
±0.07
mV
mV/°C
V
20
0.5
20
0.5
20
0.5
mA
mA
Ω
100
100
100
kΩ
±0.5
±0.3
±0.5
dB
−3
+0.33
−3
+0.33
−3
+0.33
mV/dB
% of
reading/°C
dB/°C
µA
µA
6
−0.033
20
80
100
−VS to (+VS − 2.5 V)
±0.8
±2
108
−0.13
6
−0.033
20
5
1
±0.5
±2
108
±2
±10
+5
0 to 10
25
±0.2
80
100
−VS to (+VS − 2.5 V)
−0.13
20
1
5
20
AD637K/AD637B
Typ
Max
Min
±1
±0.089
6
dB OUTPUT
Error, VIN 7 mV to 7 V rms,
0 dB = 1 V rms
Scale Factor
Scale Factor Temperature
Coefficient
IREF for 0 dB = 1 V rms
IREF Range
AD637J/AD637A
Typ
Max
Min
−0.033
20
5
1
−VS to (+VS − 2.5 V)
±0.8
±2
108
±1
±5
+5
−0.13
20
1
5
30
±0.5
20
0 to 10
25
±0.2
80
100
V
±2
±10
+5
20
1
5
30
±0.5
0 to 10
25
±0.2
20
30
±0.5
Open or 2.4 V < VC < +VS
VC < 0.2 V
VC < 0.2 V
Open or 2.4 V < VC < +VS
VC < 0.2 V
Open or 2.4 V < VC < +VS
10
0
10 + ((25 kΩ) × CAV)
10 + ((25 kΩ) × CAV)
10
0
10 + ((25 kΩ) × CAV)
10 + ((25 kΩ) × CAV)
10
0
10 + ((25 kΩ) × CAV)
10 + ((25 kΩ) × CAV)
±3.0
2.2
350
±18
3
450
±3.0
2.2
350
±18
3
450
±3.0
2.2
350
±18
3
450
mV
nA
Ω
mA
mA
MHz
V/µs
V
kΩ
mV
µA
µA
µs
µs
V
mA
µA
太字で示された仕様は最終電気試験で全製品がテストされています。これらの試験結果は出荷品質レベルを計算するために使用されます。すべての min と max の仕様
は保証されていますが、全製品に対してテストが行われているのは太字で示された仕様だけです。
図 5 の接続で 0~7 V rms に対して規定された精度です。
非直線性は 10 mV と 2 V での値を結ぶ直線からの最大偏差として定義されます。
クレスト係数対誤差は 1 V rms に対する誤差の増分として規定されます。
入力電圧は、V rms です。%はその値のパーセンテージです。
−VS に接続された 2 kΩ の外部プル・ダウン抵抗つき。
Rev. J
- 4/20 -
AD637
絶対最大定格
表 2.
Parameter
Rating
ESD Rating
Supply Voltage
Internal Quiescent Power Dissipation
Output Short-Circuit Duration
Storage Temperature Range
Lead Temperature (Soldering 10 sec)
Rated Operating Temperature Range
AD637J, AD637K
AD637A, AD637B
AD637S, 5962-8963701CA
500 V
±18 V dc
108 mW
Indefinite
−65°C to +150°C
300°C
Rev. J
左記の絶対最大定格を超えるストレスを加えると、デバイスに恒
久的な損傷を与えることがあります。この規定はストレス定格の
みを指定するものであり、この仕様の動作セクションに記載する
規定値以上でのデバイス動作を定めたものではありません。デバ
イスを長時間絶対最大定格状態に置くと、デバイスの信頼性に影
響を与えることがあります。
ESDに関する注意
ESD(静電放電)の影響を受けやすいデバイスです。
電荷を帯びたデバイスや回路ボードは、検知されな
いまま放電することがあります。本製品は当社独自
の特許技術である ESD 保護回路を内蔵してはいます
が、デバイスが高エネルギーの静電放電を被った場
合、損傷を生じる可能性があります。したがって、
性能劣化や機能低下を防止するため、ESD に対する
適切な予防措置を講じることをお勧めします。
0°C to 70°C
−40°C to +85°C
−55°C to +125°C
- 5/20 -
AD637
ピン配置と機能の説明
14 BUFF OUT
NC 2
COMMON 3
OUTPUT OFFSET 4
CS 5
AD637
BUFF IN 1
13 VIN
NC 2
12 NC
COMMON 3
TOP VIEW 11 +VS
(Not to Scale)
10 –VS
OUTPUT OFFSET 4
CS 5
9
RMS OUT
8
CAV
NC = NO CONNECT
DEN INPUT 6
15 VIN
AD637
14 NC
13 +VS
TOP VIEW
(Not to Scale) 12 –VS
11 RMS OUT
dB OUTPUT 7
00788-002
DEN INPUT 6
dB OUTPUT 7
16 BUFF OUT
10 CAV
NC 8
9
NC
NC = NO CONNECT
図 2.
14 ピン SBDIP/CERDIP のピン配置
図 3.
00788-003
BUFF IN 1
16 ピン SOIC_W のピン配置
表 3. 14 ピン SBDIP/CERDIP のピン機能の説明
表 4. 16 ピン SOIC_W のピン機能の説明
ピン番号
記号
説明
ピン番号
記号
説明
1
BUFF IN
バッファ入力
1
BUFF IN
バッファ入力
2, 12
NC
未接続
2, 8, 9, 14
NC
未接続
3
COMMON
アナログ・コモン
3
COMMON
アナログ・コモン
4
OUTPUT OFFSET
出力オフセット調整ピン
4
OUTPUT OFFSET
出力オフセット調整ピン
5
CS
チップ・セレクト
5
CS
チップ・セレクト
6
DEN INPUT
割算回路の分母入力
6
DEN INPUT
割算回路の分母入力
7
dB OUTPUT
dB 出力
7
dB OUTPUT
dB 出力
8
CAV
平均化コンデンサ接続ピン
10
CAV
平均化コンデンサ接続ピン
9
RMS OUT
RMS 値出力
11
RMS OUT
RMS 値出力
10
−VS
負側電源
12
−VS
負側電源
11
+VS
正側電源
13
+VS
正側電源
13
VIN
信号入力
15
VIN
信号入力
14
BUFF OUT
バッファ出力
16
BUFF OUT
バッファ出力
Rev. J
- 6/20 -
AD637
動作原理
FILTER/AMPLIFIER
BUFF OUT 14
1
BUFFER
AMPLIFIER
A5
24kΩ
A4
I4
I1
24kΩ
Q4
Q1
ABSOLUTE VALUE VOLTAGE TO
CURRENT CONVERTER
6kΩ
Q2
6kΩ
Q5
Q3
BIAS
I3
A3
24kΩ
A2
VIN 13
12kΩ
125Ω
AD637 は直接 rms 計算の本質的な限界以上の rms 計算を可能にし
ます。AD637 で実際に行っている計算は次式で表わせます。
⎡ V 2 ⎤
V rms = Avg ⎢ IN ⎥
⎣⎢V rms ⎦⎥
図 4はAD637 の概略図で、内部は絶対値回路(アクティブ整流器)、
2 乗/割算回路、フィルタおよびバッファ・アンプの 4 ブロックに
分かれています。ACまたはDCの入力電圧VIN はA1、A2 からなる
絶対値回路によって単極性の電流I1 に変換されます。I1 は伝達関数
が次式で表わされる 2 乗/割算回路に印加されます。
2
I1
I3
2 乗/割算回路の出力電流 I4 は外付けの平均化を行うコンデンサ
と共に構成されるローパス・フィルタ A4 に印加されます。フィル
タの RC 時定数が入力信号の最長周期よりも十分大きければ A4 の
出力は I4 の平均値に比例します。フィルタ・アンプの出力は A3 で
割算の分母の電流 I3 を生成するのに使われます。I3 は I4 の平均値
であり、これが 2 乗/割算回路に帰還されて次式の rms 計算がなさ
れます。
⎡I 2 ⎤
I 4 = Avg ⎢ 1 ⎥ = I 1 rms
⎣ I4 ⎦
+VS
9
RMS
OUT
7
dB
OUTPUT
3
COMMON
5
CS
DEN
6
INPUT
4
OUTPUT
OFFSET
10
–VS
AD637
概略図
平均化コンデンサを取り除くと、入力信号の絶対値が算出されます。
しかし、安定性を維持するには、平均化コンデンサ・ピンにわずか
な容量をもたせることを推奨します。5 pF あれば十分です。I3 が I4
に等しくなることを除けば回路の動作は rms 出力の場合と同様にな
り、次のようになります。
I4 =
I 12
I4
I4 = |I1|
分母の電流はまた、ピン 6 にリファレンス VREF を供給することに
より外部から与えることもできます。この場合、 I3 が VREF に比例
することを除けば、回路の動作は rms 出力の動作と同じです。した
がって
I 4 = Avg
I 12
I3
そして
V OUT =
V IN 2
V DEN
これは入力信号の 2 乗平均値です。
VOUT = VIN rms
Rev. J
CAV
11
A1
図 4.
I4 =
8
00788-004
BUFF IN
ONE QUADRANT
SQUARER/DIVIDER
- 7/20 -
AD637
標準的な接続
チップ・セレクト
AD637 による大部分のrms値測定は、簡単な接続で回路構成が実現
できます。図 5に示した標準的なrms出力接続で外部部品は平均時間
の時定数を設定するためのコンデンサ 1 個のみです。この回路で
AD637 は入力信号の真のrms値を計算します。平均化を行うコンデン
サの値に依存する平均化動作の誤差が低周波で発生します。例えば、
コンデンサCAVが 4 µFの場合、10 Hzでの誤差は 0.1%、3 Hzでの誤
差は 1%です。AC信号を測定したいのであれば、 図 5に示すよう
に入力と直列に無極性のコンデンサを挿入することによってAC結
合にできます。
AD637 にはチップ・セレクトの機能があり、これを用いるとデバ
イスの無負荷時電源電流を 2.2 mA から 350 µA に減少させることが
できます。チップ・セレクト・ピン(5 番ピン)を 0.2 V DC 以下
に駆動することにより、この状態になります。この条件下では、
出力は高インピーダンス状態になります。消費電力の低減に加え
て、複数のデバイスの出力を並列に接続すると、広い帯域幅の rms
マルチプレクサを形成できます。チップ・セレクトをディスエー
ブルにするには、5 番ピンをハイレベルに接続してください。
高精度を得るための外部調整
AD637
1 BUFF IN
2 NC
BUFF
OUT 14
NC
ABSOLUTE
VALUE
3 COMMON
+VS
AD637 は、出力のオフセットとスケール・ファクタの誤差のいず
れも外部調整できます。図 7に示すように、これらの調整によって
全誤差の最大値を大幅に減少させることができます。これで除去
できない誤差は、絶対値回路の調整不可能な入力オフセットとデ
バイスの非直線性のみです。
VIN
VIN 13
NC 12
(OPTIONAL)
SQUARER/
DIVIDER
OUTPUT
4 OFFSET
+VS
BIAS
4.7kΩ
5 CS
25kΩ
–VS
DEN
6 INPUT 25kΩ
11
10
9
図 8を参照しながら説明すると、トリミングのプロセスは以下のよ
うになります。
+VS
–VS
VOUT = VIN2
+ CAV
CAV 8
00788-005
7 dB OUTPUT
図 5.
標準的な rms 接続
AD637 の性能は電源電圧が多少変化しても低下しません。しかし
ながら、電源に高周波リップルがかなりの大きさで重畳している
場合、両電源とグラウンド間の IC にできるだけ近い位置で 0.1 µF
のコンデンサによるバイパスをしてください。
• オフセット・トリム:入力信号 VIN をグラウンドに落とし、ピン
9 から 0 V が出力されるよう R1 を調整します。別の方法として
VIN の想定される最小値を入力し、正しい出力が得られるよう
R1 を調整してもかまいません。
• スケール係数トリム:スケール係数のレンジを下げるため、抵
抗 R4 を入力と直列に挿入します。VIN に DC または校正された
AC 信号をフル・スケール・レベルで印加し、R3 を調整してピ
ン 9 から正しい出力が得られるようにします。例えば l.000 V DC
入力に対して l.000 V DC 出力になるようにします。もちろん、2
V ピーク・ツー・ピークの正弦波入力は 0.707 V DC 出力となり
ます。残留誤差は非直線性に起因するものです。
5.0
AD637 の出力信号範囲は図 6に示したように、電源電圧の関数です。
出力信号は負荷の特性によってバッファつき、バッファなしのい
ずれかで使用できます。もしバッファを使う必要がなければ、こ
の入力(1 番ピン)をコモンに接続してください。AD637 の出力は
デバイスの精度を低下させずに、2 kΩの負荷を 5 mAで駆動できま
す。
AD637K MAX
ERROR (mV)
2.5
INTERNAL TRIM
AD637K
EXTERNAL TRIM
0
20
15
–5.0
10
図 7.
5
0
0
±3
±5
±10
±15
SUPPLY VOLTAGE – DUAL SUPPLY (V)
図 6.
Rev. J
±18
電源電圧 対 最大出力電圧
- 8/20 -
0
0.5
1.0
INPUT LEVEL (V)
1.5
2.0
00788-007
AD637K: 0.5mV ± 0.2%
0.25mV ± 0.05%
EXTERNAL
00788-006
MAX VOUT (Volts 2kΩ Load)
–2.5
入力レベル 対 最大全誤差(AD637K の内部調整、外部調整)
AD637
3 COMMON
R2
1MΩ
+VS
NC
SQUARER/
DIVIDER
OUTPUT
4 OFFSET
4.7kΩ
R4
VIN 13 147Ω VIN
+VS
BIAS
5 CS
25kΩ
–VS
DEN
6 INPUT 25kΩ
12
11
10
9
+VS
–VS
VOUT = VIN2
+ CAV
SCALE FACTOR TRIM
8
00788-008
CAV
7 dB OUTPUT
10
PEAK RIPPLE
1.0
DC ERROR
0.1
10
100
1k
SINE WAVE INPUT FREQUENCY (Hz)
R3
1kΩ
図 8.
図 10. CAV として 1 µF を使用した時の周波数に対する直流
誤差とリップルのピーク値
ゲイン、オフセットの外部調整例
平均化時定数の選び方
AD637 はACおよびDC入力信号の真のrms値を計算します。DCの場
合、出力は入力の絶対値に正確に追従します。ACの場合、周波数
が上昇すると出力電圧は入力の真のrms値に近づきます。理想の
rms値からの偏差は平均化誤差によるものです。平均化誤差にはAC
成分とDC成分があります。どちらの成分も入力信号周波数 fと平均
化回路の時定数τ(時定数 = 25 ms/µF)の関数になります。図 9に示
すように、平均化誤差はAC成分のピーク値(リップル)とDC誤差
の和として定義されます。
平均化誤差の AC リップル成分のピーク値は次の関係式で近似的
に定義されます。
平均化回路の誤差のACリップル成分は、平均化コンデンサの値を
大きくすることによって大幅に減少できます。しかし、これには
次の二つの問題があります。すなわちコンデンサの静電容量が非
常に大きくなってしまうこと、およびもう一つは平均化コンデン
サの値にそのまま比例して、測定結果のセトリング・タイムが長
くなってしまうことです(TS = 115 ms/µF)。リップルを減少させ
るためのもっと良い方法は、図 11に示した後段にフィルタ回路を
使用することです。この回路は 1 ポール構成、2 ポール構成のいず
れでも使用できます。大部分の応用の場合、1 ポール・フィルタを
用いたほうがリップルとセトリング・タイムの両方の最適点が容
易に得られます。
AD637
1 BUFF IN
50
in % of reading where (τ > 1 f )
6.3 τ f
2 NC
EO
BUFF
OUT 14
ABSOLUTE
VALUE
3 COMMON
IDEAL
EO
OUTPUT
4 OFFSET
DC ERROR = AVERAGE OF OUTPUT – IDEAL
BIAS
SQUARER/
DIVIDER
+VS
+VS 4.7kΩ 5 CS
図 9.
25kΩ
00788-009
TIME
VIN
+
–VS
11
10
DEN
6 INPUT 25kΩ
9
7 dB OUTPUT
CAV 8
C3
+VS
–VS
+ CAV
正弦波入力に対する出力波形
このリップルは測定を行うときの不確定性を大幅に増大させます。
不確定性は後段のフィルタ回路や平均化コンデンサの容量を大き
くすることによって大幅に減少できます。
RX
24kΩ
+
DC 誤差は AD637 の出力に周波数に依存するオフセットとして現
われ、次式で与えられます。
1
in % of reading
0.16 + 6.4 τ 2 f 2
rms コンバータが計算を行う間、入力信号をホールドする時間は、
CAV で決まる平均化回路の時定数で設定されますので、DC 誤差の
後段フィルタの影響は受けません。
大きさは CAV のみで決定され、
Rev. J
VIN 13
RMS OUT
NC 12
AVERAGE ERROR
DOUBLE-FREQUENCY
RIPPLE
10k
C2
24kΩ
FOR A SINGLE-POLE
FILTER SHORT RX
AND REMOVE C3
図 11.
00788-011
–VS
ABSOLUTE
VALUE
14
NC
00788-010
R1
50kΩ
BUFF
OUT
DC ERROR OR RIPPLE (% of Reading)
2 NC
OUTPUT
OFFSET
TRIM
+VS
100
AD637
1 BUFF IN
2 ポール Sallen-Key フィルタ
図 12 に標準的なrms値測定接続に対するCAVの値と、それに対応する
平均化誤差を正弦波の周波数の関数として示してあります。1%セト
リング・タイムがこのグラフの右側に示してあります。
- 9/20 -
AD637
0.1
1
図 12.
Rev. J
10
100
1k
INPUT FREQUENCY (Hz)
10k
0.01
100k
00788-012
0.01
100
1k
INPUT FREQUENCY (Hz)
10k
FOR 1% SETTLING TIME IN SECONDS
MULTIPLY READING BY 0.400
0.01
100k
00788-013
10
100
10
10
1
0.1
1
0.1
*%dc ERROR + %RIPPLE (PEAK)
ACCURACY ±20% DUE TO
COMPONENT TOLERANCE
1
10
100
1k
INPUT FREQUENCY (Hz)
10k
0.01
100k
FOR 1% SETTLING TIME IN SECONDS
MULTIPLY READING BY 0.365
100
0.01
*%dc ERROR + %RIPPLE (PEAK)
1
0.1
00788-014
R
R
O
0.1
0.1
図 13. 1 ポール・ポスト・フィルタの読取り平均化誤差の規定
の%*に対する CAV、C2、1%セトリング・タイムの値(図
の*を参照)
REQUIRED CAV (AND C2 + C3)
C2 = C3 = 2.2 × CAV
R
R
O
R
ER
1.0
R
ER
REQUIRED CAV (µF)
RO
ER
RO
ER
1%
%
10
1.0
10
1
R
O
R
R
ER
%
RO
01
ER OR
0.
R
R
1%
0.
ER RO
1%
ER
5%
%
01
0.
1%
0.
10
FOR 1% SETTLING TIME IN SECONDS
MULTIPLY READING BY 0.115
100
100
100
10
1
0.01
リップルに非常にセンシティブな応用に対しては、2 ポール構成の
フィルタをお勧めします。2 ポール構成にしますと性能を最大限発
揮させながら、コンデンサの値とセトリング・タイムを最小にで
きます。
図 14を用いれば、所望のリップルとセトリング・タイムに対して
必要なCAV、C2、C3 の値を決定できます。
10
R
RO
R
ER
RO
%
01
R
ER
0.
RO R
1%
0.
ER RO
ER
入力信号の対称性もまた、平均化誤差に影響を与えます。表 5に、
種々の 60 Hz入力信号に対する実用的なCAVとC2 の値を示します。
60 Hz以外の周波数に対しても、これらのコンデンサの値は簡単に
計算できます。例えば 30 Hz時には 2 倍すればよいし、120 Hzの時
には半分にすればよいことになります。
*%dc ERROR + %RIPPLE (PEAK)
ACCURACY ±20% DUE TO
COMPONENT TOLERANCE
5%
REQUIRED CAV (AND C2)
C2 = 3.3 × CAV
100
1%
図 13に、平均化誤差、信号周波数、セトリング・タイム、そして
平均化コンデンサの値の関係を示します。このグラフは、後段の
フィルタのコンデンサ値を、平均化コンデンサの 3.3 倍にした場合
を示しています。コンデンサの比をこの値にすると、50 HzでのAC
誤差とDC誤差が等しくなります。次にグラフを用いる例を示しま
す。平均化コンデンサを 1 µF、後段フィルタのコンデンサを 3.3 µF
にした場合、1 ポール・フィルタを用いると、60 Hzの入力信号に
対するリップルは、平均化コンデンサのみを用いた場合の 5.3%か
ら、0.15%に減少します。すなわちリップルは 1/30 に減少します。
しかしセトリング・タイムも 3 倍になります。図 13を用いれば、
所望の平均化誤差とセトリング・タイムに対してCAVとフィルタの
コンデンサC2 の値が計算できます。
図 14. 2 ポール Sallen-Key フィルタの読取り平均化誤差の規定
の%*に対する CAV、C2、C3、1%セトリング・タイムの値
(図の*を参照)
読取り平均化誤差の規定の%*に対する CAV と 1%セトリン
グ・タイムの値(精度は部品の許容誤差±2%を含む。図の*
を参照)
- 10/20 -
AD637
表 5. 各種入力波形に対する CAV、C2 の実用的な値
Absolute Value
Circuit Waveform
and Period
Input Waveform
and Period
1/2T
T
A
Recommended Standard Values for CAV and C2
for 1% Averaging Error @ 60 Hz with T = 16.6 ms
Minimum R × CAV
Time Constant
CAV (µF)
C2 (µF)
1% Settling
Time
1/2T
0.47
1.5
181 ms
T
0.82
2.7
325 ms
10 (T − T2)
6.8
22
2.67 sec
10 (T − 2T2)
5.6
18
2.17 sec
0V
Symmetrical Sine Wave
T
T
B
0V
Sine Wave with dc Offset
T
C
T
T2
T2
0V
Pulse Train Waveform
T
D
T
T2
0V
T2
周波数応答
Rev. J
- 11/20 -
7V RMS INPUT
2V RMS INPUT
1V RMS INPUT
1
1%
0.1
0.01
10%
±3dB
100mV RMS INPUT
100mV RMS INPUT
1k
10k
100k
INPUT FREQUENCY (Hz)
図 15.
周波数応答
1M
10M
00788-015
AD637 の広帯域性を十分に活用するためには、入力のバッファ・
アンプの選択に注意しなければなりません。正確な信号をコン
バータに確実に入力するためには、入力バッファの−3 dB 帯域のほ
うが AD637 の帯域より広くなければなりません。ここで見逃して
はならないのはスルーレートの重要性です。例えば 1 V rms、5 MHz
の正弦波入力信号の最速スルーレートは 44 V/µs です。これが立上
り・立下りのスルーレートの最小限の要求性能になることに、注意
しなければなりません。また、増幅器によっては立上りと立下りの
スルーレートが 2:1 ぐらい異なるものもありますので、バッファ・
アンプの選定には注意が必要です。高精度入力バッファとして
AD845 をお勧めします。
10
VOUT (V)
様々な信号レベルに対するAD637 の周波数応答を図 15に示します。
点線は誤差がそれぞれ 1%、10%、±3 dBに達する上限周波数を示し
ます。例えば、2 V rmsの入力信号に対して誤差の限界を 1%とする
と、測定が可能な最高周波数は 200 kHzになります。また 200 mVrms
の信号は 100 kHzまで 1%の誤差で測定が可能です。
AD637
AC測定精度とクレスト・ファクタ
1.5
AC 測定精度を判断するのに、クレスト・ファクタがしばしば見落
とされがちです。クレスト・ファクタは信号のピーク値と rms 値の
比として定義されます。(CF = VP/V rms)。正弦波や三角波等の最
も一般的な波形は、比較的にクレスト・ファクタが小さくなって
います(≦2)。スイッチング・レギュレータや SCR 回路で発生す
るデューティ・サイクルの低いパルス列に類似した波形では、ク
レスト・ファクタが大きくなります。例えば、1%デューティ・サ
イクルの矩形波パルスでは、クレスト・ファクタは 10 になります
INCREASE IN ERROR (%)
1.0
(CF = 1 η )。
100µF
図 16.
CF = 1/
η
100µs
T
eIN(RMS) = 1 V RMS
1
デューティ・サイクル・タイミング
3
4
5
6
7
CREST FACTOR
8
9
10
11
クレスト・ファクタ 対 誤差
2.0
1
CF = 10
0.1
CF = 3
10
100
PULSE WIDTH (µs)
図 17.
1000
1.6
1.4
1.2
矩形波のパルス幅対誤差特性
CF = 10
1.0
0.8
CF = 7
0.6
0.4
0.2
0
00788-017
1
1.8
CF = 3
0
0.5
図 19.
図 18はクレスト・ファクタが 1 から 11 までの 1 V rmsの入力信号
に対する測定誤差特性グラフです。このテストには矩形波パルス
列(パルス幅 100 µs)を使用しました。理由は、これがrms値測定
におけるワースト・ケースの波形になるからです(全エネルギー
がこのピークに含まれるため)。1 V rmsの入力振幅を保ったまま
クレスト・ファクタを 1 から 11 まで変化させるため、デューティ・
サイクルとピーク振幅を変化させました。
1.0
VIN (V RMS)
1.5
2.0
00788-019
MAGNITUDE OF ERROR (% of RMS Level)
INCREASE IN ERROR (%)
2
図 18.
CAV = 22µF
Rev. J
POSITIVE INPUT PULSE
CAV = 22µF
–1.5
10
0.01
–0.5
00788-018
0
η = DUTY CYCLE =
e0
0
–1.0
00788-016
T
Vp
0.5
rms 入力レベル対誤差
dB出力のための接続
AD637 のもう一つの特徴に対数、またはデシベル出力機能があり
ます。dBを計算する内部回路は 60 dB以上のレンジで完全に動作し
ます。dB測定のための接続を図 20に示します。R1 を調整して、0 dB
リファレンス電流を定め、0 dBを設定します(つまり、0 dBの点で
2 乗/割算器からの対数出力電流を引き算してゼロにするよう調
整します)。外部オペアンプにより使いやすいスケールにし、dB
回路の+0.33%/°Cの温度ドリフトを補償します。図 20に示す温度補
正用抵抗R3 は、Precision Resistor Co., Inc.(フロリダ州ラルゴ)か
ら入手できます(モデルPT146)。詳細については、同社のウェブ
サイトをご覧ください。
- 12/20 -
AD637
dBの校正
図 20を参照してください。
• VIN = 1.00 V DC または 1.00 V rms にセット
• 0 dB 出力が 0.00 V になるように R1 を調整
• VIN = 0.1 V DC または 0.10 V rms にセット
• dB 出力が−2.00 V になるように R2 を調整
0 dB 基準を他の値にしたい場合、その電圧に応じて VIN をセットし、
R1 を調整します。
R2
33.2kΩ
SIGNAL
INPUT
dB SCALE
FACTOR
ADJUST
5kΩ
+VS
BUFFER
AD637
1 BUFF IN
R3
1kΩ*
BUFF
OUT 14
60.4Ω
2 NC
ABSOLUTE
VALUE
3 COMMON
OUTPUT
4 OFFSET
+VS
4.7kΩ
BIAS
SECTION
3
+VS
25kΩ
5 CS
–VS
7 dB OUTPUT
8
–VS
VOUT
+
FILTER
6
COMPENSATED
dB OUTPUT
+ 100mV/dB
+VS
10
9
4
–VS
11
DEN
6 INPUT 25kΩ
7
AD707JN
VIN 13
NC 12
SQUARER/DIVIDER
2
1µF
CAV
10kΩ
NC = NO CONNECT
+VS
R1
500kΩ
+2.5 V
AD508J
00788-020
0dB ADJUST
*1kΩ + 3500ppm
SEE TEXT
図 20.
Rev. J
dB 出力の接続
- 13/20 -
AD637
V+
1µF
3.3MΩ
BUFFER
2 NC
3 COMMON
+VS
OUTPUT
OFFSET 50kΩ
ADJUST
OUTPUT
4 OFFSET
1MΩ
+VS
–VS
ABSOLUTE
VALUE
7
3
AD548JN
1µF
BUFF
OUT 14
AD637
1 BUFF IN
3.3MΩ
2
VIN 13
6
4
FILTERED
V RMS OUTPUT
V–
SIGNAL
INPUT
6.8MΩ
NC 12
BIAS
SECTION
SQUARER/DIVIDER
25kΩ
5 CS
4.7kΩ
25kΩ
+VS
–VS
11
10
+
FILTER
CAV 8
–VS
VOUT
9
6 DEN
INPUT
7
dB OUTPUT
1000pF
+VS
100µF
VIN2
V RMS
499kΩ 1%
CAV1
3.3µF
R
図 21.
00788-021
NOTES
1. VALUES CHOSEN TO GIVE 0.1% AVERAGING ERROR @ 1Hz.
2. NC = NO CONNECT.
低周波 rms/DC コンバータ
低周波帯での測定
ベクトル加算
測定しようとする周波数が 10 Hz以下の場合、標準的なrms値測定
接続の回路を使ったのでは、平均化誤差をたとえ 1%許すにしても
必要な平均化コンデンサの値が極端に大きくなってしまいます。
図 21は低周波のrms値測定のための特別な回路です。平均化時定数
はRとCAV1 の積で決まり、この回路では 0.5 s/µFです。この回路で
は平均化コンデンサの値を 20:1 の割合で減少でき、特性のよいタ
ンタル・コンデンサの使用が可能になります。リップルのレベル
を低くし、平均化コンデンサの値を最小にするため、図 21に示し
た 2 ポールSallen-Keyフィルタを使用することをお勧めします。
二つのAD637 を図 22のように接続してベクトル和を計算できます。
この場合、平均化コンデンサは省略して(フィルタ・アンプの安
定性を確保するため定格のコンデンサ 100 pFは接続します)、図
のように出力を加算します。回路の出力は
もしも 1 Hz 以下の周波数での測定が問題になったり、平均化コン
デンサがまだ大きいというのであれば 20:1 の比をもっと大きくし
ます。これは R の値を大きくすることによって可能となります。
これを行う場合、内部のバッファ・アンプは使わずに AD548 等の
低入力電流、低オフセット電圧の増幅器を使うことをお勧めしま
す。大きな抵抗と増幅器の入力電流によって発生するオフセット
誤差を最小にするため必要です。
VOUT = V X 2 + VY 2
この概念を拡張すれば AD637 を増設し、そのピン 9 からの信号を
10 kΩ の抵抗を通して AD711 の加算点に供給し、分母入力(ピン 6)
はすべて共通に接続することによって項の数を増やすことができ
ます。
この回路で IC1 に CAV を接続すると出力は
V X 2 + VY 2
IC1、IC2 の両方ともに平均化コンデンサを接続すると出力は
V X 2 + VY 2
となります。この回路はダイナミック・レンジが 10 V~10 mV で
あり、AD637 のオフセット電圧 0.5 mV の制御を受けるだけです。
有効な帯域は 100 kHz です。
Rev. J
- 14/20 -
AD637
EXPANDABLE
BUFFER
1
BUFF IN
IC1
AD637
ABSOLUTE
VALUE
2 NC
3 COMMON
14
VXIN 13
NC 12
BIAS
SECTION
OUTPUT
4 OFFSET
+VS
BUFF
OUT
SQUARER/DIVIDER
25kΩ
5 CS
+VS
–VS
11
10
4.7kΩ
VOUT
25kΩ
6
DEN
INPUT
7
+VS
–VS
9
100pF
FILTER
dB OUTPUT
BUFFER
1 BUFF IN
IC2
2 NC
AD637
ABSOLUTE
VALUE
3 COMMON
+VS
BIAS
SECTION
DEN
6 INPUT
BUFF
OUT
14
VYIN
AD711K
13
10kΩ
NC 12
SQUARER/DIVIDER
25kΩ
5 CS
4.7kΩ
CAV
10kΩ
10kΩ
OUTPUT
4 OFFSET
5pF
8
25kΩ
+VS
–VS
11
10
9
+VS
20kΩ
–VS
VOUT
100pF
dB OUTPUT
FILTER
8
VOUT =
図 22.
Rev. J
ベクトル加算回路
- 15/20 -
VX2 + VY2
00788-022
7
AD637
評価用ボード
AD637 の評価用ボードを図 23に示します。www.analog.comから入
手することができ、完全にテスト済みの製品が出荷されます。電
源と信号を接続するだけでベンチ・テストを実行できます。この
回路は両電源用に構成されており、標準のBNCコネクタが信号の
入出力ポートになります。
00788-024
図 29の回路図にあるように、入力BNCのRMS_INはAD637 の 15 番
ピンVINに容量結合します。BNCコネクタのDC_OUTは 11 番ピン
RMS OUTに接続し、1 番ピンと 16 番ピンにより出力バッファへの
接続ができます。ユーザは、好みの部品を使用してバッファを接
続できます。トリマーを使用して、出力オフセット電圧を調整す
ることができます。CF1、CF2、R4、R5 を使用して 1 ポールまたは
2 ポールの後段ローパス・フィルタ処理を行うこともできます。こ
れらの部品については、図 24を参照してください。
評価用ボード ― 部品面のシルクスクリーン印刷
00788-023
図 24.
評価用ボード
00788-025
図 23.
図 25.
Rev. J
- 16/20 -
評価用ボード ― 部品面の銅パターン
00788-026
00788-028
AD637
評価用ボード ― 裏面の銅パターン
図 27.
評価用ボード ― 内部電源プレーン
図 28.
00788-027
図 26.
Rev. J
- 17/20 -
評価用ボード ― 内部グラウンド・プレーン
AD637
表 6. 評価用ボードの BOM
Qty
Name
Description
Reference Designator
Manufacturer
Mfg. Part Number
1
1
5
Test Loop
Test Loop
Test Loop
Red
Green
Purple
Components Corp.
Components Corp.
Components Corp.
TP-104-01-02
TP-104-01-05
TP-104-01-07
1
2
2
1
2
4
1
1
1
1
1
Header
Capacitor
Capacitor
Capacitor
Connector
Test Loop
Resistor
Trimmer
Resistor
Header
Integrated Circuit
3-pin
Tantalum 10 µF, 25 V
0.1 µF, 16 V, 0603 X7R
Tantalum 22 µF, 16 V
BNC right angle
Black
1 MΩ, 5%, 1/10W, 0603
50 kΩ, 6 mm sq SMD
4.75kΩ, 5%, 1/10W, 0603
BERG 2
RMS-to-dc converter
+VS
−VS
BUF IN, BUF OUT, RMS IN,
DC OUT, DB OUT
BUF IN SEL
C1, C2
C3, C4
CIN
RMS IN, DC OUT
GND1, GND2, GND3, GND4
R1
R2
R3
W1
Z1
Molex
Nichicon
Kemet
Nichicon
AMP
Components Corp.
Panasonic
Bourns
Panasonic
Molex
Analog Devices, Inc.
22-10-2031
F931E106MCC
C0603C104K4RACTU
F931C226MCC
227161-1
TP-104-01-00
ERJ-3EKF1004V
3361S-1-503G
ERJ-3EKF4751V
22-10-2021
AD637ARZ
–VS
+VS
GND1 GND2 GND3 GND4
C1
10µF
25V
(BLACK TEST LOOP X4)
+
+
–VS
+VS
(GREEN TEST LOOP)
C2
10µF
25V
(RED TEST LOOP)
BUF IN
(VIO LOOP TEST)
1
FILTER
2
GND
+VS
3
R1
1MΩ
R2
50kΩ
+VS
4
R3
4.7kΩ
5
BUF OUT
BUF IN
AD637
NC
VIN
COMMON
NC
OUTPUT
OFFSET
+VS
CS
–VS
–VS
6
DB OUT
(VIO LOOP TEST)
7
8
DEN INPUT
RMS OUT
dB OUTPUT
NC
CAV
OTS-16-1.27-24
NC
15
RMS IN
RMS IN
14
+
13
12
+
C4
0.1µF
C3
0.1µF
+VS
DC OUT
(VIO TEST
LOOP)
–VS
11
+
10
DC OUT
CAV
22µF
16V
W1
9
+
CF1
47µF
16V
00788-029
CF2
47µF
16V
図 29.
Rev. J
BUF OUT
(VIO TEST LOOP)
CIN
22µF
16V
R5
24kΩ
R4
24kΩ
+
16
+
BUF IN
SEL
評価用ボードの回路図
- 18/20 -
AD637
外形寸法
0.005 (0.13) MIN
0.080 (2.03) MAX
8
14
1
0.310 (7.87)
0.220 (5.59)
7
PIN 1
0.100 (2.54)
BSC
0.765 (19.43) MAX
0.200 (5.08)
MAX
0.200 (5.08)
0.125 (3.18)
0.023 (0.58)
0.014 (0.36)
0.320 (8.13)
0.290 (7.37)
0.060 (1.52)
0.015 (0.38)
0.150
(3.81)
MIN
SEATING
PLANE
0.070 (1.78)
0.030 (0.76)
0.015 (0.38)
0.008 (0.20)
CONTROLLING DIMENSIONS ARE IN INCHES; MILLIMETER DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF INCH EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
図 30.
14 ピン・サイドブレーズ・セラミック・デュアル・インライン・パッケージ[SBDIP]
(D-14)
寸法単位:インチ(mm)
0.005 (0.13) MIN
14
1
PIN 1
0.098 (2.49) MAX
8
7
0.310 (7.87)
0.220 (5.59)
0.100 (2.54) BSC
0.785 (19.94) MAX
0.200 (5.08)
MAX
0.200 (5.08)
0.125 (3.18)
0.023 (0.58)
0.014 (0.36)
0.320 (8.13)
0.290 (7.37)
0.060 (1.52)
0.015 (0.38)
0.150
(3.81)
MIN
SEATING
0.070 (1.78) PLANE
0.030 (0.76)
15°
0°
0.015 (0.38)
0.008 (0.20)
CONTROLLING DIMENSIONS ARE IN INCHES; MILLIMETER DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF INCH EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
図 31.
Rev. J
14 ピン・セラミック・デュアル・インライン・パッケージ[CERDIP]
(Q-14)
寸法単位:インチ(mm)
- 19/20 -
AD637
10.50 (0.4134)
10.10 (0.3976)
9
16
7.60 (0.2992)
7.40 (0.2913)
1.27 (0.0500)
BSC
0.30 (0.0118)
0.10 (0.0039)
COPLANARITY
0.10
0.51 (0.0201)
0.31 (0.0122)
10.65 (0.4193)
10.00 (0.3937)
0.75 (0.0295)
0.25 (0.0098)
2.65 (0.1043)
2.35 (0.0925)
SEATING
PLANE
45°
8°
0°
0.33 (0.0130)
0.20 (0.0079)
1.27 (0.0500)
0.40 (0.0157)
COMPLIANT TO JEDEC STANDARDS MS-013- AA
CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
図 32.
16 ピン標準スモール・アウトライン・パッケージ[SOIC_W]
ワイドボディ(RW-16)
寸法単位:インチ(mm)
オーダー・ガイド
Model
Temperature Range
Package Description
Package Option
5962-8963701CA 1
AD637AQ
AD637AR
AD637ARZ 2
AD637BQ
AD637BR
AD637BRZ2
AD637JD
AD637JDZ2
AD637JQ
AD637JR
AD637JR-REEL
AD637JR-REEL7
AD637JRZ2
AD637JRZ-RL2
AD637JRZ-R72
AD637KD
AD637KDZ2
AD637KQ
AD637KR
AD637KRZ2
AD637SD
AD637SD/883B
AD637SQ/883B
AD637-EVALZ2
−55°C to +125°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
0°C to 70°C
−55°C to +125°C
−55°C to +125°C
−55°C to +125°C
14-Lead CERDIP
14-Lead CERDIP
16-Lead SOIC_W
16-Lead SOIC_W
14-Lead CERDIP
16-Lead SOIC_W
16-Lead SOIC_W
14-Lead SBDIP
14-Lead SBDIP
14-Lead CERDIP
16-Lead SOIC_W
16-Lead SOIC_W
16-Lead SOIC_W
16-Lead SOIC_W
16-Lead SOIC_W
16-Lead SOIC_W
14-Lead SBDIP
14-Lead SBDIP
14-Lead CERDIP
16-Lead SOIC_W
16-Lead SOIC_W
14-Lead SBDIP
14-Lead SBDIP
14-Lead CERDIP
Evaluation Board
Q-14
Q-14
RW-16
RW-16
Q-14
RW-16
RW-16
D-14
D-14
Q-14
RW-16
RW-16
RW-16
RW-16
RW-16
RW-16
D-14
D-14
Q-14
RW-16
RW-16
D-14
D-14
Q-14
1
2
標準のマイクロ回路図面を提供しています。
Z = RoHS 準拠製品。
Rev. J
- 20/20 -
C00788-0-4/07(J)-J
8
032707-B
1