LTC2356-12/LTC2356-14 - シャットダウン付き

LTC2356-12/LTC2356-14
シャットダウン付き
シリアル 12ビット/14ビット
3.5Mspsサンプリング ADC
概要
特長
n
■
■
■
n
■
■
■
■
■
■
3.5Msps の変換レート
SINAD:14ビットで 74.1dB、12ビットで 71.1dB
低消費電力:18mW
単一 3.3V 電源動作
オーバードライブ可能な2.5Vバンドギャップ・リファレンス
を内蔵
3 線 SPI 互換シリアル・インターフェイス
スリープ
(13μW)
シャットダウン・モード
ナップ
(4mW)
シャットダウン・モード
同相除去比:80dB
バイポーラ入力範囲:±1.25V
小型 10ピンMSOP パッケージ
アプリケーション
n
■
■
■
■
■
LTC®2356-12/LTC2356-14は、差動入力を備えた12ビット/14
ビット、
3.5MspsシリアルADCです。このデバイスは、単一 3.3V
電源で消費電流がわずか 5.5mAで、小型 10ピンMSOP パッ
ケージで供給されます。スリープ・シャットダウン機能により、
消費電力を13μWに低減できます。高速、低消費電力、小型
パッケージのLTC2356-12/LTC2356-14は、高速の携帯アプリ
ケーションに適しています。
80dBの同相除去比により、ソースから差動で信号を測定する
ことによってグランド・ループや同相ノイズを排除できます。
これらのデバイスは、–1.25V ∼ 1.25Vのバイポーラ入力を差
動変換します。AIN+とAIN– の絶対電圧振幅は、グランドから
電源電圧までです。
シリアル・インターフェイスによってCONVの立ち上がり後 16
サイクルの間、変換結果を送出するので、標準シリアル・イン
ターフェイスと互換性があります。変換と変換の間にデータス
トリームの後に収集時間として2クロック・サイクルを追加可
能な場合、63MHzクロックで3.5Mspsのフル・サンプル・レー
トを達成できます。
通信
データ収集システム
無停電電源
多層モータ制御
多重化データ収集
RFID
L、LT、LTC、LTM、Linear Technologyおよび Linearのロゴはリニアテクノロジー社の登録商
標です。SoftSpanはリニアテクノロジー社の商標です。その他すべての商標の所有権は、それ
ぞれの所有者に帰属します。
ブロック図
差動入力信号の THD、2 次および
3 次と入力周波数
10µF 3.3V
1
+
14-BIT ADC
S&H
AIN–
2
–
–56
THREESTATE
SERIAL
OUTPUT
PORT
–62
SDO
8
14
3
VREF
10
2.5V
REFERENCE
10µF
4
GND
5
11
EXPOSED PAD
–68
–74
THD
2nd
3rd
–80
–86
–92
SCK
9
6
CONV
TIMING
LOGIC
THD, 2nd, 3rd (dB)
AIN+
–50
VDD
14-BIT LATCH
7
LTC2356-14
2356 BD
–98
–104
0.1
1
10
FREQUENCY (MHz)
100
2356 G02
2356fb
1
LTC2356-12/LTC2356-14
絶対最大定格
ピン配置
(Notes 1、2)
電源電圧(VDD)..................................................................... 4V
アナログ入力とVREF 入力の電圧
(Note 3).............................................–0.3V ~(VDD +0.3V)
デジタル入力電圧 ..................................–0.3V ~(VDD +0.3V)
デジタル出力電圧 ..................................–0.3V ~(VDD +0.3V)
消費電力 ........................................................................100mW
動作温度範囲
LTC2356C-12/LTC2356C-14 ................................ 0°C ~ 70°C
LTC2356I-12/LTC2356I-14 .............................. –40°C ~ 85°C
保存温度範囲.................................................... –65°C ~ 150°C
リード温度(半田付け、10 秒)..........................................300°C
TOP VIEW
AIN+
AIN–
VREF
GND
GND
1
2
3
4
5
10
9
8
7
6
11
CONV
SCK
SDO
VDD
GND
MSE PACKAGE
10-LEAD PLASTIC MSOP
TJMAX = 125°C, θJA = 40°C/W
EXPOSED PAD (PIN 11) IS GND, MUST BE SOLDERED TO PCB
発注情報
無鉛仕上げ
テープアンドリール
製品マーキング *
パッケージ
温度範囲
LTC2356CMSE-12#PBF
LTC2356CMSE-12#TRPBF
LTCWN
10-Lead Plastic MSOP
0°C to 70°C
LTC2356IMSE-12#PBF
LTC2356IMSE-12#TRPBF
LTCWN
10-Lead Plastic MSOP
–40°C to 85°C
LTC2356CMSE-14#PBF
LTC2356CMSE-14#TRPBF
LTCVF
10-Lead Plastic MSOP
0°C to 70°C
LTC2356IMSE-14#PBF
LTC2356IMSE-14#TRPBF
LTCVF
10-Lead Plastic MSOP
–40°C to 85°C
さらに広い動作温度範囲で規定されるデバイスについては、弊社または弊社代理店にお問い合わせください。* 温度グレードは出荷時のコンテナのラベルで識別されます。
非標準の鉛仕上げの製品の詳細については、弊社または弊社代理店にお問い合わせください。
無鉛仕上げの製品マーキングの詳細については、http://www.linear-tech.co.jp/leadfree/ をご覧ください。
テープアンドリールの仕様の詳細については、http://www.linear-tech.co.jp/tapeandreel/ をご覧ください。
コンバータ特性
l は全動作温度範囲の規格値を意味する。それ以外は TA = 25 Cでの値。内部リファレンスを使用。VDD = 3.3V。
LTC2356-12
PARAMETER
CONDITIONS
MIN
LTC2356-14
TYP
MAX
MIN
TYP
MAX
l
12
Integral Linearity Error
(Notes 4, 5, 18)
l
–2
±0.25
2
–4
±0.5
4
LSB
Offset Error
(Notes 4, 18)
l
–10
±1
10
–30
±2
30
LSB
Gain Error
(Note 4, 18)
l
–40
±5
40
–80
±10
80
LSB
Gain Tempco
Internal Reference (Note 4)
External Reference
Resolution (No Missing Codes)
14
UNITS
±15
±1
Bits
±15
±1
ppm/°C
ppm/°C
2356fb
2
LTC2356-12/LTC2356-14
アナログ入力
l は全動作温度範囲の規格値を意味する。それ以外は TA = 25 Cでの値。内部リファレンスを使用。VDD = 3.3V。
SYMBOL
PARAMETER
CONDITIONS
VIN
Analog Differential Input Range (Notes 3, 8, 9)
3.1V ≤ VDD ≤ 3.6V
VCM
Analog Common Mode + Differential
Input Range (Note 10)
IIN
Analog Input Leakage Current
CIN
Analog Input Capacitance
(Note 19)
tACQ
Sample-and-Hold Acquisition Time
(Note 6)
tAP
Sample-and-Hold Aperture Delay Time
tJITTER
Sample-and-Hold Aperture Delay Time Jitter
CMRR
Analog Input Common Mode Rejection Ratio
MIN
l
TYP
MAX
UNITS
–1.25 to 1.25
V
0 to VDD
V
1
l
13
pF
39
l
fIN = 1MHz, VIN = 0V to 3V
fIN = 100MHz, VIN = 0V to 3V
µA
ns
1
ns
0.3
ps
–60
–15
dB
dB
ダイナミック精度
l は全動作温度範囲の規格値を意味する。それ以外は、外部リファレンス = 2.55Vを使用したTA = 25 Cでの値。VDD = 3.3V。AIN–= 1.5V DC
に固定してシングルエンドの AIN+ 信号でドライブ。VCM = 1.5V の差動信号で AIN+ とAIN– をドライブ。
LTC2356-12
SYMBOL
PARAMETER
CONDITIONS
SINAD
Signal-to-Noise Plus
Distortion Ratio
100kHz Input Signal (Note 19)
1.4MHz Input Signal (Note 19)
l
Total Harmonic
Distortion
100kHz First 5 Harmonics (Note 19)
1.4MHz First 5 Harmonics (Note 19)
l
THD
SFDR
Spurious Free Dynamic 100kHz Input Signal (Note 19)
Range
1.4MHz Input Signal (Note 19)
IMD
Intermodulation
Distortion
MIN
TYP
68
71.1
71.1
–86
–82
LTC2356-14
MAX
MIN
TYP
70
74.1
72.3
–86
–82
–76
MAX
UNITS
dB
dB
–78
dB
dB
86
82
86
82
dB
dB
0.625VP-P to 1.4MHz Summed with 0.625VP-P
1.56MHz into AIN+ and Inverted into AIN–
–82
–82
dB
Code-to-Code
Transition Noise
VREF = 2.5V (Note 18)
0.25
1
LSBRMS
Full Power Bandwidth
VIN = 2.5VP-P, SDO = 11585LSBP-P (Note 15)
50
50
MHz
Full Linear Bandwidth
S/(N + D) ≥ 68dB
5
5
MHz
内蔵リファレンス特性
l は全動作温度範囲の規格値を意味する。それ以外は TA = 25 Cでの値。VDD = 3.3V。
PARAMETER
CONDITIONS
VREF Output Voltage
IOUT = 0
MIN
VREF Output Tempco
TYP
MAX
UNITS
2.5
V
15
ppm/°C
VREF Line Regulation
VDD = 3.1V to 3.6V, VREF = 2.5V
600
µV/V
VREF Output Resistance
Load Current = 0.5mA
0.2
Ω
VREF Settling Time
CREF = 10µF
2
ms
External VREF Input Range
2.55
VDD
V
2356fb
3
LTC2356-12/LTC2356-14
デジタル入力とデジタル出力
l は全動作温度範囲の規格値を意味する。それ以外は TA = 25 Cでの値。VDD = 3.3V。
SYMBOL
PARAMETER
CONDITIONS
VIH
High Level Input Voltage
VDD = 3.6V
l
MIN
VIL
Low Level Input Voltage
VDD = 3.1V
l
0.6
V
IIN
Digital Input Current
VIN = 0V to VDD
l
±10
µA
CIN
Digital Input Capacitance
VOH
High Level Output Voltage
VDD = 3.3V, IOUT = –200µA
l
VOL
Low Level Output Voltage
VDD = 3.1V, IOUT= 160µA
VDD = 3.1V, IOUT = 1.6mA
l
VOUT = 0V to VDD
l
IOZ
Hi-Z Output Leakage DOUT
COZ
Hi-Z Output Capacitance DOUT
ISOURCE
Output Short-Circuit Source Current
ISINK
Output Short-Circuit Sink Current
TYP
MAX
2.4
2.5
UNITS
V
5
pF
2.9
V
0.05
0.10
0.4
V
V
±10
µA
1
pF
VOUT = 0V, VDD = 3.3V
20
mA
VOUT = VDD = 3.3V
15
mA
電源条件
l は全動作温度範囲の規格値を意味する。それ以外は TA = 25 Cでの値。
(Note 17)
SYMBOL
PARAMETER
VDD
Supply Voltage
CONDITIONS
IDD
Supply Current
Active Mode
Nap Mode
Sleep Mode (LTC2356-12)
Sleep Mode (LTC2356-14)
PD
Power Dissipation
Active Mode with SCK in Fixed State (Hi or Lo)
l
l
MIN
TYP
MAX
UNITS
3.1
3.3
3.6
V
5.5
1.1
4
4
8
1.5
15
12
mA
mA
µA
µA
18
mW
2356fb
4
LTC2356-12/LTC2356-14
タイミング特性
l は全動作温度範囲の規格値を意味する。それ以外は TA = 25 Cでの値。VDD = 3.3V。
SYMBOL
PARAMETER
CONDITIONS
fSAMPLE(MAX) Maximum Sampling Rate per Channel
(Conversion Rate)
MIN
TYP
MAX
UNITS
3.5
l
MHz
tTHROUGHPUT
Minimum Sampling Period (Conversion + Acquisiton Period)
tSCK
Clock Period
(Note 16)
tCONV
Conversion Time
(Note 6)
16
t1
Minimum High or Low SCLK Pulse Width
(Note 6)
2
ns
t2
CONV to SCK Setup Time
(Notes 6, 10)
3
ns
t3
Nearest SCK Edge Before CONV
(Note 6)
0
ns
t4
Minimum High or Low CONV Pulse Width
(Note 6)
4
ns
t5
SCK↑ to Sample Mode
(Note 6)
4
ns
t6
CONV↑ to Hold Mode
(Notes 6, 11)
1.2
ns
t7
16th SCK↑ to CONV≠ Interval (Affects Acquisition Period)
(Notes 6, 7, 13)
45
t8
Delay from SCK to Valid Data
(Notes 6, 12)
t9
SCK↑ to Hi-Z at SDO
(Notes 6, 12)
t10
Previous SDO Bit Remains Valid After SCK
(Notes 6, 12)
t12
VREF Settling Time After Sleep-to-Wake Transition
(Note 14)
Note 1: 絶対最大定格に記載された値を超すストレスはデバイスに永続的損傷を与える可能
性がある。長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を
与える可能性がある。
Note 2: すべての電圧値はGNDを基準にしている。
Note 3: これらのピンが GNDより下に引き下げられるか、VDD より上に引き上げられると、内部
のダイオードによってクランプされる。この製品はラッチアップを生じることなしに、GNDより
低いか、またはVDD より高い電圧で100mAを超える入力電流を処理することができる。
Note 4: オフセットと最大利得の規定値は、AIN– を接地し、内部 2.5Vリファレンスを使用して、
シングルエンドのAIN+ 入力に対して測定される。
Note 5: 積分非直線性は外部の2.55Vリファレンスを使ってテストされ、伝達曲線の実際のエ
ンドポイントを通る直線からのコードの偏差として定義されている。偏差は量子化幅の中心
から測定される。
Note 6: 設計によって保証されているが、テストされない。
Note 7: 推奨動作条件。
Note 8: アナログ入力範囲はAIN+ とAIN– の間の電圧差に対して定義されている。性能は、AIN– =
1.5V DCに固定し、AIN+ をドライブした状態で規定されている。
Note 9: AIN+ とAIN– の絶対電圧はこの範囲内になければならない。
286
l
l
15.872
ns
10000
18
ns
SCLK cycles
ns
8
ns
6
ns
2
ns
2
ms
Note 11: アパーチャ遅延とは異なる。サンプル &ホールドを通る2.2nsの遅延が CONVから
Holdモードまでの遅延から差し引かれるので、アパーチャ遅延はもっと小さい
(1ns)。
Note 12: SCKの立上りエッジにより、出力データがストレージ・ラッチに捕捉されることが保証
されている。
Note 13: 入力信号を取得する期間は16 番目のクロックによって開始され、convertの立上り
エッジによって終了する。
Note 14: 内部リファレンスは、SCK が 1サイクル以上与えられ、容量負荷が 10μFのとき、スリー
プ・モードから覚醒した後 2msでセトリングする。
Note 15: フルパワー帯域幅は2.5VP-P の入力正弦波に対して出力コード振幅が 3dB 低下する
周波数である。
Note 16: 最大クロック周期により、変換時のアナログ性能が保証される。出力データは任意
に長いクロックで読み出すことができる。
Note 17: VDD = 3.3V、fSAMPLE = 3.5Msps。
Note 18: LTC2356-14は14ビットの分解能(1LSB = 152μV)
で測定され、仕様が定められており、
LTC2356-12は12ビットの分解能(1LSB = 610μV)
で測定され、仕様が定められている。
Note 19: 各入力のサンプリング・コンデンサが入力容量のうちの4.1pFを占める。
Note 10: 3ns 未満を許容できれば、出力データは1クロック・サイクル後に現れる。クロックを
定格速度で動作させるとき、SCKよりも半クロック前にCONV が立上るのが最良である。
2356fb
5
LTC2356-12/LTC2356-14
標準的性能特性 TA = 25 C、VDD = 3.3V(LTC2356-14)
SINADと入力周波数
–50
74
–56
71
–62
THD, 2nd, 3rd (dB)
77
SINAD (dB)
68
65
62
59
–74
–80
–86
–92
53
–98
1
10
FREQUENCY (MHz)
THD
2nd
3rd
–68
56
50
0.1
THD、2 次および 3 次と入力周波数
–104
0.1
100
1
10
FREQUENCY (MHz)
2356 G01
2356 G02
SNRと入力周波数
SFDRと入力周波数
92
77
86
74
71
80
68
74
SNR (dB)
SFDR (dB)
100
68
65
62
59
62
56
56
53
50
0.1
1
10
FREQUENCY (MHz)
50
0.1
100
2356 G03
0
0
–10
–20
–20
–30
–30
–40
–40
MAGNITUDE (dB)
MAGNITUDE (dB)
1.4MHz 正弦波の 8192 ポイントの
FFTプロット
–10
–60
–70
–80
–50
–60
–70
–80
–90
–90
–100
–100
–110
–120
–110
–120
0
250k 500k 750k 1M 1.25M 1.5M 1.75M
FREQUENCY (Hz)
2356 G05
100
2356 G04
100kHz 正弦波の 8192 ポイントの
FFTプロット
–50
1
10
FREQUENCY (MHz)
0
250k 500k 750k 1M 1.25M 1.5M 1.75M
FREQUENCY (Hz)
2356 G06
2356fb
6
LTC2356-12/LTC2356-14
標準的性能特性 TA = 25 C、VDD = 3.3V(LTC2356-14)
微分直線性と出力コード
積分直線性と出力コード
1.0
4
3
0.6
INTEGRAL LINEARITY (LSB)
DIFFERENTIAL LINEARITY (LSB)
0.8
0.4
0.2
0
–0.2
–0.4
–0.6
2
1
0
–1
–2
–3
–0.8
–1.0
0
4096
12288
8192
OUTPUT CODE
–4
16384
0
8192
4096
16384
12288
OUTPUT CODE
2356 G07
2356 G08
微分直線性および積分直線性と
変換速度
SINADと変換速度、
入力周波数 = 1.4MHz
4
75
3
74
MAX INL
1
SINAD (dB)
LINEARITY (LSB)
2
MAX DNL
MIN DNL
0
–1
MIN INL
–2
73
72
71
–3
–4
2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8 4.0
70
2.0 2.2 2.4 2.6 2.8
CONVERSION RATE (Msps)
3
3.2 3.4 3.6 3.8 4.0
CONVERSION RATE (Msps)
2356 G09
12
2356 G10
2.5VP-P 電力帯域幅
CMRRと周波数
0
6
–20
–40
–6
CMRR (dB)
AMPLITUDE (dB)
0
–12
–18
–60
–80
–24
–100
–30
–36
1M
10M
100M
FREQUENCY (Hz)
1G
2356 G11
–120
100
1k
10k
100k 1M
FREQUENCY (Hz)
10M
100M
2356 G12
2356fb
7
LTC2356-12/LTC2356-14
標準的性能特性 TA = 25 C、VDD = 3.3V(LTC2356-12とLTC2356-14)
内部リファレンス電圧と負荷電流
PSRRと周波数
–25
2.4902
–30
2.4900
–35
2.4898
–45
VREF (V)
PSRR (dB)
–40
–50
–55
2.4894
–60
2.4892
–65
–70
2.4896
1
10
100
1k
10k
FREQUENCY (Hz)
100k
1M
2.4890
0 0.2 0.4 0.6 0.8 1.0 1.2 1.4 1.6 1.8 2.0
LOAD CURRENT (mA)
2356 G13
2356 G14
内部リファレンス電圧とVDD
VDD 電源電流と変換速度
6
5.5
2.4902
VDD SUPPLY CURRENT (mA)
2.4900
VREF (V)
2.4898
2.4896
2.4894
2.4892
5
4.5
4
3.5
3
2.5
2
1.5
1
0.5
2.4890
2.6
2.8
3.0
3.2
VDD (V)
3.4
3.6
0
0
0.5
1
1.5
2
2.5
3
3.5
4
CONVERSION RATE (Mps)
2356 G15
2356 G16
2356fb
8
LTC2356-12/LTC2356-14
ピン機能
タル・コンデンサ)
を使ってGNDおよび切れ目の無いアナロ
グ・グランド・プレーンにバイパスします。内部のアナログ信号
電流とデジタル出力信号電流はこのピンを通って流れること
に留意してください。0.1μFのバイパス・コンデンサはできるだ
けピン6とピン7に近づけて配置するよう注意してください。
+
AIN(ピン1)
:非反転アナログ入力。AIN+ はAIN– に対して完
全に差動で動作し、AIN– を基準にした差動振幅は–1.25V ∼
1.25V、同相振幅は0V ∼ VDD です。
–
AIN(ピン2)
:反転アナログ入力。AIN– はAIN+ に対して完全
に差動で動作し、AIN+ を基準にした差動振幅は–1.25V ∼
1.25V、同相振幅は0V ∼ VDD です。
SDO(ピン8)
:スリー・ステートのシリアル・データ出力。出力
データ・ワードの各組は前の変換の開始点のAIN+とAIN– の
アナログ入力間の差を表します。出力形式は2の補数です。
VREF
(ピン3)
:2.5Vの内部リファレンス。10μFのセラミック・コ
ンデンサ
(または0.1μFのセラミック・コンデンサに並列接続し
た10μFのタンタル・コンデンサ)
を使ってGNDおよび切れ目
の無いアナログ・グランド・プレーンにバイパスします。2.55V∼
VDD の外部リファレンスによってオーバードライブすることが
できます。
SCK(ピン9)
:外部クロック入力。立上りエッジで変換過程を
進ませ、出力データを順に配列します。TTL(≤3.3V)
と3.3V
CMOSのレベルに応答します。1つ以上のパルスでスリープ状
態から覚醒させます。
CONV(ピン10)
:変換スタート。アナログ入力信号をホールド
し、立上りエッジで変換を開始します。TTL(≤3.3V)
と3.3V
CMOSのレベルに応答します。SCK が H または L に固定
された状態でCONV パルスを2 パルス与えるとナップ・モード
が開始されます。SCK が H または L に固定された状態で
4つ以上のCONV パルスを与えるとスリープ・モードが開始さ
れます。
GND(ピン4、5、6、11)
:グランドおよび露出パッド。これらのグ
ランド・ピンと露出パッドはデバイスの下の切れ目のないグラ
ンド・プレーンに直接接続する必要があります。アナログ信号
電流とデジタル出力信号電流はこれらのピンを通って流れる
ことに留意してください。
VDD
(ピン7)
:3.3Vの正電源。この単一電源ピンはデバイス全
体に3.3Vを供給します。10μFのセラミック・コンデンサ
(また
は0.1μFのセラミック・コンデンサに並列接続した10μFのタン
ブロック図
10µF 3.3V
AIN+
1
+
AIN–
2
–
VDD
14-BIT ADC
S&H
THREESTATE
SERIAL
OUTPUT
PORT
14-BIT LATCH
7
LTC2356-14
8
SDO
10
CONV
9
SCK
14
3
VREF
2.5V
REFERENCE
10µF
4
GND
5
6
TIMING
LOGIC
11
EXPOSED PAD
2356 BD
2356fb
9
LTC2356-12/LTC2356-14
タイミング図
LTC2356-12 のタイミング図
t2
t3
17
18
t7
t1
1
2
3
4
5
6
7
8
9
10
11
12
13
15
14
16
17
18
1
SCK
t4
t5
CONV
t6
INTERNAL
S/H STATUS
tACQ
SAMPLE
HOLD
t8
t8
SDO は前の変換のアナログ入力を表します。
Hi-Z
SDO
SAMPLE
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
X*
HOLD
t9
Hi-Z
X*
2356 TD01
14-BIT DATA WORD
tCONV
tTHROUGHPUT
*D0 の後の X と記されたビットは無視します。
LTC2356-14 のタイミング図
t2
t3
17
18
1
t7
t1
2
3
4
5
6
7
8
9
10
11
12
13
15
14
16
17
18
1
SCK
t4
t5
CONV
t6
INTERNAL
S/H STATUS
tACQ
SAMPLE
HOLD
t8
SDO
Hi-Z
SAMPLE
t8
SDO は前の変換のアナログ入力を表します。
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
HOLD
t9
D0
Hi-Z
2356 TD01b
14-BIT DATA WORD
tCONV
tTHROUGHPUT
ナップ・モードとスリープ・モードの波形
SCK
t1
t1
CONV
NAP
SLEEP
t12
VREF
2356 TD02
注記:NAP と SLEEP は内部信号
SCK からSDO への遅延
SCK
VIH
SCK
t8
t10
SDO
VIH
t9
VOH
VOL
90%
SDO
10%
2356 TD03
2356fb
10
LTC2356-12/LTC2356-14
アプリケーション情報
アナログ入力のドライブ
LTC2356-12/LTC2356-14の差動アナログ入力は、差動で、
またはシングルエンド入力
(つまりAIN– 入力はVCM に設定)
としてドライブすることができます。両方の差動アナログ入力
(AIN+とAIN–)
は同時にサンプリングされます。各入力ペアの
両方の入力に共通な不要の信号はすべてサンプル&ホール
ド回路の同相除去によって減少します。入力には変換終了時
点にサンプル&ホールドのコンデンサを充電する小さな電流
スパイクが流れるだけです。変換時、アナログ入力には小さな
リーク電流だけが流れます。ドライブ回路のソース・インピー
ダンスが低い場合、LTC2356-12/LTC2356-14の入力を直接
ドライブすることができます。ソース・インピーダンスが増加す
るにつれ、収集時間も増加します。高いソース・インピーダン
スで収集時間を短くするには、バッファ・アンプを使用する必
要があります。主要な条件として、アナログ入力をドライブする
アンプは小電流スパイクの後、次の変換が開始される前にセ
トリングする必要があります
(セトリング時間は最大スループッ
トの場合 39ns)。入力アンプの選択時には、アンプによって追
加されるノイズの大きさと高調波歪みについても考慮してくだ
さい。
入力アンプの選択
いくつかの必要事項を考慮に入れれば、入力アンプの選択
は簡単です。まず、サンプリング・コンデンサの充電によって生
じる、アンプから見た電圧スパイクの大きさを制限するには、
閉ループ帯域幅周波数で出力インピーダンスが低い
(100Ω
未満)
アンプを選択します。たとえば、1の利得でアンプが使
われており、そのユニティゲイン帯域幅が 50MHzであれば、
50MHzでの出力インピーダンスは100Ω 未満でなければなり
ません。2 番目の必要条件として、最大スループットでの小信
号のセトリングを適切に保つため、閉ループ帯域幅は40MHz
より大きくなければなりません。遅いオペアンプが使用される
場合、変換と変換の間の時間間隔を伸ばして、セトリングのた
めの時間を長くすることができます。LTC2356-12/LTC2356-14
のドライブに最適なオペアンプはアプリケーションに依存しま
す。一般に、
アプリケーションは2つに分類されます。ダイナミッ
クな仕様が最も重要なACアプリケーションと、DC 精度やセ
トリング時間が最も重要な時間領域のアプリケーションです。
LTC2356-12/LTC2356-14をドライブするのに適したオペアン
プをまとめて以下に列挙します。
(詳細な情報がリニアテクノロ
ジー社のデータブックとウェブサイトwww.linear.comで与えら
れています。)
LTC1566-1:低ノイズの2.3MHz 連続時間ローパス・フィルタ。
LT®1630:デュアル30MHzレール・トゥ・レール電圧 FBアンプ。
2.7V ∼ 15V 電源。非常に高いAVOL、500μVのオフセット、
4Vの振幅で0.5LSBへのセトリングが520ns。40kHzまでTHD
とノイズが –93dBで、320kHzまで1LSB 未満(AV = 1、1kΩに
対して2VP-P、VS = 5V)なので、レール・トゥ・レール動作が望
ましいACアプリケーション
(1/3ナイキストまで)
に最適。クワッ
ド・バージョンが LT1631として供給されている。
LT1632:デュアル45MHzレール・トゥ・レール電圧のFBアンプ。
2.7V∼ 15V電源。非常に高いAVOL、1.5mVのオフセット、4V
の振幅で0.5LSB へのセトリングが 400ns。単一 5V 電源のアプ
リケーションに適している。40kHzまでTHDとノイズが –93dB
で、800kHzま で1LSB 未 満(AV = 1、1kΩに 対 し て2VP-P、
VS = 5V)なので、レール・トゥ・レール動作が望ましいACアプ
リケーション
(1/3ナイキストまで)
に最適。クワッド・バージョン
が LT1633として供給されている。
LT1813:デュアル100MHzの750V/μs 3mA 電圧帰還アンプ。
5V ∼ 5Vの電源。歪みは5V 電源で100kHzまで–86dBおよ
び 1MHzまで–77dB(500Ωに対して2VP-P)。 5V 電 源の高
速 ACアプリケーションに最適のデバイス。
LT1801:80MHz GBWP、500kHzで–75dBc、2mA/ア ン プ、
8.5nV/ Hz。
LT1806/LT1807:325MHz GBWP、5MHzで–80dBcの 歪 み、
ユニティゲイン安定、入出力ともレール・トゥ・レール、10mA/
アンプ、3.5nV/ Hz。
LT1810:180MHz GBWP、5MHzで–90dBcの歪み、ユニティ
ゲイン安定、入出力ともレール・トゥ・レール、15mA/アンプ、
16nV/ Hz。
LT1818/LT1819:400MHz、2500V/μs、9mA、シングル/デュア
ル電圧モード・オペアンプ
LT6200:165MHz GBWP、1MHzで–85dBcの歪み、ユニティ
ゲイン安定、入出力ともレール・トゥ・レール、15mA/アンプ、
0.95nV/ Hz。
LT6203:100MHz GBWP、1MHzで–80dBcの歪み、ユニティ
ゲイン安定、入出力ともレール・トゥ・レール、3mA/アンプ、
1.9nV/ Hz。
LT6600-10:アンプ /フィルタ、差動入出力、10MHzのカットオ
フ周波数。
2356fb
11
LTC2356-12/LTC2356-14
アプリケーション情報
入力フィルタ処理とソース・インピーダンス
入 力のアンプと他 の回 路 のノイズと歪みが LTC2356-12/
LTC2356-14のノイズと歪みに加わるので、それらについて考
慮する必要があります。サンプル&ホールド回路の小信号帯
域幅は50MHzです。アナログ入力に存在するどのノイズまた
は歪み積もこの帯域幅全体にわたって合算されます。ノイズ
の多い入力回路はアナログ入力の前でフィルタ処理してノイ
ズを最小に抑える必要があります。多くのアプリケーションで
は簡単な1ポールのRCフィルタで十分です。たとえば、図 1に
は、AIN+ からグランドに接続した47pFのコンデンサと51Ωの
ソース抵抗が示されており、入力帯域幅を47MHzに制限しま
す。47pFのコンデンサは入力のサンプル&ホールドのための
蓄電コンデンサとしても機能して、サンプリング・グリッチに敏
感な回路からADCの入力を絶縁します。これらの部品は歪み
を大きくする可能性がありますので、高品質のコンデンサと抵
抗を使ってください。NPOやシルバーマイカ・タイプの誘電体
コンデンサは優れた直線性を備えています。表面実装カーボ
ン抵抗は自己発熱や半田工程で生じる損傷により歪みを生じ
ることがあります。表面実装金属皮膜抵抗は両方の問題に対
してはるかに耐性があります。振幅の大きな不要な信号の周
波数が所期の信号周波数に近接している場合、マルチ・ポー
ルのフィルタが必要です。高い外部ソース抵抗が 13pFの入力
コンデンサと組み合わさると、定格 50MHzの帯域幅を減少さ
せ、収集時間が 39nsより長くなります。
51Ω
1
47pF
AIN+
2
VCM
1.5V DC
AIN–
LTC2356-12/
LTC2356-14
3
VREF
10µF
11
アプリケーションでAC 結合した信号にも最適です。ミッドサ
プライ
(電源中央値)
の1.5Vの外部リファレンスを使う必要な
しに、単一電源システムで信号をAC 結合する方法を図 2に
示します。DC 同相レベルはシステムの単一電源電圧で既に
制限されている前段によって与えられます。入力の同相範囲は
グランドから電源電圧 VDD に達します。AIN+ 入力とAIN– 入力
の差が 1.25Vを超えると出力コードはゼロおよびオールワンに
固定され、この差が –1.25Vより下に下がると、出力コードは1
およびオールゼロに固定されます。
C2
1µF
VIN
R2
1.6k
R3
51Ω
R1
1.6k
C3
56pF
LTC2356-12/
LTC2356-14
AIN+
2
AIN–
3
VREF
1
C1
C4
1µF 10µF
+
2356 F02
C1, C2: FILM TYPE
C3: COG TYPE
C4: CERAMIC BYPASS
図 2.AC 信号の AC 結合
(1kHz の低カットオフ周波数)
内部リファレンス
LTC2356-12/LTC2356-14は温度補償されたバンドギャップ・
リファレンスを内蔵しており、このリファレンスはバイポーラの
1.25Vの入力スパンを得るため製造時に2.5Vに調整されて
います。リファレンス・アンプの出力VREF
(ピン3)
はコンデンサ
でグランドにバイパスする必要があります。リファレンス・アン
プは1μF 以上のコンデンサで安定化されます。最良のノイズ
性能を得るには、0.1μFのセラミック・コンデンサに並列に接続
した10μFのセラミック・コンデンサまたは10μFのタンタル・コ
GND
2356 F01
図 1.RC 入力フィルタ
入力範囲
LTC2356-12/LTC2356-14のアナログ入力は単 一 電 源で完
全に差動でドライブすることができます。各入力は個別に
2.5VP-P まで振幅することができます。内部リファレンスを使う
とき、非反転入力は、反転入力を基準にして、1.25Vを超えて
正または負にしてはいけません。 1.25Vの範囲は単一電源の
3.5V TO 18V
3V
LT1790-3
3
VREF
LTC2356-12/
LTC2356-14
10µF
11
GND
2356 F03
図 3.外部リファレンスによるVREF ピンのオーバードライブ
2356fb
12
LTC2356-12/LTC2356-14
アプリケーション情報
入力スパンとリファレンス電圧
差動入力範囲のバイポーラ VREF/2 電圧スパンは、リファレ
ンスのバッファ出力VREF(ピン3)
の電圧とグランド
(露出パッ
ド・グランド)
の電圧の差に等しくなります。内部リファレンスを
使っているとき、ADCの差動入力範囲は 1.25Vです。内部
のADCはこれら2つのノードを基準にしています。この関係は
外部リファレンスにも当てはまります。
差動入力
LTC2356-12/LTC2356-14は固有の差動サンプル&ホールド
回路を備えており、グランドからVDD までの入力電圧を測定
します。ADCは入力の同相電圧には無関係に常に
(AIN+ ­
AIN–)のバイポーラの差を変換します。同相除去は非常に高
い周波数まで有効です
(図 4を参照)。唯一の条件は両方の
入力がグランドより下にも、VDDより上にもならないことです。
積分非直線性誤差(INL)
と微分非直線性誤差(DNL)は大
体において同相電圧に依存しません。ただし、オフセット誤
差は変化します。オフセット誤差の変化は一般に同相電圧の
0.1% 未満です。
LTC2356-12/LTC2356-14の理想的な入力/出力特性を図 5
に示します。コードの遷移は、隣接する整数のLSB 値の中間
で
(つまり、0.5LSB、1.5LSB、2.5LSB、FS - 1.5LSB)で生じ
ます。出力コードは2の補数で、LTC2356-14の場合 1LSB =
2.5V/16384 = 153μV、LTC2356-12の場合 1LSB = 2.5V/4096
= 610μVです。LTC2356-14には1LSB RMSのランダム・ホ
ワイトノイズがあります。FFTのプロットに示されているように
(図 6b)、最適なTHDとSFDRの性能を与え、シングルエン
ド入力信号を差動入力信号に変換するLTC1819を図 6aに示
します。
011...111
2’S COMPLEMENT OUTPUT CODE
ンデンサを推奨します。図 3に示されているように、VREF ピン
は外部リファレンスによってオーバードライブすることができま
す。外部リファレンスの電圧は、内部リファレンスの2.5V出力
より高くする必要があります。外部リファレンスの推奨範囲は
2.55V ∼ VDD です。2.55Vの外部リファレンスには0.75mAの
DC 消費負荷電流および変換時の最大 3mA が流れます。
011...110
011...101
100...010
100...001
100...000
–FS
FS – 1LSB
INPUT VOLTAGE (V)
2356 F05
図 5.LTC2356-12/LTC2356-14 の伝達特性
5V
C5
0.1µF
CMRR (dB)
0
–20
–
–40
U1
1/2 LT1819
VIN
1.25VP-P
MAX
–60
–80
R4
499Ω
–100
–120
100
+
C3
1µF
C6
0.1µF
1k
10k
100k 1M
FREQUENCY (Hz)
10M
100M
2356 F04
図 4.CMRRと周波数
R5
1k
R3
499Ω –5V
–
U2
1/2 LT1819
+
R1
51Ω
1
C1
47pF TO
1000pF
1.5VCM
C4
1µF
AIN+
LTC2356-14
R6
1k
R2
51Ω
C2
47pF TO
1000pF
AIN–
2356 F06a
図 6a.LTC2356-14を差動でドライブするLT1819
2356fb
13
LTC2356-12/LTC2356-14
アプリケーション情報
0
–10
VREF BYPASS 0805 SIZE
MAGNITUDE (dB)
–20
–30
–40
–50
–60
–70
–80
–90
–100
–110
–120
0
185k
371k
556k
FREQUENCY (Hz)
741k
2356 F06b
図 6b.LTC2356-12 の 6MHz 正弦波の 4096 ポイントFFTプロット
(LT1819 が差動で入力をドライブ)
2356 F07
OPTIONAL INPUT FILTERING
基板のレイアウトとバイパス
高分解能や高速のA/Dコンバータにはワイヤラップ・ボードは
推奨できません。LTC2356-12/LTC2356-14 から最良の性能
を得るには、グランド・プレーンを備えたプリント回路基板が
必要です。プリント回路基板のレイアウトでは、デジタル信号
ラインとアナログ信号ラインをできるだけ分離します。とくに、
どのデジタル・トラックもアナログ信号トラックの脇に沿って配
置しないように注意します。入力間に最適な位相の整合が必
要な場合、2 本の入力線の長さを整合させます。
このデータシートの最初のページのブロック図に示されて
いるように、V DD ピンとVREF ピンには高品質のタンタルま
たはセラミックのバイパス・コンデンサを使います。最適動作
を実現するには、VDD ピンとVREF ピンに10μFの表面実装
タンタル・コンデンサと0.1μFのセラミック・コンデンサを組
み合わせて使うことを推奨します。代わりに、村田製作所の
GRM219R60J106Mのような10μFセラミック・チップ・コンデン
サを使うこともできます。これらのコンデンサはできるだけピン
に近づけて配置する必要があります。ピンとバイパス・コンデ
ンサを接続するトレースは短くし、できるだけ幅を広くします。
システムの推奨グランド接続を図 7に示します。アナログ回路
のすべてのグランドはLTC2356-12/LTC2356-14のGND(ピ
ン4、5、6および露出パッド)のところで終端します。ノイズの
無い動作を実現するため、LTC2356-12/LTC2356-14(ピン4、
5、6および露出パッド)
から電源へのグランド・リターンは低イ
ンピーダンスにします。ADCのデータ出力と制御信号が常時
アクティブなマイクロプロセッサ・バスに接続されているアプリ
ケーションでは、変換結果に誤差が生じる可能性があります。
これらの誤差はマイクロプロセッサから逐次比較コンパレータ
VDD BYPASS 0805 SIZE
図 7.推奨レイアウト
へのフィードスルーによるものです。この問題は、変換時にマ
イクロプロセッサをWait 状態に強制するか、スリーステートの
バッファを使ってADCのデータバスを絶縁することによって
解決することができます。
パワーダウン・モード
起動すると、LTC2356-12/LTC2356-14はアクティブ状態に初
期化され、変換の準備ができます。ナップ・モードとスリープ・
モードの波形はLTC2356-12/LTC2356-14のパワーダウン・
モードを示しています。SCK 入力とCONV 入力はパワーダウ
ン・モードを制御します
(タイミング図を参照)。CONVに2つ
の立上りエッジが与えられると
(そのあいだにSCKの立上り
エッジが入り込むことなく)、LTC2356-12/LTC2356-14はナッ
プ・モードになり、電力消費は18mW から4mWに低下します。
ナップ・モードでは内部リファレンスに電力が与えられたまま
です。さらに1つ以上のSCKの立上りエッジが与えられると
LTC2356-12/LTC2356-14はすぐ覚醒し、CONVは1クロック
以内に正確な変換を開始することができます。CONVに4つ
の立上りエッジが与えられると
(その間にSCKの立上りエッ
ジが入り込むことなく)、LTC2356-12/LTC2356-14はスリー
プ・モードになり、電力消費は18mW から13μWに低下しま
す。SCKに1つ以上の立上りエッジが与えられるとLTC235612/LTC2356-14は覚醒し動作を再開します。内部リファレン
ス
(VREF)は10μFの負荷ではスルーしてセトリングするまで
2ms かかります。スリープ・モードを2ms 毎より頻繁に使うと、
2356fb
14
LTC2356-12/LTC2356-14
アプリケーション情報
内部リファレンスのセトリングした精度が損なわれることに注
意してください。低速の変換では、ナップ・モードとスリープ・
モードを使って電力消費を大幅に減らすことがでることに注
意してください。
デジタル・インタフェース
LTC2356-12/LTC2356-14には3 線 SPI
(シリアル・プロトコル・
インタフェース)互換のインタフェースが備わっています。SCK
とCONVの入力および SDO出力にはこのインタフェースが実
装されています。ロジック振幅が VDD を超えなければ、SCK
入力とCONV 入力は3.3Vロジックの振幅を受け入れ、TTL
互換です。3つのシリアル・ポートの信号の詳細について、以
下説明します。
変換開始入力
(CONV)
CONV 入力のジッタの最小化
100kHzを超える振幅の大きな正弦波がサンプリングされる
高速アプリケーションでは、CONV 信号のジッタをできるだけ
小さくする
(10ps 以下)
ことが必要です。普通の水晶クロック・
モジュールの方形波出力は通常この条件を満たします。難し
いのは、システム内の他のデジタル回路からのジッタの影響を
受けることなしに、この水晶クロックからCONV 信号を発生さ
せることです。水晶クロックからCONV 入力までの信号経路
内のクロック・ドライバやゲートは、システムの他の部分と同じ
集積回路を共有すべきではありません。図 8に示されているよ
うに、SCK入力とCONV入力は、
シリアル・ポート・インタフェー
スをドライブするのに使われるデジタル・バッファで最初にドラ
イブします。DSP 内のマスタ・クロックは、たとえそれが DSPの
水晶から直接きていても、既にジッタで劣化している可能性
があることに注意してください。高速プロセッサ・クロックの別
の問題として、多くの場合、低コストで低速の水晶(たとえば、
10MHz)
を使って、高速だがジッタの大きなフェーズロック・
ループのシステム・クロック
(たとえば、40MHz)
を発生させて
いることです。これらのPLLで発生させた高速クロックのジッ
タは数ナノ秒に達することがあります。DSPポートで発生させ
たフレーム同期信号を使う場合、この信号にはDSPのマスタ・
クロックと同じジッタがあることに注意してください。
CONVの立上りエッジで変換が開始されますが、それ以降
のCONVの立上りエッジは、SCKに16の立上りエッジが与
えられるまで、LTC2356-12/LTC2356-14によって無視されま
す。CONVの立上りエッジと立上のエッジの間には少なくと
も16のクロック入力SCKの立上りエッジが必要です。ただし、
(63MHzのSCKを使って)最大変換速度を得るには、変換
と変換の間にさらに2クロック周期を与えて、ADCの内部サ
RF 信号発生器や他の低ジッタ信号源からの出力をレベル
ンプル&ホールド回路の39nsの収集時間を与える必要があ
シフトして方形波にする回路を16 ページの標準的応用例の
ります。変換当り16クロック周期を使うと、39nsの収集時間を
図に示します。Dタイプのフリップ・フロップが 1 個使われてお
与えるために最大変換速度は3.5Mspsに制限されます。いず
り、LTC2356-12/LTC2356-14 へのCONV 信号を発生させま
れの場合も、出力データ・ストリームは最初の16クロック周期
す。マスタ・クロック信号のタイミングを変えて、制御デバイス
内に出力され、プロセッサのシリアル・ポートとの互換性を保
によって生じるクロック・ジッタを除去しま
証します。CONVのデューティ・サイクルは、プロセッサのシリ (DSP、FPGAなど)
す。
インバータとフリップ・フロップの両方ともアナログ部品とし
アル・ポートのフレーム同期信号として使うために任意に選択
することができます。CONVを発生させる簡単な方法として、 て扱う必要があり、クリーンなアナログ電源から給電します。
SCK1個分の幅のパルスを発生してLTC2356-12/LTC2356-14
シリアル・クロック入力
(SCK)
をドライブし、さらにこのパルス信号を適当な個数のインバー
タを使ってバッファして適切な遅延を与えてからプロセッ
SCKの立上りエッジにより変換過程が進行し、同時にSDO
サのシリアル・ポートのフレーム同期入力をドライブします。 データ・ストリームの各ビットが更新されます。CONV が立ち
LTC2356-12/LTC2356-14のCONV 入力を最初にドライブし
上がった後、SCKの3 番目の立上りエッジにより、12/14デー
て、変換開始時にCONVによってトリガされたサンプル&ホー
タ・ビットが MSBを先頭にして出力され始めます。簡単な方
ルドが遷移する間デジタル・ノイズの影響を避けるのが良いや
法として、LTC2356-12/LTC2356-14をドライブするSCKを最
り方です。CONV 信号の L の部分の幅を15nsより広くして、 初に発生させてから、必要な個数のインバータを使ってこの
CONVの立上りエッジでサンプル&ホールドがホールド・モー
信号をバッファして、プロセッサのシリアル・ポートのシリアル・
ドになる直前にADCのフロントエンドにグリッチが生じるの
クロック入力をドライブします。クロックの立下りエッジを使っ
を防ぐのも良いやり方です。
てデータをシリアル・データ出力
(SDO)
からプロセッサのシリ
2356fb
15
LTC2356-12/LTC2356-14
アプリケーション情報
アル・ポートにラッチします。14ビットのシリアル・データは、フ
レーム同期ごとに16クロック以上を使って1つの16ビット・ワー
ドとして、右揃えで受け取られます。LTC2356-12/LTC2356-14
のSCK 入力を最初にドライブして、内部高速コンパレータに
よって内部でビットの比較結果が定まるまでデジタル・ノイズ
の影響を避けるのが良いやり方です。CONV 入力とは異なり、
入力信号が既にサンプリングされて一定に保たれているの
で、SCK 入力はジッタに対して敏感ではありません。
シリアル・データ出力
(SDO)
起動すると、SDO出力は自動的に高インピーダンス状態にリ
セットされます。SDO出力は新たに変換が開始されるまで高
インピーダンス状態に留まります。CONVの立上りエッジの
後、SCKの3 番目の立上りエッジから開始される出力データ・
ストリームの2の補数形式の12/14ビットが SDO から送出さ
れます。SDOは、データ・ビットを送出していないとき、常に高
インピーダンス・モードになります。SCK から有効なSDOま
での遅延の規格値に注意してください。SDOはSCKの次の
立上りエッジまで有効であることが常に保証されています。16
ビットの出力データ・ストリームは、ほとんどのプロセッサの16
ビットまたは32ビットのシリアル・ポートと互換性があります。
SDOラインの負荷は最小に抑えます。SDOはほとんどの高
速 CMOSロジックの入力を直接ドライブすることができます。
ただし、多くのプログラマブル・ロジック・デバイス
(FPGA、
CPLD)やDSPの汎用I/Oピンには大きな容量があります。こ
のような場合、SDOに直列に接続した100Ω抵抗により、受
信デバイスの入力容量を絶縁することができます。受信デバ
イスの入力容量が 10pFを超えているか、またはLTC2356-12/
LTC2356-14 から遠く離れている場合、NC7SVU04P5Xイン
バータを使ってドライブ能力を上げることができます。
パッケージ
最新のパッケージ図面については、http://www.linear-tech.co.jp/designtools/packaging/ をご覧ください。
MSEMSE
パッケージ
Package
10ピン・
プラスチックMSOP、
露出ダイ
・パッド
10-Lead
Plastic MSOP, Exposed
Die
Pad
(Reference
LTCLTC
DWG
# 05-08-1664
(Reference
DWG
# 05-08-1664Rev
RevH)
H)
1.88 ±0.102
(.074 ±.004)
5.23
(.206)
MIN
3.00 ±0.102
(.118 ±.004)
(NOTE 3)
0.889 ±0.127
(.035 ±.005)
1.68 ±0.102
(.066 ±.004)
10 9 8 7 6
1
1.88
(.074)
0.05 REF
DETAIL “B”
1 2 3 4 5
0.305 ± 0.038
(.0120 ±.0015)
TYP
0.50
(.0197)
BSC
0.254
(.010)
DETAIL “A”
0° – 6° TYP
シーティング・
プレーン
ゲージ・プレーン
0.53 ±0.152
(.021 ±.006)
DETAIL “A”
0.18
(.007)
0.17 – 0.27
(.007 – .011)
TYP
10
コーナー・テールは
リードフレームの特徴の一部
参考のみ
測定を目的としない
0.86
(.034)
REF
1.10
(.043)
MAX
推奨する半田パッド・レイアウト
0.29
REF
1.68
(.066)
3.00 ±0.102
(.118 ±.004)
(NOTE 4)
4.90 ±0.152
(.193 ±.006)
3.20 – 3.45
(.126 – .136)
0.497 ±0.076
(.0196 ±.003)
REF
露出パッド・オプションの
底面図
0.50
(.0197)
BSC
0.1016 ±0.0508
(.004 ±.002)
MSOP (MSE) 0911 REV H
NOTE:
1. 寸法はミリメートル(インチ)
/
2. 図は実寸とは異なる
3. 寸法にはモールドのバリ、突出部、
またはゲートのバリを含まない
モールドのバリ、
突出部、
またはゲートのバリは、
各サイドで 0.152mm
(0.006")
を超えないこと
4. 寸法には、
リード間のバリまたは突出部を含まない
リード間のバリまたは突出部は、
各サイドで 0.152mm
(0.006")
を超えないこと
5. リードの平坦度(成形後のリードの底面)
は最大 0.102mm
(0.004")
であること
6. 露出パッドの寸法にはモールドのバリを含まない
露出パッドのモールドのバリは、
各サイドで 0.254mm
(0.010")
を超えないこと
2356fb
16
LTC2356-12/LTC2356-14
改訂履歴
REV
日付
概要
A
01/10 「ピン配置」セクションの値を改訂
B
06/12
ページ番号
ストレート・バイナリを2の補数に変更
2
13
2356fb
リニアテクノロジー・コーポレーションがここで提供する情報は正確かつ信頼できるものと考えておりますが、その使用に関する責務は
一切負いません。また、ここに記載された回路結線と既存特許とのいかなる関連についても一切関知いたしません。なお、日本語の資料は
あくまでも参考資料です。訂正、変更、改版に追従していない場合があります。最終的な確認は必ず最新の英語版データシートでお願いいたします。
17
LTC2356-12/LTC2356-14
標準的応用例
クロックの方形波生成 /レベルシフト回路およびタイミング調節フリップ・フロップを使った、
RF 正弦波発生器付き低ジッタ・クロック・タイミング
VCC
0.1µF
1k
NC7SVU04P5X
MASTER CLOCK
VCC
50Ω
1k
PRE
D
Q
CONV
Q
CLR
CONTROL
LOGIC
(FPGA, CPLD,
DSP, ETC.)
CONVERT ENABLE
NL17SZ74
CONV
LTC2356
SCK
SDO
NC7SVU04P5X
100Ω
2356 TA03
関連製品
製品番号
説明
注釈
ADC
LTC1402
LTC1403/LTC1403A
LTC1403-1/LTC1403A-1
LTC1405
LTC1407/LTC1407A
LTC1407-1/LTC1407A-1
LTC1411
LTC1412
LTC1414
LTC1420
LTC1604
LTC1608
LTC1609
LTC1864/LTC1865
LTC2355-12/LTC2355-14
12ビット、2.2MspsシリアルADC
12/14ビット、2.8MspsシリアルADC
12/14ビット、2.8MspsシリアルADC
12ビット、5Msps パラレルADC
12/14ビット、3Msps 同時サンプリング ADC
12/14ビット、3Msps 同時サンプリング ADC
14ビット、2.5Msps パラレルADC
12ビット、3Msps パラレルADC
14ビット、2.2Msps パラレルADC
12ビット、10Msps パラレルADC
16ビット、333ksps パラレルADC
16ビット、500ksps パラレルADC
16ビット、200kspsシリアルADC
16ビット、250kspsシリアルADC
12/14ビット、3.5MspsシリアルADC
5Vまたは 5V 電源、4.096Vまたは 2.048Vのスパン
3V、14mW、ユニポーラ入力、MSOP パッケージ
3V、14mW、バイポーラ入力、MSOP パッケージ
5V、選択可能なスパン、115mW
3V、2チャネル差動、ユニポーラ入力、14mW、MSOP パッケージ
3V、2チャネル差動、バイポーラ入力、14mW、MSOP パッケージ
5V、選択可能なスパン、80dB SINAD
5V 電源、 2.5Vスパン、72dB SINAD
5V 電源、 2.5Vスパン、78dB SINAD
5V、選択可能なスパン、71dB SINAD
5V 電源、 2.5Vスパン、90dB SINAD
5V 電源、 2.5Vスパン、90dB SINAD
5V、構成設定可能なバイポーラ入力/ユニポーラ入力
5V 電源、1および 2チャネル、4.3mW、MSOP パッケージ
3.3V 14mW、0V ∼ 2.5Vのスパン、MSOP パッケージ
DAC
LTC1666/LTC1667/LTC1668 12/14/16ビット、50Msps DAC
LTC1592
16ビット、シリアルSoftSpan ™ IOUT DAC
リファレンス
LT1790-2.5
LT1461-2.5
LT1460-2.5
87dB SFDR、セトリング時間:20ns
INL/DNL: 1LSB、ソフトウェアで選択可能なスパン
マイクロパワー・シリアル・リファレンス
初期精度:0.05%、
ドリフト:10ppm
(SOT-23)
高精度電圧リファレンス
初期精度:0.04%、
ドリフト:3ppm
マイクロパワー・シリーズの電圧リファレンス 初期精度:0.075%、
ドリフト:10ppm
2356fb
18
リニアテクノロジー株式会社
〒102-0094 東京都千代田区紀尾井町3-6紀尾井町パークビル8F
TEL 03-5226-7291 ● FAX 03-5226-0268 ● www.linear-tech.co.jp
LT 0612 REV B • PRINTED IN JAPAN
 LINEAR TECHNOLOGY CORPORATION 2006