日本語参考資料 最新版英語データシートはこちら ユーザー定義の故障保護および検出機能付き 0.8 pC QINJ、8:1/デュアル4:1 マルチプレクサ ADG5248F/ADG5249F データシート 特長 機能ブロック図 ユーザー定義のセカンダリ電源で過電圧レベルを設定 過電圧保護: −55 V/+55 V まで パワーオフ保護: −55 V/+55 V まで ソース・ピンでの過電圧検出 最小セカンダリ電源レベル: 4.5 V 単電源 故障ステータスを表示する割込みフラグを内蔵 小さいチャージ・インジェクション(QINJ): 0.8 pC 小さいドレイン/ソース・オン容量 ADG5248F: 19 pF ADG5249F: 14 pF ラッチアップなし デジタル入力なしでも既知状態 アナログ信号範囲: VSS~VDD 両電源動作: ±5 V~±22 V 単電源動作: 8 V~44 V 仕様を±15 V、±20 V、+12 V、+36 V 電源で規定 ADG5248F S1 D S8 FF SF 13072-001 FAULT DETECTION AND SWITCH DRIVER A0 A1 A2 EN POSFV NEGFV 図 1. ADG5248F の機能ブロック図 ADG5249F S1A DA S4A S1B DB S4B FAULT DETECTION AND SWITCH DRIVER アナログ入力/出力モジュール プロセス制御システム/分散型制御システム データ・アクイジション 計装機器 航空電子機器 自動テスト装置 通信システム リレーの置き換え A0 A1 EN POSFV NEGFV FF SF 13072-002 アプリケーション 図 2. ADG5249F の機能ブロック図 概要 ADG5248F と ADG5249F は、それぞれ 8:1 アナログ・マルチプ レ ク サ と デ ュ ア ル 4:1 ア ナ ロ グ ・ マ ル チ プ レ ク サ で す 。 ADG5248F は 8 個の入力内の 1 つを共通の出力へ、 ADG5249F は 4 個の差動入力内の 1 つを共通の差動出力へ、それぞれ切り替 えます。各チャンネルはオンのとき等しく両方向に導通し、各 チャンネルの入力信号範囲は電源電圧まで延びています。プラ イマリ電源電圧がオン抵抗のプロフィールを決定し、セカンダ リ電源電圧が過電圧保護が開始される電圧レベルを決定します。 電源入力がないとき、チャンネルはオフ状態を維持し、スイッ チ入力は高インピーダンスになります。通常動作状態では、い ず れ か の Sx ピ ン の ア ナ ロ グ 入 力 信 号 レ ベ ル が 正 故 障 電 圧 (POSFV)または負故障電圧(NEGFV)を閾値電圧(VT)だけ上回ると、 チャンネルがオフになって、そのSxピンは高インピーダンスに なります。スイッチがオンの場合は、ドレイン・ピンは超され たセカンダリ電源電圧で駆動されます。電源入力ありの状態お よび電源入力なしの状態で、グラウンドに対して+55 Vまたは −55 Vまでの入力信号レベルが阻止されます。 これらのスイッチの容量とチャージ・インジェクションは小さ いため、低グリッチ・スイッチングと高速なセトリング・タイ ムを必要とするデータ・アクイジションとサンプル・アンド・ ホールドのアプリケーションに最適なソリューションになって います。 このデータシートでは、A0/F0 などの多機能ピンは、ピン全体名 またはピンの単機能名(注目する方の機能だけの例えば A0 など)で 呼びます。 製品のハイライト 1. 2. 3. 4. 5. 6. セカンダリ電源レールより高い最大−55 V および+55 V まで の電圧に対してソース・ピンを保護しています。 電源入力なしの状態で、−55 V~+55 V の電圧に対してソー ス・ピンを保護しています。 デジタル出力付きの過電圧検出機能により、スイッチの動 作状態を表示します。 トレンチ・アイソレーションによりラッチアップから保護 します。 小さいチャージ・インジェクションとオン容量について最 適化されています。 ADG5248F/ADG5249F は、±5 V~±22 V の両電源または 8 V ~44 V の単電源で動作することができます。 アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいは利用によって 生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示 的または暗示的に許諾するものでもありません。仕様は、予告なく変更される場合があります。本紙記載の商標および登録商標は、それぞれの所有 者の財産です。※日本語版資料は REVISION が古い場合があります。最新の内容については、英語版をご参照ください。 Rev. 0 ©2015 Analog Devices, Inc. All rights reserved. 本 社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル 電話 03(5402)8200 大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー 電話 06(6350)6868 ADG5248F/ADG5249F データシート 目次 特長 ..................................................................................................... 1 テスト回路 ....................................................................................... 23 アプリケーション ............................................................................. 1 用語 ................................................................................................... 27 機能ブロック図 ................................................................................. 1 動作原理 ........................................................................................... 29 概要 ..................................................................................................... 1 スイッチ・アーキテクチャ ....................................................... 29 製品のハイライト ............................................................................. 1 ユーザー定義の故障保護機能 ................................................... 30 改訂履歴 ............................................................................................. 2 アプリケーション情報 ................................................................... 31 仕様 ..................................................................................................... 3 電源レール ................................................................................... 31 ±15 V 両電源 .................................................................................. 3 電源シーケンシング保護 ........................................................... 31 ±20 V 両電源 .................................................................................. 5 信号範囲 ....................................................................................... 31 12 V 単電源 .................................................................................... 7 電源の推奨事項 ........................................................................... 31 36 V 単電源 .................................................................................... 9 高電圧サージ除去 ....................................................................... 31 チャンネルあたりの連続電流、Sx、D または Dx .................. 12 インテリジェントな故障検出 ................................................... 31 絶対最大定格 ................................................................................... 13 高電圧、高周波の信号 ............................................................... 32 ESD の注意 .................................................................................. 13 外形寸法 ........................................................................................... 33 ピン配置およびピン機能説明 ....................................................... 14 オーダー・ガイド ....................................................................... 33 代表的な性能特性 ........................................................................... 18 改訂履歴 4/15—Revision 0: Initial Version Rev. 0 - 2/33 - ADG5248F/ADG5249F データシート 仕様 ±15 V 両電源 特に指定がない限り、VDD = 15 V ± 10%、VSS = −15 V ± 10%、GND = 0 V、CDECOUPLING = 0.1 µF。 表 1. Parameter +25°C −40°C to +85°C −40°C to +125°C Unit VDD to VSS V VDD = +13.5 V, VSS = −13.5 V, see Figure 36 ANALOG SWITCH Analog Signal Range On Resistance, RON Ω typ 250 270 335 395 Ω max 335 395 Ω max Ω typ 250 270 On-Resistance Match Between Channels, ∆RON Ω typ 2.5 6 12 13 6 12 13 Ω max 9 9 Ω max 4 4 Ω max Ω typ 6.5 8 Ω typ 1.5 3.5 Threshold Voltage, VT 0.7 V typ ±0.1 ±1 Drain Off Leakage, ID (Off) nA typ ±2 ±5 ±0.1 ±1 Channel On Leakage, ID (On), IS (On) VS = ±9 V, IS = −1 mA VS = ±10 V, IS = −1 mA VS = ±9 V, IS = −1 mA VS = ±10 V, IS = −1 mA VS = ±9 V, IS = −1 mA See Figure 28 VDD = +16.5 V, VSS = −16.5 V LEAKAGE CURRENTS Source Off Leakage, IS (Off) VS = ±10 V, IS = −1 mA Ω max Ω typ 2.5 On-Resistance Flatness, RFLAT(ON) Test Conditions/Comments ±1.5 nA max nA typ ±5 ±10 ±0.3 VS = ±10 V, VD = ∓10 V, see Figure 34 nA max nA typ ±20 VS = ±10 V, VD = ∓10 V, see Figure 34 ±25 nA max VS = VD = ±10 V, see Figure 35 FAULT Source Leakage Current, IS With Overvoltage ±66 ±78 µA typ VDD = +16.5 V, VSS = −16.5 V, GND = 0 V, VS = ±55 V, see Figure 33 Power Supplies Grounded or Floating ±25 ±40 µA typ VDD = 0 V or floating, VSS = 0 V or floating, GND = 0 V, Ax = 0 V or floating, VS = ±55 V, see Figure 32 nA typ VDD = +16.5 V, VSS = −16.5 V, GND = 0 V, VS = ±55 V, see Figure 33 Drain Leakage Current, ID With Overvoltage ±10 ±50 Power Supplies Grounded Power Supplies Floating ±70 ±90 ±500 nA max nA typ ±700 ±700 ±700 nA max ±50 ±50 ±50 µA typ 2.0 V min 0.8 V max VDD = 0 V, VSS = 0 V, GND = 0 V, VS = ±55 V, Ax = 0 V, see Figure 32 VDD = floating, VSS = floating, GND = 0 V, VS = ±55 V, Ax = 0 V, see Figure 32 DIGITAL INPUTS Input Voltage High, VINH Low, VINL Input Current, IINL or IINH ±0.7 ±1.1 Digital Input Capacitance, CIN Rev. 0 µA typ ±1.2 5.0 µA max pF typ - 3/33 - VIN = GND or VDD ADG5248F/ADG5249F データシート Parameter Output Voltage High, VOH Low, VOL +25°C −40°C to +85°C −40°C to +125°C 2.0 0.8 Unit Test Conditions/Comments V min V max DYNAMIC CHARACTERISTICS 1 Transition Time, tTRANSITION tON (EN) RL = 1 kΩ, CL = 35 pF 310 ns max VS = 10 V, see Figure 48 ns typ RL = 1 kΩ, CL = 35 pF 295 315 ns max VS = 10 V, see Figure 47 ns typ RL = 1 kΩ, CL = 35 pF 160 160 ns max VS = 10 V, see Figure 47 ns typ RL = 1 kΩ, CL = 35 pF ns min VS = 10 V, see Figure 46 ns typ RL = 1 kΩ, CL = 5 pF, see Figure 41 200 280 tOFF (EN) ns typ 305 210 290 105 120 Break-Before-Make Time Delay, tD 155 Overvoltage Response Time, tRESPONSE 90 90 115 Overvoltage Recovery Time, tRECOVERY 130 130 ns max 965 970 ns max 745 945 ns typ RL = 1 kΩ, CL = 5 pF, see Figure 42 Interrupt Flag Response Time, tDIGRESP 90 ns typ CL = 12 pF, see Figure 43 Interrupt Flag Recovery Time, tDIGREC 65 µs typ CL = 12 pF, see Figure 44 900 ns typ CL = 12 pF, RPULLUP = 1 kΩ, see Figure 45 Charge Injection, QINJ −0.8 pC typ VS = 0 V, RS = 0 Ω, CL = 1 nF, see Figure 49 Off Isolation −75 dB typ RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 39, worst case channel RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 38 Channel-to-Channel Crosstalk Adjacent Channels −75 dB typ Nonadjacent Channels −88 dB typ 0.005 % typ Total Harmonic Distortion Plus Noise, THD +N −3 dB Bandwidth RL = 10 kΩ, VS = 15 V p-p, f = 20 Hz to 20 kHz, see Figure 37 RL = 50 Ω, CL = 5 pF, see Figure 40 ADG5248F 190 MHz typ ADG5249F 320 MHz typ Insertion Loss 10.5 dB typ RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 40 CS (Off) 4 pF typ VS = 0 V, f = 1 MHz CD (Off) VS = 0 V, f = 1 MHz ADG5248F 13 pF typ ADG5249F 8 pF typ CD (On), CS (On) VS = 0 V, f = 1 MHz ADG5248F 19 pF typ ADG5249F 14 pF typ VDD = POSFV = +16.5 V; VSS = NEGFV = −16.5 V; GND = 0 V; digital inputs = 0 V, 5 V, or VDD POWER REQUIREMENTS Normal Mode IDD 1.15 IPOSFV 0.15 IDD + IPOSFV 2 IGND 0.75 ISS 0.45 mA typ INEGFV 0.2 mA typ ISS + INEGFV 0.8 1.25 Rev. 0 mA typ mA typ 2 mA max mA typ 1.25 0.85 - 4/33 - mA max mA max ADG5248F/ADG5249F データシート Parameter +25°C −40°C to +85°C −40°C to +125°C Unit Fault Mode IDD VS = ±55 V 1.4 mA typ IPOSFV 0.2 IDD + IPOSFV 2.2 mA typ IGND 0.9 ISS 0.45 mA typ INEGFV 0.2 mA typ ISS + INEGFV 1.0 2.3 mA max mA typ 1.6 1.7 VDD/VSS 1 Test Conditions/Comments mA max 1.1 mA max ±5 V min GND = 0 V ±22 V max GND = 0 V 設計上保証しますが、出荷テストは行いません。 ±20 V 両電源 特に指定がない限り、VDD = 20 V ± 10%、VSS = -20 V ± 10%、GND = 0 V、CDECOUPLING = 0.1 µF。 表 2. Parameter ANALOG SWITCH Analog Signal Range On Resistance, RON On-Resistance Match Between Channels, ∆RON On-Resistance Flatness, RFLAT(ON) Threshold Voltage, VT LEAKAGE CURRENTS Source Off Leakage, IS (Off) Drain Off Leakage, ID (Off) Channel On Leakage, ID (On), IS (On) FAULT Source Leakage Current, IS With Overvoltage Power Supplies Grounded or Floating Rev. 0 +25°C −40°C to +85°C −40°C to +125°C Unit Test Conditions/Comments VDD = +18 V, VSS = −18 V, see Figure 36 VDD to VSS 260 280 250 270 2.5 6 2.5 6 12.5 14 1.5 3.5 0.7 345 405 335 395 12 13 12 13 15 15 4 4 V Ω typ Ω max Ω typ Ω max Ω typ Ω max Ω typ Ω max Ω typ Ω max Ω typ Ω max V typ VS = ±15 V, IS = −1 mA VS = ±13.5 V, IS = −1 mA VS = ±15 V, IS = −1 mA VS = ±13.5 V, IS = −1 mA VS = ±15 V, IS = −1 mA VS = ±13.5 V, IS = −1 mA See Figure 28 nA typ VDD = +22 V, VSS = −22 V VS = ±15 V, VD = ∓15 V, see Figure 34 ±1 ±0.1 ±2 ±5 nA max nA typ VS = ±15 V, VD = ∓15 V, see Figure 34 ±1 ±0.3 ±1.5 ±5 ±10 ±20 ±25 nA max nA typ nA max ±0.1 ±66 µA typ ±25 µA typ - 5/33 - VS = VD = ±15 V, see Figure 35 VDD = 22 V, VSS = −22 V, GND = 0 V, VS = ±55 V, see Figure 33 VDD = 0 V or floating, VSS = 0 V or floating, GND = 0 V, Ax = 0 V or floating, VS = ±55 V, see Figure 32 ADG5248F/ADG5249F データシート Parameter +25°C −40°C to +85°C −40°C to +125°C Unit Test Conditions/Comments nA typ VDD = +22 V, VSS = −22 V, GND = 0 V, VS = ±55 V, see Figure 33 Drain Leakage Current, ID With Overvoltage ±10 ±2 ±2 ±2 µA max Power Supplies Grounded ±500 nA typ ±700 ±700 ±700 nA max Power Supplies Floating ±50 ±50 ±50 µA typ 2.0 V min 0.8 V max ±1.2 µA max VDD = 0 V, VSS = 0 V, GND = 0 V, VS = ±55 V, Ax = 0 V, see Figure 32 VDD = floating, VSS = floating, GND = 0 V, VS = ±55 V, Ax = 0 V, see Figure 32 DIGITAL INPUTS Input Voltage High, VINH Low, VINL Input Current, IINL or IINH ±0.7 µA typ ±1.1 Digital Input Capacitance, CIN 5.0 pF typ High, VOH 2.0 V min Low, VOL 0.8 V max VIN = GND or VDD Output Voltage DYNAMIC CHARACTERISTICS 1 Transition Time, tTRANSITION 230 335 tON (EN) Overvoltage Response Time, tRESPONSE Interrupt Flag Recovery Time, tDIGREC 155 155 RL = 1 kΩ, CL = 35 pF ns max VS = 10 V, see Figure 48 ns typ RL = 1 kΩ, CL = 35 pF ns max VS = 10 V, see Figure 47 ns typ RL = 1 kΩ, CL = 35 pF ns max VS = 10 V, see Figure 47 ns typ RL = 1 kΩ, CL = 35 pF 95 ns min VS = 10 V, see Figure 46 ns typ RL = 1 kΩ, CL = 5 pF, see Figure 41 105 105 ns max 1250 1400 75 820 1100 Interrupt Flag Response Time, tDIGRESP 340 175 105 Overvoltage Recovery Time, tRECOVERY 340 100 135 Break-Before-Make Time Delay, tD 340 225 325 tOFF (EN) ns typ 340 ns typ 75 RL = 1 kΩ, CL = 5 pF, see Figure 42 ns max ns typ CL = 12 pF, see Figure 43 65 µs typ CL = 12 pF, see Figure 44 1000 ns typ CL = 12 pF, RPULLUP = 1 kΩ, see Figure 45 Charge Injection, QINJ −1.2 pC typ VS = 0 V, RS = 0 Ω, CL = 1 nF, see Figure 49 Off Isolation −75 dB typ RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 39, worst case channel −75 dB typ RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 38 Channel-to-Channel Crosstalk Adjacent Channels Nonadjacent Channels Total Harmonic Distortion Plus Noise, THD + N −88 dB typ 0.005 % typ 190 MHz typ −3 dB Bandwidth ADG5248F RL = 10 kΩ, VS = 20 V p-p, f = 20 Hz to 20 kHz, see Figure 37 RL = 50 Ω, CL = 5 pF, see Figure 40 ADG5249F 320 MHz typ Insertion Loss 10.5 dB typ RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 40 CS (Off) 4 pF typ VS = 0 V, f = 1 MHz ADG5248F 13 pF typ ADG5249F 8 pF typ CD (Off) Rev. 0 VS = 0 V, f = 1 MHz - 6/33 - ADG5248F/ADG5249F データシート Parameter +25°C −40°C to +85°C −40°C to +125°C Unit CD (On), CS (On) Test Conditions/Comments VS = 0 V, f = 1 MHz ADG5248F 19 pF typ ADG5249F 14 pF typ VDD = POSFV = +22 V; VSS = NEGFV = −22 V; digital inputs = 0 V, 5 V, or VDD POWER REQUIREMENTS Normal Mode IDD 1.15 mA typ IPOSFV 0.15 IDD + IPOSFV 2 mA typ IGND 0.75 ISS 0.45 mA typ INEGFV 0.2 mA typ ISS + INEGFV 0.8 2 mA max mA typ 1.25 1.25 0.85 mA max mA max Fault Mode VS = ±55 V IDD 1.4 mA typ IPOSFV 0.2 mA typ IDD + IPOSFV 2.2 IGND 0.9 2.3 mA typ 1.6 ISS 0.45 INEGFV 0.2 ISS + INEGFV 1.0 1.7 mA max mA typ mA typ 1.1 VDD/VSS 1 mA max mA max ±5 V min GND = 0 V ±22 V max GND = 0 V 設計上保証しますが、出荷テストは行いません。 12 V 単電源 特に指定がない限り、VDD = 12 V ± 10%、VSS = 0 V、GND = 0 V、CDECOUPLING = 0.1 µF。 表 3. Parameter ANALOG SWITCH Analog Signal Range On Resistance, RON On-Resistance Match Between Channels, ∆RON On-Resistance Flatness, RFLAT(ON) Threshold Voltage, VT Rev. 0 +25°C −40°C to +85°C −40°C to +125°C 0 V to VDD 630 690 270 290 6 17 3 6.5 380 440 25 27 0.7 710 730 355 410 19 19 11 12 460 460 28 28 - 7/33 - Unit V Ω typ Ω max Ω typ Ω max Ω typ Ω max Ω typ Ω max Ω typ Ω max Ω typ Ω max V typ Test Conditions/Comments VDD = 10.8 V, VSS = 0 V, see Figure 36 VS = 0 V to 10 V, IS = −1 mA VS = 3.5 V to 8.5 V, IS = −1 mA VS = 0 V to 10 V, IS = −1 mA VS = 3.5 V to 8.5 V, IS = −1 mA VS = 0 V to 10 V, IS = −1 mA VS = 3.5 V to 8.5 V, IS = −1 mA See Figure 28 ADG5248F/ADG5249F データシート Parameter LEAKAGE CURRENTS Source Off Leakage, IS (Off) Drain Off Leakage, ID (Off) Channel On Leakage, ID (On), IS (On) FAULT Source Leakage Current, IS With Overvoltage Power Supplies Grounded or Floating Drain Leakage Current, ID With Overvoltage +25°C ±0.1 ±1 ±0.1 ±1 ±0.3 ±1.5 −40°C to +85°C −40°C to +125°C ±2 ±5 ±5 ±10 ±20 ±25 µA typ ±25 µA typ ±10 nA typ ±50 ±500 ±70 Power Supplies Floating ±700 ±50 ±700 ±50 Digital Input Capacitance, CIN Output Voltage High, VOH Low, VOL nA typ nA max nA typ nA max nA typ nA max ±63 Power Supplies Grounded DIGITAL INPUTS Input Voltage High, VINH Low, VINL Input Current, IINL or IINH Unit ±0.7 ±1.1 5.0 ±90 nA max nA typ ±700 ±50 nA max µA typ 2.0 0.8 V min V max µA typ µA max pF typ ±1.2 2.0 0.8 V min V max 165 ns typ Test Conditions/Comments VDD = 13.2 V, VSS = 0 V VS = 1 V/10 V, VD = 10 V/1 V, see Figure 34 VS = 1 V/10 V, VD = 10 V/1 V, see Figure 34 VS = VD = 1 V/10 V, see Figure 35 VDD = 13.2 V, VSS = 0 V, GND = 0 V, VS = ±55 V, see Figure 33 VDD = 0 V or floating, VSS = 0 V or floating, GND = 0 V, Ax = 0 V or floating, VS = ±55 V, see Figure 32 VDD = 13.2 V, VSS = 0 V, GND = 0 V, VS = ±55 V, see Figure 33 VDD = 0 V, VSS = 0 V, GND = 0 V, VS = ±55 V, Ax = 0 V, see Figure 32 VDD = floating, VSS = floating, GND = 0 V, VS = ±55 V, Ax = 0 V, see Figure 32 VIN = GND or VDD DYNAMIC CHARACTERISTICS 1 Transition Time, tTRANSITION 205 tON (EN) 200 tOFF (EN) 215 230 160 215 230 125 150 Break-Before-Make Time Delay, tD 100 Overvoltage Response Time, tRESPONSE 110 155 155 60 145 Overvoltage Recovery Time, tRECOVERY 655 ns max VS = 8 V, see Figure 48 ns typ RL = 1 kΩ, CL = 35 pF ns max VS = 8 V, see Figure 47 ns typ RL = 1 kΩ, CL = 35 pF ns max VS = 8 V, see Figure 47 ns typ RL = 1 kΩ, CL = 35 pF ns min VS = 8 V, see Figure 46 ns typ RL = 1 kΩ, CL = 5 pF, see Figure 41 145 145 ns max 720 765 ns max 500 RL = 1 kΩ, CL = 35 pF ns typ RL = 1 kΩ, CL = 5 pF, see Figure 42 Interrupt Flag Response Time, tDIGRESP 95 ns typ CL = 12 pF, see Figure 43 Interrupt Flag Recovery Time, tDIGREC 65 µs typ CL = 12 pF, see Figure 44 900 ns typ CL = 12 pF, RPULLUP = 1 kΩ, see Figure 45 Charge Injection, QINJ 0.2 pC typ VS = 6 V, RS = 0 Ω, CL = 1 nF, see Figure 49 Off Isolation −75 dB typ RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 39, worst case channel −75 dB typ −88 dB typ 0.044 % typ RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 38 Channel-to-Channel Crosstalk Adjacent Channels Nonadjacent Channels Total Harmonic Distortion Plus Noise, THD + N Rev. 0 - 8/33 - RL = 10 kΩ, VS = 6 V p-p, f = 20 Hz to 20 kHz, see Figure 37 ADG5248F/ADG5249F データシート Parameter +25°C −40°C to +85°C −40°C to +125°C Unit −3 dB Bandwidth ADG5248F ADG5249F Insertion Loss CS (Off) CD (Off) ADG5248F ADG5249F CD (On), CS (On) ADG5248F ADG5249F RL = 50 Ω, CL = 5 pF, see Figure 40 175 290 10.5 4 MHz typ MHz typ dB typ pF typ 14 8 pF typ pF typ 20 14 pF typ pF typ ISS INEGFV ISS + INEGFV Fault Mode IDD IPOSFV IDD + IPOSFV IGND ISS INEGFV ISS + INEGFV VDD = 13.2 V; VSS = 0 V; digital inputs = 0 V, 5 V, or VDD 1.15 0.15 2 0.75 1.4 0.3 0.2 0.65 2 1.4 0.7 mA typ mA typ mA max mA typ mA max mA typ mA typ mA max VS = ±55 V 1.4 0.2 2.2 0.9 1.6 0.45 0.2 1.0 2.3 1.7 1.1 8 44 VDD 1 RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 40 VS = 6 V, f = 1 MHz VS = 6 V, f = 1 MHz VS = 6 V, f = 1 MHz POWER REQUIREMENTS Normal Mode IDD IPOSFV IDD + IPOSFV IGND Test Conditions/Comments mA typ mA typ mA max mA typ mA max mA typ mA typ mA max V min V max Digital inputs = 5 V VS = ±55 V, VD = 0 V GND = 0 V GND = 0 V 設計上保証しますが、出荷テストは行いません。 36 V 単電源 特に指定がない限り、VDD = 36 V ± 10%、VSS = 0 V、GND = 0 V、CDECOUPLING = 0.1 µF。 表 4. Parameter +25°C −40°C to +85°C −40°C to +125°C Unit 0 V to VDD V ANALOG SWITCH VDD = 32.4 V, VSS = 0 V, see Figure 36 Analog Signal Range On Resistance, RON Ω typ 310 335 415 480 270 335 395 7 16 18 11 12 6.5 Rev. 0 - 9/33 - VS = 0 V to 30 V, IS = −1 mA Ω max Ω typ 3 VS = 4.5 V to 28 V, IS = −1 mA Ω max Ω typ 3 VS = 0 V to 30 V, IS = −1 mA Ω max Ω typ 250 On-Resistance Match Between Channels, ∆RON Test Conditions/Comments Ω max VS = 4.5 V to 28 V, IS = −1 mA ADG5248F/ADG5249F データシート Parameter +25°C On-Resistance Flatness, RFLAT(ON) −40°C to +85°C −40°C to +125°C 62 70 85 100 3.5 Test Conditions/Comments Ω typ VS = 0 V to 30 V, IS = −1 mA Ω max Ω typ 1.5 Threshold Voltage, VT Unit 4 4 0.7 VS = 4.5 V to 28 V, IS = −1 mA Ω max V typ LEAKAGE CURRENTS See Figure 28 VDD = 39.6 V, VSS = 0 V Source Off Leakage, IS (Off) ±0.1 ±1 Drain Off Leakage, ID (Off) nA typ ±2 ±5 ±0.1 ±1 Channel On Leakage, ID (On), IS (On) nA typ ±5 ±10 ±0.3 ±1.5 ±25 VS = 1 V/30 V, VD = 30 V/1 V, see Figure 34 nA max nA typ ±20 VS = 1 V/30 V, VD = 30 V/1 V, see Figure 34 nA max VS = VD = 1 V/30 V, see Figure 35 nA max FAULT Source Leakage Current, IS With Overvoltage ±58 µA typ VDD = 39.6 V, VSS = 0 V, GND = 0 V, VS = +55 V, −40 V, see Figure 33 Power Supplies Grounded or Floating ±25 µA typ VDD = 0 V or floating, VSS = 0 V or floating, GND = 0 V, Ax = 0 V or floating, VS = ±55 V, see Figure 32 ±10 nA typ VDD = 39.6 V, VSS = 0 V, GND = 0 V, VS = +55 V, −40 V, see Figure 33 Drain Leakage Current, ID With Overvoltage ±50 Power Supplies Grounded ±70 ±90 ±500 Power Supplies Floating nA max nA typ ±700 ±700 ±700 nA max ±50 ±50 ±50 µA typ 2.0 V min 0.8 V max VDD = 0 V, VSS = 0 V, GND = 0 V, VS = ±55 V, Ax = 0 V, see Figure 32 VDD = floating, VSS = floating, GND = 0 V, VS = ±55 V, Ax = 0 V, see Figure 32 DIGITAL INPUTS Input Voltage High, VINH Low, VINL Input Current, IINL or IINH ±0.7 µA typ ±1.1 Digital Input Capacitance, CIN ±1.2 VIN = VGND or VDD µA max 5.0 pF typ High, VOH 2.0 V min Low, VOL 0.8 V max Output Voltage DYNAMIC CHARACTERISTICS 1 Transition Time, tTRANSITION 195 255 tON (EN) 285 190 245 tOFF (EN) ns typ 275 270 280 105 135 Break-Before-Make Time Delay, tD 110 Overvoltage Response Time, tRESPONSE 60 145 145 60 80 Overvoltage Recovery Time, tRECOVERY Rev. 0 85 2100 2200 1400 1900 Interrupt Flag Response Time, tDIGRESP 85 VS = 18 V, see Figure 48 ns typ RL = 1 kΩ, CL = 35 pF ns max VS = 18 V, see Figure 47 ns typ RL = 1 kΩ, CL = 35 pF ns max VS = 18 V, see Figure 47 ns typ RL = 1 kΩ, CL = 35 pF ns min VS = 18 V, see Figure 46 ns typ RL = 1 kΩ, CL = 5 pF, see Figure 41 ns max ns typ 85 RL = 1 kΩ, CL = 5 pF, see Figure 42 ns max ns typ - 10/33 - RL = 1 kΩ, CL = 35 pF ns max CL = 12 pF, see Figure 43 ADG5248F/ADG5249F データシート Parameter −40°C to +85°C −40°C to +125°C Unit Test Conditions/Comments 65 µs typ CL = 12 pF, see Figure 44 1600 ns typ CL = 12 pF, RPULLUP = 1 kΩ, see Figure 45 Charge Injection, QINJ −1.2 pC typ VS = 18 V, RS = 0 Ω, CL = 1 nF, see Figure 49 Off Isolation −75 dB typ RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 39, worst case channel −75 dB typ Interrupt Flag Recovery Time, tDIGREC +25°C RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 38 Channel-to-Channel Crosstalk Adjacent Channels Nonadjacent Channels Total Harmonic Distortion Plus Noise, THD + N −88 dB typ 0.007 % typ 200 MHz typ −3 dB Bandwidth ADG5248F RL = 10 kΩ, VS = 18 V p-p, f = 20 Hz to 20 kHz, see Figure 37 RL = 50 Ω, CL = 5 pF, see Figure 40 ADG5249F 320 MHz typ Insertion Loss 10.5 dB typ CS (Off) 4 pF typ CD (Off) RL = 50 Ω, CL = 5 pF, f = 1 MHz, see Figure 40 VS = 18 V, f = 1 MHz VS = 18 V, f = 1 MHz ADG5248F 13 pF typ ADG5249F 7 pF typ ADG5248F 18 pF typ ADG5249F 12 pF typ CD (On), CS (On) VS = 18 V, f = 1 MHz POWER REQUIREMENTS VDD = 39.6 V; VSS = 0 V; digital inputs = 0 V, 5 V, or VDD Normal Mode IDD 1.15 mA typ IPOSFV 0.15 mA typ IDD + IPOSFV 2 IGND 0.75 1.4 2 mA max mA typ 1.4 mA max ISS 0.3 mA typ INEGFV 0.2 mA typ ISS + INEGFV 0.65 0.7 mA max VS = +55 V, −40 V Fault Mode IDD 1.4 IPOSFV 0.2 IDD + IPOSFV 2.2 IGND 1 mA typ 2.3 mA max 1.7 mA max 0.9 1.6 ISS 0.45 INEGFV 0.2 ISS + INEGFV 1.0 VDD mA typ mA typ mA typ mA typ 1.1 mA max 8 V min GND = 0 V 44 V max GND = 0 V 設計上保証しますが、出荷テストは行いません。 Rev. 0 - 11/33 - ADG5248F/ADG5249F データシート チャンネルあたりの連続電流、Sx1、D または Dx 表 5. Parameter 25°C 85°C 125°C Unit Test Conditions/Comments ADG5248F, θJA = 112.6°C/W 27 16 8 mA max VS = VSS to VDD − 4.5 V 16 11 7 mA max VS = VSS to VDD ADG5249F, θJA = 112.6°C/W 1 20 13 8 mA max VS = VSS to VDD − 4.5 V 12 8 6 mA max VS = VSS to VDD Sx は ADG5248F では S1~S8 ピンで、ADG5249F では S1A~S4A ピンと S1B~S4B ピンです。 Rev. 0 - 12/33 - ADG5248F/ADG5249F データシート 絶対最大定格 特に指定のない限り、TA = 25 °C。 表 6. Parameter Rating VDD to VSS VDD to GND VSS to GND POSFV to GND NEGFV to GND Sx Pins Sx to VDD or VSS VS to VD D or Dx Pins1 48 V −0.3 V to +48 V −48 V to +0.3 V −0.3 V to VDD + 0.3 V VSS − 0.3 V to + 0.3 V −55 V to +55 V 80 V 80 V NEGFV − 0.7 V to POSFV + 0.7 V or 30 mA, whichever occurs first GND − 0.7 V to 48 V or 30 mA, whichever occurs first 72.5 mA (pulsed at 1 ms, 10% duty cycle maximum) Data2 + 15% GND − 0.7 V to 6 V or 30 mA, whichever occurs first 1 mA Digital Inputs Peak Current, Sx, D, or Dx Pins Continuous Current, Sx, D, or Dx Pins Digital Outputs D or Dx Pins, Overvoltage State, Load Current Operating Temperature Range Storage Temperature Range Junction Temperature Thermal Impedance, θJA (4-Layer Board) Reflow Soldering Peak Temperature, Pb-Free 同時に複数の絶対最大定格条件を適用することはできません。 ESD の注意 −40°C to +125°C −65°C to +150°C 150°C 112.6°C/W As per JEDEC J-STD-020 1 D ピンと Dx ピンの過電圧は内部ダイオードでクランプされます。電流は、 規定された最大定格に制限してください。 2 表 5 を参照してください。 Rev. 0 上記の絶対最大定格を超えるストレスを加えるとデバイスに恒 久的な損傷を与えることがあります。この規定はストレス定格 の規定のみを目的とするものであり、この仕様の動作のセク ションに記載する規定値以上での製品動作を定めたものではあ りません。製品を長時間絶対最大定格状態に置くと製品の信頼 性に影響を与えます。 - 13/33 - ESD(静電放電)の影響を受けやすいデバイスで す。電荷を帯びたデバイスや回路ボードは、検知さ れないまま放電することがあります。本製品は当社 独自の特許技術である ESD 保護回路を内蔵してはい ますが、デバイスが高エネルギーの静電放電を被っ た場合、損傷を生じる可能性があります。したがっ て、性能劣化や機能低下を防止するため、ESD に対 する適切な予防措置を講じることをお勧めします。 ADG5248F/ADG5249F データシート ピン配置およびピン機能説明 A1/F1 A0/F0 1 20 EN/F2 2 19 A2 VSS 3 18 GND S2 5 ADG5248F 17 VDD TOP VIEW (Not to Scale) 16 S5 S3 6 15 S6 S4 7 14 S7 D 87 13 S8 NEGFV 9 12 POSFV SF 10 11 FF 13072-003 S1 4 図 3. ADG5248F のピン配置 表 7. ADG5248F のピン機能説明 ピン番号 記号 説明 1 A0/F0 ロジック・コントロール入力(A0)。表 8 を参照してください。 デコーダ・ピン (F0)。このピンと特定の故障ピン (SF)を組み合わせて使用して、故障状態の入力を表示します。表 9 を 参照してください。 2 EN/F2 アクティブ・ハイ・デジタル入力 (EN)。このピンがロー・レベルのとき、デバイスはディスエーブルされるため、すべ てのスイッチがオフになります。このピンがハイ・レベルのとき、Ax ロジック入力によりオンになるスイッチが指定さ れます。 デコーダ・ピン (F2)。このピンと特定の故障ピン (SF)を組み合わせて使用して、故障状態の入力を表示します。表 9 を 参照してください。 3 VSS 負電源電位。 4 S1 過電圧保護されたソース・ピン 1。このピンは、入力または出力に設定することができます。 5 S2 過電圧保護されたソース・ピン 2。このピンは、入力または出力に設定することができます。 6 S3 過電圧保護されたソース・ピン 3。このピンは、入力または出力に設定することができます。 7 S4 過電圧保護されたソース・ピン 4。このピンは、入力または出力に設定することができます。 8 D ドレイン・ピン。このピンは、入力または出力に設定することができます。 9 NEGFV 負の故障電圧。このピンから過電圧保護レベルを決定する負電源電圧を供給します。セカンダリ電源を使用しない場合 は、このピンを VSS に接続してください。 10 SF 特定故障デジタル出力。このピンはデバイスが通常動作のときハイ・レベル (弱い内部プルアップ抵抗、公称 3 V 出力) を出力し、特定のピンで故障状態が検出されたとき、表 9 に示すように F0、F1、F2 の状態に応じてロー・レベルを出 力します。 11 FF 故障フラグ・デジタル出力。このピンは、デバイスの通常動作ではハイ・レベルを出力し、いずれかの Sx 入力で故障状 態が発生するとロー・レベルを出力します。FF ピンには小さいプルアップ抵抗が内蔵されているため、複数のデバイス を含む大きなモジュールに対して複数の信号を 1 本の割込みにまとめることができます。 12 POSFV 正の故障電圧。このピンから過電圧保護レベルを決定する正電源電圧を供給します。セカンダリ電源を使用しない場合 は、このピンを VDD に接続してください。 13 S8 過電圧保護されたソース・ピン 8。このピンは、入力または出力に設定することができます。 14 S7 過電圧保護されたソース・ピン 7。このピンは、入力または出力に設定することができます。 15 S6 過電圧保護されたソース・ピン 6。このピンは、入力または出力に設定することができます。 16 S5 過電圧保護されたソース・ピン 5。このピンは、入力または出力に設定することができます。 17 VDD 正電源電位。 18 GND グラウンド・リファレンス(0 V)。 19 A2 ロジック・コントロール入力。 20 A1/F1 ロジック・コントロール入力(A1)。表 8 を参照してください。 デコーダ・ピン (F1)。このピンと特定の故障ピン (SF)を組み合わせて使用して、故障状態の入力を表示します。表 9 を 参照してください。 Rev. 0 - 14/33 - ADG5248F/ADG5249F データシート 表 8. ADG5248F スイッチ選択の真理値表 A2 A1 A0 EN On Switch X1 0 0 0 0 1 1 1 1 X1 0 0 1 1 0 0 1 1 X1 0 1 0 1 0 1 0 1 0 1 1 1 1 1 1 1 1 None S1 S2 S3 S4 S5 S6 S7 S8 1 X は don’t care。 表 9. ADG5248F 故障診断出力の真理値表 State of Specific Flag (SF) with Control Inputs (F2, F1, F0) Switch in Fault1 0, 0, 0 0, 0, 1 0, 1, 0 0, 1, 1 1, 0, 0 1, 0, 1 1, 1, 0 1, 1, 1 State of the Fault Flag (FF) None S1 S2 S3 S4 S5 S6 S7 S8 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 0 0 0 0 0 0 0 0 1 複数のスイッチが故障する場合があります。詳細については、アプリケーション情報のセクションを参照してください。 Rev. 0 - 15/33 - ADG5248F/ADG5249F データシート A0/F0 1 20 A1/F1 EN/F2 2 19 GND VSS 3 18 VDD S2A 5 ADG5249F 17 S1B TOP VIEW (Not to Scale) 16 S2B S3A 6 15 S3B S4A 7 14 S4B DA 87 13 DB NEGFV 9 12 POSFV SF 10 11 FF 13072-005 S1A 4 図 4. ADG5249F のピン配置 表 10. ADG5249F のピン機能説明 ピン番号 記号 説明 1 A0/F0 ロジック・コントロール入力(A0)。表 11 を参照してください。 デコーダ・ピン (F0)。このピンと特定の故障ピン (SF)を組み合わせて使用して、故障状態の入力を表示します。表 12 を 参照してください。 2 EN/F2 アクティブ・ハイ・デジタル入力 (EN)。このピンがロー・レベルのとき、デバイスはディスエーブルされるため、すべ てのスイッチがオフになります。このピンがハイ・レベルのとき、Ax ロジック入力によりオンになるスイッチが指定さ れます。 デコーダ・ピン (F2)。このピンと特定の故障ピン (SF)を組み合わせて使用して、故障状態の入力を表示します。表 12 を 参照してください。 負電源電位。 3 VSS 4 S1A 過電圧保護されたソース・ピン 1A。このピンは、入力または出力に設定することができます。 5 S2A 過電圧保護されたソース・ピン 2A。このピンは、入力または出力に設定することができます。 6 S3A 過電圧保護されたソース・ピン 3A。このピンは、入力または出力に設定することができます。 7 S4A 過電圧保護されたソース・ピン 4A。このピンは、入力または出力に設定することができます。 8 DA ドレイン・ピン A。入力または出力に設定することができます。 9 NEGFV 負の故障電圧。このピンから過電圧保護レベルを決定する負電源電圧を供給します。セカンダリ電源を使用しない場合 は、このピンを VSS に接続してください。 10 SF 特定故障デジタル出力。このピンはデバイスが通常動作のときハイ・レベル (弱い内部プルアップ抵抗、公称 3 V 出力) を出力し、特定のピンで故障状態が検出されたとき、表 12 に示すように F0、F1、F2 の状態に応じてロー・レベルを出 力します。 11 FF 故障フラグ・デジタル出力。このピンは、デバイスの通常動作ではハイ・レベルを出力し、いずれかの Sx 入力で故障状 態が発生するとロー・レベルを出力します。FF ピンには小さいプルアップ抵抗が内蔵されているため、複数のデバイス を含む大きなモジュールに対して複数の信号を 1 本の割込みにまとめることができます。 12 POSFV 正の故障電圧。このピンから過電圧保護レベルを決定する正電源電圧を供給します。セカンダリ電源を使用しない場合 は、このピンを VDD に接続してください。 13 DB ドレイン・ピン B。入力または出力に設定することができます。 14 S4B 過電圧保護されたソース・ピン 4B。このピンは、入力または出力に設定することができます。 15 S3B 過電圧保護されたソース・ピン 3B。このピンは、入力または出力に設定することができます。 16 S2B 過電圧保護されたソース・ピン 2B。このピンは、入力または出力に設定することができます。 17 S1B 過電圧保護されたソース・ピン 1B。このピンは、入力または出力に設定することができます。 18 VDD 正電源電位。 19 GND グラウンド・リファレンス(0 V)。 20 A1/F1 ロジック・コントロール入力(A1)。表 11 を参照してください。 デコーダ・ピン (F1)。このピンと特定の故障ピン (SF)を組み合わせて使用して、故障状態の入力を表示します。表 12 を 参照してください。 Rev. 0 - 16/33 - ADG5248F/ADG5249F データシート 表 11. ADG5249F スイッチ選択の真理値表 A1 A0 EN On Switch Pair X1 0 0 1 1 X1 0 1 0 1 0 1 1 1 1 None S1x S2x S3x S4x 1 X は don’t care。 表 12. ADG5249F 故障診断出力の真理値表 State of Specific Flag (SF) with Control Inputs (F2, F1, F0) Switch in Fault1 0, 0, 0 0, 0, 1 0, 1, 0 0, 1, 1 1, 0, 0 1, 0, 1 1, 1, 0 1, 1, 1 State of the Fault Flag (FF) None S1A S2A S3A S4A S1B S2B S3B S4B 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 0 0 0 0 0 0 0 0 1 複数のスイッチが故障する場合があります。詳細については、アプリケーション情報のセクションを参照してください。 Rev. 0 - 17/33 - ADG5248F/ADG5249F データシート 代表的な性能特性 1400 TA = 25°C ±22V ±20V 1000 ±18V ±16.5V ±15.0V ±13.5V 800 600 400 200 800 600 400 –10 –5 0 5 15 10 20 25 0 –15 –9 –6 –3 0 3 6 9 12 15 VS, VD (V) 図 5. VS、VD の関数としての RON、両電源 図 8. 様々な温度での VS、VD の関数としての RON ±15 V 両電源 1200 1400 TA = 25°C 13.2V 12.0V 10.8V VDD = +20V VSS = –20V +125°C +85°C +25°C –40°C 1200 ON RESISTANCE (Ω) 1000 –12 13072-108 –15 13072-105 –20 VS, VD (V) 800 600 400 200 1000 800 600 400 200 0 2 4 6 10 8 12 14 VS, VD (V) 0 –20 13072-106 0 –10 –5 0 5 10 15 20 VS, VD (V) 図 6. VS、VD の関数としての RON、12 V 単電源 図 9. 様々な温度での VS、VD の関数としての RON ±20 V 両電源 1200 1400 TA = 25°C 39.6V 36.0V 32.4V VDD = 12V VSS = 0V +125°C +85°C +25°C –40°C 1200 ON RESISTANCE (Ω) 1000 –15 13072-109 ON RESISTANCE (Ω) 1000 200 0 –25 ON RESISTANCE (Ω) VDD = +15V VSS = –15V +125°C +85°C +25°C –40°C 1200 ON RESISTANCE (Ω) ON RESISTANCE (Ω) 1200 800 600 400 1000 800 600 400 200 0 5 10 15 20 25 30 35 VS, VD (V) 40 0 13072-107 0 0 4 6 8 10 12 VS, VD (V) 図 7. VS、VD の関数としての RON、36 V 単電源 Rev. 0 2 図 10. 様々な温度での VS、VD の関数としての RON 12 V 単電源 - 18/33 - 13072-110 200 ADG5248F/ADG5249F データシート 1400 1.5 1000 1.0 LEAKAGE CURRENT (nA) 1200 ON RESISTANCE (Ω) VDD = 12V VSS = 0V VBIAS = 1V, 10V VDD = 36V VSS = 0V +125°C +85°C +25°C –40°C 800 600 400 0.5 0 –0.5 IS (OFF) + – IS (OFF) – + IS, ID (ON) + + 0 4 8 12 16 20 24 28 32 36 VS, VD (V) –1.0 13072-111 0 0 20 40 60 80 100 120 TEMPERATURE (°C) 図 14. リーク電流の温度特性、12 V 単電源 図 11. 様々な温度での VS、VD の関数としての RON 36 V 単電源 2.5 3 VDD = +15V 2.0 VSS = –15V VBIAS = ±10V VDD = 36V VSS = 0V 2 VBIAS = 1V, 30V 1.5 1.0 0.5 0 –0.5 –1.0 ID (OFF) + – ID (OFF) – + IS, ID (ON) – – –2.0 20 40 60 –1 –2 80 100 120 TEMPERATURE (°C) 0 100 120 LEAKAGE CURRENT (nA) 5 0 –1 ID (OFF) + – ID (OFF) – + IS, ID (ON) – – IS (OFF) + – IS (OFF) – + IS, ID (ON) + + 40 60 4 3 2 VS = –30V VS = +30V VS = –55V VS = +55V 1 80 100 120 TEMPERATURE (°C) 0 13072-113 LEAKAGE CURRENT (nA) 80 VDD = +15V VSS = –15V –3 0 20 40 60 80 100 120 TEMPERATURE (°C) 図 13. リーク電流の温度特性、±20 V 両電源 Rev. 0 60 6 1 20 40 図 15. リーク電流の温度特性、36 V 単電源 VDD = +20V VSS = –20V VBIAS = ±15V 0 20 TEMPERATURE (°C) 3 –2 ID (OFF) + – ID (OFF) – + IS, ID (ON) – – –4 図 12. リーク電流の温度特性、±15 V 両電源 2 IS (OFF) + – IS (OFF) – + IS, ID (ON) + + 図 16. 過電圧リーク電流の温度特性、±15 V 両電源 - 19/33 - 13072-116 0 0 –3 13072-112 IS (OFF) + – IS (OFF) – + IS, ID (ON) + + –1.5 1 13072-115 LEAKAGE CURRENT (nA) LEAKAGE CURRENT (nA) ID (OFF) + – ID (OFF) – + IS, ID (ON) – – 13072-114 200 ADG5248F/ADG5249F データシート 0 6 VDD = +20V VSS = –20V OFF ISOLATION (dB) 5 4 3 2 VS = –30V VS = +30V VS = –55V VS = +55V 20 –80 –100 40 60 80 100 120 TEMPERATURE (°C) –140 1k 1M 100M 10M 1G FREQUENCY (Hz) 図 17. 過電圧リーク電流の温度特性、±20 V 両電源 図 20. オフ時アイソレーションの周波数特性、±15 V 両電源 0 6 ADJACENT CHANNELS NONADJACENT CHANNELS, COMMON DRAIN NONADJACENT CHANNELS, SEPARATE DRAIN VDD = 12V VSS = 0V –20 5 VDD = +15V VSS = –15V TA = 25°C –40 CROSSTALK (dB) 4 3 2 –60 –80 –100 VS = –30V VS = +30V VS = –55V VS = +55V 1 –120 0 0 20 40 60 80 100 120 TEMPERATURE (°C) –140 10k 13072-118 LEAKAGE CURRENT (nA) 100k 10k 13072-120 0 0 –60 –120 13072-117 1 –40 100k 1M 10M 100M 1G FREQUENCY (Hz) 13072-121 LEAKAGE CURRENT (nA) VDD = +15V VSS = –15V TA = 25°C –20 図 21. クロストークの周波数特性、±15 V 両電源 図 18. 過電圧リーク電流の温度特性、12 V 単電源 6 6 VDD = 36V VSS = 0V 4 CHARGE INJECTION (pC) 4 3 2 VS = –30V VS = +40V VS = –40V VS = +55V 20 –2 –4 –6 TA = 25°C 40 60 80 100 120 TEMPERATURE (°C) VDD = 36V, VSS = 0V VDD = 12V, VSS = 0V –10 0 5 10 15 20 VS (V) 図 19. 過電圧リーク電流の温度特性、36 V 単電源 Rev. 0 0 –8 0 0 2 25 30 35 40 13072-122 1 13072-119 LEAKAGE CURRENT (nA) 5 図 22. 電源電圧(VS)対チャージ・インジェクション、単電源 - 20/33 - ADG5248F/ADG5249F データシート 8 –9 6 –10 ADG5249F ADG5248F –11 CHARGE INJECTION (pC) 4 –12 BANDWIDTH (dB) 2 0 –2 –4 –13 –14 –15 –16 –17 –6 VDD = +20V, VSS = –20V VDD = +15V, VSS = –15V –15 –10 –5 0 5 10 15 20 VS (V) VDD = +15V VSS = –15V TA = 25°C –20 10k 13072-123 –10 –20 –19 100M 10M 1M 100k 1G FREQUENCY (Hz) 13072-126 –18 TA = 25°C –8 図 26. 帯域幅の周波数特性 図 23. 電源電圧(VS)対チャージ・インジェクション、両電源 280 0 VDD = +15V VSS = –15V TA = 25°C –20 260 VDD VDD VDD VDD = +12V, = +36V, = +15V, = +20V, VSS VSS VSS VSS = 0V = 0V = –15V = –20V 240 tTRANSITION (ns) ACPSRR (dB) –40 –60 –80 220 190 180 –100 100k 1M 10M 100M 1G FREQUENCY (Hz) 140 –40 13072-124 –120 10k –20 20 40 60 80 100 120 100 120 TEMPERATURE (°C) 図 24. ACPSRR の周波数特性、±15 V 両電源 0.06 0 13072-127 160 図 27. tTRANSITION の温度特性 0.9 LOAD = 10kΩ TA = 25°C 0.8 THRESHOLD VOLTAGE, VT (V) 0.05 THD + N (%) 0.04 0.03 VDD VDD VDD VDD 0.02 = +12V, = +36V, = +15V, = +20V, VSS VSS VSS VSS = 0V, VS = +6V p-p = 0V, VS = +18V p-p = –15V, VS = +15V p-p = –20V, VS = +20V p-p 0.7 0.6 0.5 0.4 0.3 0.2 0.01 0 5 10 15 FREQUENCY (kHz) 20 0 –40 13072-125 0 0 20 40 60 80 TEMPERATURE (°C) 図 25. THD + N の周波数特性 Rev. 0 –20 図 28. 閾値電圧 (VT)の温度特性 - 21/33 - 13072-128 0.1 ADG5248F/ADG5249F データシート TA = 25°C VDD = +10V VSS = –10V T 20 SIGNAL VOLTAGE (V p-p) VS POSFV DRAIN 2 NEGFV 16 12 8 DISTORTIONLESS OPERATING REGION CH2 10V CH4 10V 1µs T 2.5GS/s A CH1 –10.0ns 100k POINTS 15.2V 0 13072-129 CH1 10V CH3 10V 1 図 31. 大信号電圧トラッキングの周波数特性 図 29. 正の過電圧に対するドレイン出力応答 T POSF DRAIN 2 NEGFV CH2 10V CH4 10V 1µs T 2.5GS/s A CH1 –10.0ns 100k POINTS –15.6V 13072-130 VS CH1 10V CH3 10V 図 30. 負の過電圧に対するドレイン出力応答 Rev. 0 10 FREQUENCY (MHz) - 22/33 - 100 13072-131 4 ADG5248F/ADG5249F データシート テスト回路 VDD = VSS = GND = 0V VDD IS ID A D/Dx 0.1µF A 13072-040 RL 10kΩ VS VDD S2/S2x A RL 10kΩ |VS| > |VDD| OR |VSS| VS GND 13072-039 A D/Dx VOUT RL 50Ω D/Dx RL 50Ω ID IS NETWORK ANALYZER VSS S1/S1x 図 32. 電源オフ時のスイッチ・リーク Sx VSS 0.1µF VOUT VS CHANNEL-TO-CHANNEL CROSSTALK = 20 log 13072-038 Sx 図 38. チャンネル間クロストーク 図 33. スイッチ過電圧リーク VDD ADG5248F* IS (OFF) S1 A VSS 0.1µF 0.1µF ID (OFF) D A VDD Sx S8 A NETWORK ANALYZER VSS VS 13072-035 *SIMILAR CONNECTION FOR ADG5249F. 50Ω 50Ω Ax VD VS D/Dx VIN RL 50Ω GND VOUT OFF ISOLATION = 20 log ADG5248F* S1 NC A 図 39.オフ時アイソレーション S8 VD VDD NC = NO CONNECT *SIMILAR CONNECTION FOR ADG5249F. 13072-036 VS VSS 0.1µF 0.1µF VDD 図 35.オン時リーク NETWORK ANALYZER VSS 50Ω Sx Ax VS V D/Dx VIN Sx D/Dx RL 50Ω GND 13072-034 IDS RON = V/IDS INSERTION LOSS = 20 log 図 36.オン抵抗 図 40.帯域幅 VSS 0.1µF 0.1µF VDD AUDIO PRECISION VSS RS Sx VS V p-p Ax D/Dx GND RL 10kΩ VOUT 13072-042 VIN 図 37. THD + N Rev. 0 - 23/33 - VOUT VOUT WITH SWITCH VOUT WITHOUT SWITCH 13072-041 A VDD VS ID (ON) D S2 VS VOUT 13072-037 図 34.オフ時リーク ADG5248F/ADG5249F データシート VDD VSS 0.1µF 0.1µF POSFV 0.1µF SOURCE VOLTAGE (VS) VDD VSS Sx 0V VS tRESPONSE VD D/Dx CL 5pF ADG5248F/ ADG5249F POSFV RL 1kΩ OTHER SOURCE/ DRAIN PINS GND OUTPUT × 0.5 OUTPUT (VD) NEGFV POSFV POSFV + 0.5V NEGFV 0.1µF 13072-043 0V NOTES 1. THE OUTPUT PULLS TO VDD WITHOUT A 1kΩ RESISTOR (INTERNAL 40kΩ PULL-UP RESISTOR TO THE SUPPLY RAIL DURING A FAULT). 図 41. 過電圧応答時間 tRESPONSE VDD VSS 0.1µF 0.1µF POSFV + 0.5V SOURCE VOLTAGE (VS) 0V NEGFV 0.1µF VDD VSS Sx NEGFV POSFV POSFV 0.1µF VD D/Dx CL 5pF VS ADG5248F/ ADG5249F tRECOVERY OUTPUT (VD) RL 1kΩ OTHER SOURCE/ DRAIN PINS POSFV × 0.5 GND 13072-044 0V NOTES 1. THE OUTPUT STARTS FROM THE POSFV CLAMP LEVEL WITHOUT A 1kΩ RESISTOR (INTERNAL 40kΩ PULL-UP RESISTOR TO THE POSFV SUPPLY RAIL DURING A FAULT). 図 42. 過電圧回復時間 tRECOVERY VDD VSS 0.1µF 0.1µF POSFV + 0.5V SOURCE VOLTAGE (VS) NEGFV 0.1µF VDD VSS Sx VS 0V NEGFV POSFV POSFV 0.1µF D/Dx OTHER SOURCE/ DRAIN PINS ADG5248F/ ADG5249F tDIGRESP xF OUTPUT (VxF) GND 0.1VOUT *INCLUDES TRACK CAPACITANCE 図 43. 割込みフラグ応答時間 tDIGRESP Rev. 0 - 24/33 - 13072-058 0V CL* 12pF ADG5248F/ADG5249F データシート VDD VSS 0.1µF 0.1µF NEGFV 0.1µF POSFV + 0.5V SOURCE VOLTAGE (VS) VDD VSS Sx VS NEGFV POSFV POSFV 0.1µF D/Dx OTHER SOURCE PINS 0V ADG5248F/ ADG5249F xF tDIGREC CL* 12pF 0.9VOUT OUTPUT (VxF) 0V 13072-056 GND *INCLUDES TRACK CAPACITANCE 図 44. 割込みフラグ回復時間 tDIGREC VDD VSS 0.1µF 0.1µF POSFV + 0.5V SOURCE VOLTAGE (VS) NEGFV 0.1µF VDD VSS Sx VS NEGFV POSFV POSFV 0.1µF D/Dx OTHER SOURCE/ DRAIN PINS 0V 5V RPULLUP 1kΩ ADG5248F/ ADG5249F tDIGREC OUTPUT xF 5V CL* 12pF 3V OUTPUT (VxF) 13072-057 GND 0V *INCLUDES TRACK CAPACITANCE 図 45. 割込みフラグ回復時間 tDIGREC、1 kΩ プルアップ抵抗 VSS VDD 0.1µF 0.1µF 3V VDD ADDRESS DRIVE (VIN) VSS A0 S1 VS A1 VIN 0V S2 TO S7 A2 S8 80% ADG5248F* 80% OUTPUT 2.0V OUTPUT D EN GND 1kΩ 35pF *SIMILAR CONNECTION FOR ADG5249F. 図 46. ブレーク・ビフォア・メーク時間遅延 tD Rev. 0 - 25/33 - 13072-045 tD ADG5248F/ADG5249F データシート VSS VDD 0.1µF 0.1µF 3V VDD ENABLE DRIVE (VIN) VSS A0 50% 50% S1 VS A1 S2 TO S8 0V A2 tON (EN) ADG5248F* tOFF (EN) OUTPUT 0.9VOUT D EN OUTPUT VIN 35pF 1kΩ GND 13072-046 0.1VOUT *SIMILAR CONNECTION FOR ADG5249F. 図 47. イネーブル遅延、tON (EN)、tOFF (EN) VSS VDD 0.1µF 3V ADDRESS DRIVE (VIN) 0.1µF tr < 20ns tf < 20ns 50% VSS VDD 50% A0 S1 0V VS1 A1 VIN S2 TO S7 A2 tTRANSITION tTRANSITION VS8 S8 90% ADG5248F* D EN 2.0V OUTPUT OUTPUT GND 1kΩ 35pF 13072-047 90% *SIMILAR CONNECTION FOR ADG5249F. 図 48. アドレス―出力間のスイッチング時間 tTRANSITION VSS VDD 0.1µF 0.1µF VSS VDD 3V A0 A1 VIN A2 ADG5248F* VOUT QINJ = CL × ΔVOUT RS ΔVOUT S1 D EN GND VS VOUT CL 1nF *SIMILAR CONNECTION FOR ADG5249F. 図 49. チャージ・インジェクション QINJ Rev. 0 - 26/33 - 13072-048 VIN ADG5248F/ADG5249F データシート 用語 tON (EN) デジタル・コントロール入力から出力スイッチ・オンまでの遅 延(図 47 参照)。 IDD 正の電源電流。 ISS 負の電源電流。 tOFF (EN) デジタル・コントロール入力から出力スイッチ・オフまでの遅 延(図 47 参照)。 IPOSFV 正のセカンダリ電源電流。 tTRANSITION あるアドレス状態から別のアドレス状態へ切り替わるときのデ ジタル入力の 50%/90%ポイントとスイッチ・オン状態との間の 遅延時間。 INEGFV 負のセカンダリ電源電流。 VD、VS それぞれ D ピンまたは Dx ピンと Sx ピンのアナログ電圧。 tD あるアドレス状態から別のアドレス状態へ切り替わるときの両 スイッチの 90%ポイント間で測定したオフ時間。 RON D ピンまたは Dx ピンと Sx ピンの間の抵抗。 ∆RON 任意の 2 チャンネル間の RON の差。 tDIGRESP FF ピンがロー・レベル (0.3 V)になるために要する時間で、ソー ス・ピン電圧が電源電圧を 0.5 V 上回ることにより測定される。 RFLAT(ON) 仕様で規定されたアナログ信号範囲におけるオン抵抗の最大値 と最小値の差として定義される平坦性。 tDIGREC FF ピンがハイ・レベルに戻るために要する時間で、Sx ピン電 圧が電源電圧 + 0.5 V を下回ることにより測定される。 IS (Off) スイッチ・オフ時のソース・リーク電流。 tRESPONSE ソース電圧が電源電圧を 0.5 V 上回ってから、ドレイン電圧が ピーク電圧の 50%を下回るまでの遅延。 ID (Off) スイッチ・オフ時のドレイン・リーク電流。 tRESPONSE (EN) イネーブル・ピンのアサートから、故障中のスイッチに対して ドレインが POSFV または NEGFV の 90%へ到達するまでの遅延。 ID (On)、IS (On) スイッチ・オン時のチャンネル・リーク電流。 VINL ロジック 0 の最大入力電圧。 tRECOVERY Sx ピンの過電圧が電源電圧 + 0.5 V を下回ってから、ドレイン 電圧が 0 V から電圧の 50%を上回るまでの遅延。 VINH ロジック 1 の最小入力電圧。 オフ・アイソレーション オフ状態のスイッチを通過する不要信号の大きさ。 IINL、IINH デジタル入力のそれぞれロー・レベルおよびハイ・レベルでの 入力電流。 チャージ・インジェクション スイッチング時にデジタル入力からアナログ出力へ伝達される グリッチ・インパルスの大きさ。 CD (Off) スイッチ・オフ時のドレイン容量。グラウンドを基準として測 定。 CS (Off) スイッチ・オフ時のソース容量。グラウンドを基準として測定。 チャンネル間クロストーク 寄生容量に起因して 1 つのチャンネルから別のチャンネルに混 入する不要信号の大きさ。 CD (On)、CS (On) スイッチ・オン時の容量。グラウンドを基準として測定。 挿入損失 スイッチのオン抵抗に起因する損失。 CIN デジタル入力容量。 −3 dB 帯域幅 出力が 3 dB 減衰する周波数。 Rev. 0 - 27/33 - ADG5248F/ADG5249F データシート AC 電源変動除去比(ACPSRR) 出力信号振幅の変調振幅に対する比。ACPSRR は、電源電圧ピ ンに現れるノイズとスプリアス信号がスイッチ出力へ混入する のを防止するデバイスの能力を表す。デバイスの DC 電圧が、 0.62 V p-p の正弦波で変調される。 VT 過電圧保護回路が機能を開始する電圧閾値(図 28 参照)。 全高調波歪み + ノイズ (THD + N) 高調波振幅と信号ノイズの和の基本波に対する比。 オン応答 オン状態にあるスイッチの周波数応答。 Rev. 0 - 28/33 - ADG5248F/ADG5249F データシート 動作原理 スイッチ・アーキテクチャ ADG5248F/ADG5249F の各チャンネルは、N チャンネル DMOS (NDMOS)トランジスタと P チャンネル DMOS (PDMOS) トランジ スタの並列ペアから構成されています。この構造は、全信号範囲 で優れた性能を提供します。ADG5248F/ADG5249F チャンネル は、POSFV~NEGFV の電圧を持つ入力信号を加えた場合、標準 的なスイッチとして動作します。例えば、オン抵抗が 250 Ω (typ)で、スイッチの開閉は該当するアドレス・ピンから制御さ れます。 追加の内部回路を使うと、ソース・ピン(Sx)の電圧を POSFV お よび NEGFV と比較することにより、過電圧入力をスイッチに 検出させることができます。信号がセカンダリ電源電圧を電圧 閾値 VT だけ上回ると信号は過電圧と見なされます。閾値電圧は 0.7 V (typ)ですが、0.8 V (−40°C 動作)~0.6 V (+125°C 動作)の範囲 を持つことができます。VT の動作温度による変化については、 図 28 を参照してください。 ソース入力に加えることができる最大電圧は+55 V または−55 V です。デバイスが 25 V 以上の単電源で動作する場合、最大負信 号レベルは減少します。80 V 最大定格を満たすため、VDD = +25 V での−55 V から VDD = +40 V での−40 V へ減少します。製造プロ セスで形成される構造により、チャンネルはオープン時のス イッチ間電圧 80 V に耐えることができます。これらの過電圧制 限は、電源の有無によらず適用されます。 POSFV ESD PROTECTION ESD Sx D/Dx 過電圧状態では、ソース・ピンを流れるリーク電流は数十 μA に制限されます。ソース・ピンが選択されない場合、ドレイ ン・ピンに流れるリーク電流は数 nA になりますが、ソースが 選択されると、ピンは電源レール電圧で駆動されます。ドレイ ン・ピンを電源レールで駆動するデバイスは、約 40 kΩ のイン ピーダンスを持ちます。このため D ピンまたは Dx ピン電流は、 負荷短絡状態で約 1 mA に制限されます。また、この内部イン ピーダンスは、故障時に必要とされる電圧レベルでドレイン・ ピンを駆動するために必要な最小外付け負荷抵抗も決定します。 過電圧イベントが発生した場合、過電圧入力の影響を受けない チャンネルは、クロストークの増加なく通常動作を続けます。 ESD 性能 ドレイン・ピンにはセカンダリ電源レールに接続された ESD 保 護ダイオードが内蔵されており、これらのピンの電圧はセカン ダリ電源電圧 (POSFV と NEGFV) を超えることはできません。 ソース・ピンには、電源電圧レベルに関係なく信号電圧が±55 V に達することができるようにする特別な ESD 保護機能が内蔵 されています。いずれかのソース入力が±55 V を超えると、デ バイスの ESD 保護回路が損傷を受けることがあります。スイッ チ・チャンネルの概要については図 50 を参照してください。 トレンチ・アイソレーション ADG5248F/ADG5249F では、各スイッチの NDMOS トランジス タと PDMOS トランジスタの間に絶縁酸化物層(トレンチ)が設け てあります。ジャンクションで絶縁されたスイッチ内の複数の トランジスタ間に発生する寄生ジャンクションがなくなるため、 いかなる場合でもラッチアップのないスイッチが得られます。 ESD Ax SWITCH DRIVER LOGIC BLOCK NDMOS PDMOS P-WELL N-WELL NEGFV 13072-049 FAULT DETECTOR 図 50. スイッチ・チャンネルと制御機能 Rev. 0 - 29/33 - TRENCH BURIED OXIDE LAYER HANDLE WAFER 図 51. トレンチ・アイソレーション 13072-050 ソース・ピン (Sx)で過電圧状態が検出されると、デジタル・ロ ジック状態とは無関係に、スイッチは自動的にオープンします。 ソース・ピンは高インピーダンスになって、スイッチに電流が 流れないようにします。故障中のソース・ピンが選択されると、 ドレイン・ピンは越された電源電圧で駆動されます。例えば、 ソース電圧が POSFV を超える場合、ドレイン出力は POSFV で 駆動されます。ソース電圧が NEGFV を超える場合、ドレイン出 力は NEGFV で駆動されます。図 29 では、スイッチが完全にオ フになるまで、ドレイン・ピン電圧がソース・ピン電圧に追従 するように見えます。その後、ドレイン・ピンは 1 kΩ 負荷抵抗 により GND に駆動されます。そうでない場合は POSFV 電源で 駆動されます。ドレインの最大電圧は内蔵 ESD ダイオードによ り制限され、出力電圧が放電するレートは、ピンの負荷に依存 します。 ADG5248F/ADG5249F データシート +22V 0V –22V +22V ‒55V +55V S1 VDD GND VSS ADG5248F NEGFV POSFV と NEGFV は常に必要なセカンダリ電源であり、過電圧 保護機能が起動されるレベルを設定します。POSFV には 4.5 V ~VDD の電源を、NEGFV には VSS~0 V の電源を、それぞれ供給 することができます。セカンダリ電源を使用しない場合は、 POSFV ピンと NEGFV ピンを VDD (POSFV)と VSS (NEGFV)に接 続する必要があります。過電圧保護機能がプライマリ電源電圧 を制御します。ソース入力での電圧が POSFV または NEGFV を VT だけ上回ると、スイッチがオフになります。デバイスに電源 が加わっていない場合は、スイッチはオフ状態を維持します。 スイッチ入力はデジタル入力状態に無関係に高インピーダンス を維持し、選択されるとドレインは POSFV または NEGFV で駆 動されます。ソース・ピンと電源ピンの間の 80 V 制限を満たす かぎり、電源入力あり状態および電源入力なし状態で、+55 V お よび-55 V までの信号レベルが阻止されます。 POSFV ユーザー定義の故障保護機能 S2 S3 D S8 1-OF-8 DECODER A1 A2 EN 13072-051 A0 0V +5V 図 52. 過電圧状態の ADG5248F パワーオン保護機能 パワーオフ保護機能 スイッチがオン状態であるためには、次の条件を満たす必要が あります。 電源入力がないとき、スイッチはオフ状態を維持し、スイッチ 入力は高インピーダンスになります。この状態は、電流が生じ ないようにして、スイッチまたはダウンストリーム回路に対す る損傷を防止します。スイッチ出力は、仮想的な断線として機 能します。 • • • • プライマリ電源は VDD~VSS ≥ 8 V である必要があります。 POSFV に対しては、セカンダリ電源は 4.5 V~VDD である 必要があり、NEGFV に対しては、セカンダリ電源は VSS ~0 V である必要があります。 NEGFV − VT < 入力信号 < POSFV + VT デジタル・ロジック・コントロール入力によりスイッチを 選択済み スイッチがオンになると、セカンダリ電源レールまでの信号レ ベルが通過します。 スイッチは、POSFV または NEGFV を閾値電圧(VT)だけ上回る アナログ入力に応答してオフになります。絶対入力電圧制限値 は−55 V および +55 V で、ソース・ピンと電源レール間の 80 V 制限を維持します。スイッチは、ソース・ピンの電圧が POSFV ~NEGFV の範囲に戻るまでオフを維持します。 ±15 V の両電源を使う場合の故障応答時間 (tRESPONSE)は 90 ns (typ) で、故障回復時間 (tRECOVERY) は 745 ns です。これらは、電源電圧 と出力負荷条件により変わります。 スイッチ・チャンネル間の最大ストレスは 80 V です。このため、 故障状態ではこの制限に注意する必要があります。 例えば、デバイスが図 52 に示すマルチプレクス構成にあるケー スを考えます。 • VDD/VSS および POSFV/NEGFV = ±22 V、S1 = +22 V、S1 を 選択 • S2 に−55 V 故障、S3 に+55 V 故障をそれぞれ設定。 • S2―D 間電圧 = +22 V − (−55 V) = +77 V。 • S3―D 間電圧= 55 V− 22 V = 33 V。 これらの計算はすべてデバイスの仕様を満たしています。すな わち、オン・ソース入力では 55 V の最大故障、オフ・スイッ チ・チャンネル間は最大 80 V です。 Rev. 0 VDDとVSS 電源が0 Vであるかフローティングであるかに無関係 に、スイッチはオフ状態を維持します。正しい動作のためには、 常にGND リファレンスが存在する必要があります。電源入力が ない状態で、±55 Vまでの信号レベルが阻止されます。 デジタル入力保護機能 ADG5248F/ADG5249F は、電源入力なしでデバイスへ入力され るデジタル信号に耐えることができます。デバイスに電源入力 がない場合、デジタル・ロジック信号の状態に無関係にスイッ チはオフ状態を維持します。 デジタル入力は、最大 44 V の正側故障に対して保護されていま すが、負側過電圧に対して保護されていません。GND に接続さ れた ESD 保護ダイオードは、デジタル入力にあります。 過電圧割込みフラグ ADG5248F/ADG5249F のソース入力電圧が連続的にモニタされ て、スイッチ状態がアクティブ・ローのデジタル出力ピン FF で 表示されます。 FF ピン電圧は、ソース入力ピンが故障状態にあるか否かを表示 します。FF ピン出力は、すべてのソース・ピンが通常動作範囲 内にある場合、公称 3 V です。いずれかのソース・ピン電圧が、 セカンダリ電源電圧を VT だけ上回ると、FF 出力は 0.8 V より低 くなります。 特定故障デジタル出力ピン SF を使って、故障状態にある入力を デコードしてください。SF ピンは、表 9 と表 12 に示す F0、F1、 F3 のピン状態に応じて、特定ピンで故障状態が検出されると 0.8 V より低い電圧を出力します。 - 30/33 - ADG5248F/ADG5249F データシート アプリケーション情報 両電源ソリューションの例を図 53 に示します。ADP7118 と ADP7182 を使って、ADP5070 デュアル・スイッチング・レギュ レータ出力からクリーンな正電源と負電源を生成することができ ます。これらの電源を使って、代表的なシグナル・チェーン内 で ADG5248F、ADG5249F、アンプ、および/または高精度コン バータに電源を供給することができます。 電源レール +16V デバイスの正常動作を保証するためには、プライマリ電源とセ カンダリ電源に 0.1 µF のデカップリング・コンデンサが必要で す。これらを同じ電源から駆動する場合は、1 セットの 0.1 µF デカップリング・コンデンサで十分です。 セカンダリ電源 (POSFV と NEGFV) は、故障保護機能を動作さ せるために必要な電流を供給するため、低インピーダンス電源 である必要があります。したがって、抵抗分圧器とバッファを 使ってプライマリ電源から生成することができます。 セカンダリ電源レール (POSFV と NEGFV) はプライマリ電源レー ル (VDD と VSS)を超えることはできません。これは信号がスイッ チを通過してしまうことを防止するためです。 ADG5248F/ADG5249F は、±5 V~±22 V の両電源で動作するこ とができます。VDD と VSS の電源は対称である必要はありませ んが、VDD と VSS の範囲は 44 V を超えることはできません。ま た、ADG5248F/ADG5249F は VSS を GND に接続した 8 V~44 V の単電源で動作することもできます。 ADG5248F/ADG5249F デバイスは、±15 V、±20 V、+12 V 、 +36 V の電源範囲で仕様が規定されています。 電源シーケンシング保護 デバイスの電源入力がないとき、スイッチ・チャンネルはオー プンを維持します。デバイスに損傷を与えることなく、−55 V~ +55 V の信号を加えることができます。電源が接続され、かつ 適切なデジタル制御信号がアドレス・ピンに入力され、さらに 信号が通常動作範囲内にある場合にのみ、スイッチ・チャンネ ルが閉じます。外部コネクタと敏感な部品の間に ADG5248F/ ADG5249F を配置すると、電源電圧が使用可能になる前に信号 をソース・ピンに入力するシステムで保護機能を実現できます。 ADP7118 LDO 12V INPUT +15V ADP5070 –16V ADP7182 LDO –15V 13072-052 スイッチとマルチプレクサの過電圧保護ファミリーは、計装用、 工業用、車載用、航空宇宙用、さらに過電圧信号が存在し、か つその過電圧信号以後もシステムが動作を維持しなければなら ないその他の厳しい環境に対して、強固なソリューションを提 供します。 図 53. 両電源ソリューション 表 13. 推奨パワーマネジメント・デバイス Product Description ADP5070 1 A/0.6 A, dc-to-dc switching regulator with independent positive and negative outputs 20 V, 200 mA, low noise, CMOS LDO 40 V, 200 mA, low noise, CMOS LDO −28 V, −200 mA, low noise, linear regulator ADP7118 ADP7142 ADP7182 高電圧サージ除去 ADG5248F/ADG5249Fは、非常に高い電圧でのアプリケーショ ンを対象にしていません。トランジスタの最大動作電圧は80 V です。入力にブレークダウン電圧を超える過電圧が印加される 可 能性 のあるア プリ ケーショ ンで は、過渡 電圧 サプレッ サ (TVS)または同等品を使用してください。 インテリジェントな故障検出 ADG5248F/ADG5249F のデジタル出力ピン FF は、マイクロプロ セッサまたは制御システムとインターフェースすることができ、 割込みフラグとして使用することができます。この機能は、デバ イスの状態および接続先システムの状態のリアルタイム診断情 報を提供します。 制御システムはデジタル割込み FF を使って、次のような動作を 開始することができます。 信号範囲 プライマリ電源がチャンネルのオン抵抗プロフィールを決定し、 セカンダリ電源が信号範囲を決定します。VDD とVSS より低い POSFVとNEGFVの電圧を使うと、必要とされる信号はデバイス のフル信号能力の中央の平坦なオン抵抗を利用することができま す。 • • 電源の推奨事項 起動シーケンス時に敏感なシステムの場合、フラグのアクティ ブ・ロー動作を使うと、ADG5248F または ADG5249F がパワー オンになり、かつすべての入力電圧が動作開始前に通常動作範 囲内に収まるようにすることをシステムが保証できるようにな ります。 アナログ・デバイセズは、大部分の高性能シグナル・チェーン の条件を満たす広範囲なパワーマネジメント製品を提供してい ます。 • 過電圧故障源に対する調査を開始します 過電圧状態に対する応答としてクリティカル・システムを シャットダウンします データ・レコーダを使って、これらイベント時のデータを 信頼度が低いか、または仕様外としてマーキングします FF ピンは内部抵抗で弱くプルアップされているため、複数のデ バイスを含む大きなモジュールに対して複数の信号を 1 本の割 込みにまとめることができます。 1 kΩ のプルアップ抵抗を使うと、回復時間 tDIGREC を 65 µs (typ) から 900 ns へ短縮することができます。 Rev. 0 - 31/33 - ADG5248F/ADG5249F データシート 特定故障デジタル出力ピン SF を使って、故障状態にある入力を デコードしてください。SF ピンは、表 9 と表 12 に示す F0、F1、 F2 の各ピン状態に応じて、特定ピンで故障状態が検出されると 0.8 V より低い電圧を出力します。また、この特定故障機能はス イッチがディスエーブル (EN ピンがロー・レベル)されていると きにも機能します。このため、ドレイン出力に故障を接続する ことなく、故障状態をチェックすることができます。 Rev. 0 高電圧、高周波の信号 図 31 に、ADG5248F/ADG5249F が対応できる電圧範囲と周波数 を示します。VSS~VDD のフル信号範囲を持つ信号に対しては、 周波数を 1 MHz より低く維持してください。所望周波数が 1 MHz を超える場合は、信号インテグリティを維持するため信号 範囲を適切に小さくしてください。 - 32/33 - ADG5248F/ADG5249F データシート 外形寸法 6.60 6.50 6.40 20 11 4.50 4.40 4.30 6.40 BSC 10 1 PIN 1 0.65 BSC 1.20 MAX 0.15 0.05 COPLANARITY 0.10 0.30 0.19 0.20 0.09 SEATING PLANE 8° 0° 0.75 0.60 0.45 COMPLIANT TO JEDEC STANDARDS MO-153-AC 図 54. 20 ピン薄型シュリンク・スモール・アウトライン・パッケージ[TSSOP] (RU-20) 寸法: mm オーダー・ガイド Model 1 Temperature Range Package Description Package Option ADG5248FBRUZ ADG5248FBRUZ-RL7 −40°C to +125°C −40°C to +125°C 20-Lead Thin Shrink Small Outline Package [TSSOP] 20-Lead Thin Shrink Small Outline Package [TSSOP] RU-20 RU-20 ADG5249FBRUZ ADG5249FBRUZ-RL7 −40°C to +125°C −40°C to +125°C 20-Lead Thin Shrink Small Outline Package [TSSOP] 20-Lead Thin Shrink Small Outline Package [TSSOP] RU-20 RU-20 1 Z = RoHS 準拠製品。 Rev. 0 - 33/33 -