PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト プ ロ グ ラ マ ブル シ ス テムオ ン チ ッ プ (PSoC®) 概要 PSoC® 4 は、 ARM® Cortex™-M0 CPU を内蔵 し たプ ロ グ ラ マ ブル組み込みシ ス テム コ ン ト ロー ラ ー フ ァ ミ リ 用、 拡張可能かつ再 設定可能な プ ラ ッ ト フ ォ ーム アーキテ ク チ ャ です。 プ ログ ラ ム可能かつ再設定可能なアナログ ブ ロ ッ ク と デジ タ ル ブ ロ ッ ク を柔 軟な自動配線で組み合わせて形成 さ れます。こ のプ ラ ッ ト フ ォ ーム アーキテ ク チ ャ に基づいた PSoC 4200M デバイ ス フ ァ ミ リ は、 マ イ ク ロ コ ン ト ロー ラ ー と デジ タ ル プ ログ ラ マ ブル ロ ジ ッ ク、 プ ログ ラ マ ブル アナログ、 プ ログ ラ マ ブル相互接続、 高性能アナ ロ グ - デジ タ ル変換 (ADC)、 コ ンパレー タ モー ド 付きのオペア ン プ、 標準通信 と タ イ ミ ング ペ リ フ ェ ラルを組み合わせて構成 さ れ ます。 新 し いア プ リ ケーシ ョ ンや設計ニーズ と し て、 PSoC 4200M 製品には PSoC4 プ ラ ッ ト フ ォ ームの メ ンバー と の完全な互換 性があ り ます。 プ ログ ラ マ ブル アナログ と デジ タ ル サブ シ ス テムによ り 、設計には柔軟性があ り 、 イ ン フ ィ ール ド (in-field) チ ュ ー ニ ン グ も可能です。 特長 32 ビ ッ ト MCU サブ シ ス テム セグ メ ン ト LCD ド ラ イ ブ ■ シ ングル サイ クルの乗算に対応 し た 48MHz ARM Cortex-M0 CPU ■ 読み出 し 加速装置を備えた 128kB ま での フ ラ ッ シ ュ ■ 最大 16kB の SRAM ■ DMA エ ン ジ ン ■ あ ら ゆる ピ ン での LCD ド ラ イ ブ ( コ モ ン またはセグ メ ン ト ) ■ デ ィ ープ ス リ ープ モー ド での動作に対応、 ピ ン ご と に 4 ビ ッ ト メモリ シ リ アル通信 ■ プ ロ グ ラ マ ブルな アナ ロ グ サブ シ ス テム I2C、 SPI、 または UART 機能を備えた 4 個の独立 し た、 実行 時に再設定可能なシ リ アル通信ブ ロ ッ ク (SCB) ■ デ ィ ープ ス リ ープ モー ド で超低電流レ ベルにおいて動作す る 4 個のオペア ン プ ■ すべてのオペア ン プには、 リ コ ン フ ィ ギ ュ レーシ ョ ン可能な 高電流ピ ン駆動、 高帯域幅内部駆動、 ADC 入力バ ッ フ ァ リ ン グ、 すべてのピ ンへの入力接続が可能 と な る柔軟な接続正を 持つ コ ンパレー タ モー ド があ り ます。 ■ ■ 任意のピ ン での汎用または静電容量セ ン シ ング用途向けの 4 個の電流 DAC (IDAC) 8 個の 16 ビ ッ ト タ イ マー/カ ウン タ ー パルス幅変調器 (TCPWM) ブ ロ ッ ク ■ 中央揃え、 エ ッ ジ、 および疑似ラ ン ダム モー ド ■ デ ィ ープ ス リ ープ モー ド で動作する 2 個の低消費電力 コ ンパ レー タ ■ ■ 12 ビ ッ ト SAR ADC ( 変換速度が 1Msps) モー タ ー ド ラ イ ブや他の高信頼性デジ タ ル ロ ジ ッ ク ア プ リ ケーシ ョ ン用のキル (Kill) 信号のコ ンパレー タ ベースの ト リ ガー ■ タ イ ミ ン グお よびパルス幅の変調 パ ッ ケージ オプ シ ョ ン プ ロ グ ラ マ ブルなデジ タ ル サブ シ ス テム ■ 4 個のプ ログ ラ マ ブルな ロ ジ ッ ク ブ ロ ッ ク ( 汎用デジ タ ル ブ ロ ッ ク、 または UDB と 呼ばれる )、 それぞれが 8 個のマ ク ロ セル と 8 ビ ッ ト のデー タ パス を持つ ■ サイ プ レ スが提供 し た周辺機器ラ イ ブ ラ リ 、 ユーザー定義の ス テー ト マシ ン、 Verilog 入力 低電圧 1.71V ~ 5.5V で動作 ■ ス ト ッ プ モー ド 時 : 20nA 電流で GPIO ウ ェ イ ク ア ッ プが有効 ■ ハイバネー ト と デ ィ ープ ス リ ープ モー ド によ り 、 復帰時間 と 電力 と を ト レー ド オ フ 可能 ■ 68 ピ ン QFN、 ピ ッ チ幅 : 広/狭の 64 ピ ン TQFP、 48 ピ ン TQFP パ ッ ケージ ■ 最大 55 のプ ログ ラ ム可能な GPIO ■ GPIO ピ ンは CapSense、 LCD、 アナログ、 またはデジ タ ル に対応 ■ 駆動モー ド 、 駆動力、 およびスルーレー ト は設定可能 PSoC Creator の設計環境 ■ 統合開発環境 (IDE) が回路図デザイ ンの組み込み、 内蔵を提 供 ( アナログ と デジ タ ル自動配線に対応 ) ■ すべての機能固定かつプ ログ ラ ム可能なペ リ フ ェ ラル向けの ア プ リ ケーシ ョ ン プ ロ グ ラ ミ ン グ イ ン タ ー フ ェ ース (API) コ ンポーネ ン ト 静電容量セ ン シ ン グ ■ サイ プ レ スの静電容量シグマ - デル タ (CSD) 技術がク ラ ス最 高の SNR (>5:1) および耐水性を提供 ■ サイ プ レ スが提供 し た ソ フ ト ウ ェ ア コ ンポーネ ン ト が静電 容量セ ン シ ングの設計を簡易化 ■ ハー ド ウ ェ ア自動チ ュ ーニ ング (SmartSense™) Cypress Semiconductor Corporation 文書番号 : 001-96607 Rev. *A • 産業向け と 車載向けネ ッ ト ワーキング用の 2 個の独立 し た CAN ブ ロ ッ ク 業界標準のツール と の互換性 ■ 198 Champion Court 回路図のエ ン ト リ 後、 開発が ARM に基づいた業界標準の開 発ツールで行 う こ と が可能 • San Jose, CA 95134-1709 • 408-943-2600 改訂日 2015 年 7 月 10 日 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 詳細情報 サイ プ レ スは、 www.cypress.com に大量のデー タ を掲載 し てい る ため、 ユーザーは こ れ ら の情報に基づいてデザイ ンに適切な PSoC デバ イ ス を選択す る こ と がで き、 デバ イ ス を デザ イ ン に迅速で効果的に統合する こ と も で き ます。 リ ソ ースの総合 リ ス ト について は、 知識ベース記事 「KBA86521, How to Design with PSoC 3, PSoC 4, and PSoC 5LP」 を参照 し て く だ さ い。 以下は、 PSoC 4 の 要約です。 ■ ■ ■ 概要 : PSoC ポー ト フ ォ リ オ、 PSoC ロー ド マ ッ プ 製品セ レ ク タ : PSoC 1、 PSoC 3、 PSoC 4、 PSoC 5LP また、 PSoC Creator にはデバイ ス選択ツールが装備 さ れてい ます。 ア プ リ ケーシ ョ ン ノ ー ト : サイ プ レ スは、 基本レ ベルか ら 高 度な レ ベルま での様々な ト ピ ッ ク に触れる大量の PSoC ア プ リ ケーシ ョ ン ノ ー ト を提供 し ます。 以下は、 PSoC 4 入門用 の推奨ア プ リ ケーシ ョ ン ノ ー ト です。 ❐ AN79953: Getting Started With PSoC 4 ❐ AN88619: PSoC 4 Hardware Design Considerations ❐ AN86439: Using PSoC 4 GPIO Pins ❐ AN57821: Mixed Signal Circuit Board Layout ❐ AN81623: Digital Design Best Practices ❐ AN73854: Introduction To Bootloaders ❐ AN89610: ARM Cortex Code Optimization 技術 リ フ ァ レ ン ス マニ ュ アル (TRM) : ❐ アーキテ ク チ ャ TRM: PSoC 4 のすべての機能ブ ロ ッ ク を説 明 し ます。 ❐ レ ジ ス タ TRM: すべての PSoC 4 レ ジ ス タ を説明 し ます。 ■ 開発キ ッ ト : ❐ CY8CKIT-042、PSoC 4 Pioneer Kit は、使いやす く て安い開 発プ ラ ッ ト フ ォ ームです。 こ のキ ッ ト には、 Arduino™ 準拠 シー ド お よび Digilent® Pmod™ ド ー タ ー カ ー ド 用 コ ネ ク タ を搭載 し ています。 ❐ CY8CKIT-049 は、 超低 コ ス ト のプ ロ ト タ イ プ プ ラ ッ ト フ ォ ームで、 サン プ リ ング PSoC 4 デバイ スの低 コ ス ト の 代替です。 ❐ CY8CKIT-001 は、 PSoC 1、 PSoC 3、 PSoC 4、 または PSoC 5LP フ ァ ミ リ のデバイ スのいずれかの共通開発プ ラ ッ ト フ ォ ームです。 MiniProg3 デバイ スは、 フ ラ ッ シ ュのプ ログ ラ ミ ン グ と デバ ッ グ用のイ ン タ ー フ ェ ース を提供 し ます。 ■ PSoC Creator PSoC Creator は無料の Windows ベースの統合設計環境 (IDE) です。 こ れを使っ て、 PSoC 3、 PSoC 4、 および PSoC 5LP ベース のシ ス テムのハー ド ウ ェ ア と フ ァ ームウ ェ ア を同時設計する こ と がで き ます。 100 以上の事前検証済みで量産使用が可能な PSoC Component をサポー ト し ている従来の使い慣れた回路図キ ャ プ チ ャ を使っ て設計 し ています。 Component デー タ シー ト の リ ス ト を参照 し て く だ さ い。 PSoC Creator によ り 、 以下の こ と がで き ます。 1. 主な設計ワー ク スペースにア イ コ ン を ド ラ ッ グ ア ン ド ド 3. コ ン フ ィ ギ ュ レーシ ョ ン ツールを使 っ て、 コ ンポーネ ン ト ロ ッ プ し て、 ハー ド ウ ェ ア シ ス テム デザイ ン を内蔵 を設定 2. PSoC Creator IDE の C コ ンパイ ラ を使用 し てア プ リ ケー 4. 100 以上の コ ンポーネ ン ト ラ イ ブ ラ リ を用意 シ ョ ンの フ ァ ームウ ェ ア と PSoC ハー ド ウ ェ ア を相互 設計 5. Component デー タ シー ト を レ ビ ュ ー 図 1. PSoC Creator のマルチセ ンサー プ ロ ジ ェ ク ト 例 文書番号 : 001-96607 Rev. *A ページ 2/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 目次 PSoC 4200M ブ ロ ッ ク図 ................................................... 4 機能の説明 .......................................................................... 5 CPU および メ モ リ サブ シ ス テム ................................ 5 シ ス テム リ ソ ース ....................................................... 5 アナログ ブ ロ ッ ク数 ................................................... 6 プ ログ ラ マ ブルなデジ タ ル ......................................... 7 固定機能デジ タ ル ........................................................ 8 GPIO ........................................................................... 9 特殊機能ペ リ フ ェ ラル ................................................ 9 ピ ン配置 ........................................................................... 10 電源 .................................................................................. 14 非安定化外部電源 ...................................................... 14 安定化外部電源 ......................................................... 14 開発サポー ト .................................................................... 15 資料 ........................................................................... 15 オ ン ラ イ ン ................................................................ 15 ツール ........................................................................ 15 電気的仕様 ........................................................................ 16 絶対最大定格 ............................................................. 16 文書番号 : 001-96607 Rev. *A デバイ ス レ ベルの仕様 ............................................. 16 アナログ ペ リ フ ェ ラル ............................................. 20 デジ タ ル ペ リ フ ェ ラル ............................................. 25 メ モ リ ........................................................................ 27 シ ス テム リ ソ ース ..................................................... 28 注文情報 ........................................................................... 32 型番の命名規則 ......................................................... 33 パ ッ ケージ ........................................................................ 34 略語 .................................................................................. 37 本書の表記法 .................................................................... 39 測定単位 .................................................................... 39 変更履歴 ........................................................................... 40 セールス、 ソ リ ュ ーシ ョ ンおよび法律情報 ..................... 41 ワール ド ワ イ ド な販売 と 設計サポー ト ..................... 41 製品 ........................................................................... 41 PSoC® ソ リ ュ ーシ ョ ン ............................................ 41 サイ プ レ ス開発者コ ミ ュ ニ テ ィ ................................ 41 テ ク ニ カル サポー ト ................................................. 41 ページ 3/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト PSoC 4200M ブ ロ ッ ク図 CPU Subsystem PSoC4200M 32-bit AHB-Lite SW D/TC SPCIF Cortex M0 48 MHz FLASH 128 KB SRAM 16 KB ROM 8 KB DataWire/ DMA FAST MUL NVIC, IRQMX Read Accelerator SRAM Controller ROM Controller Initiator/MMIO System Resources Test DFT Logic DFT Analog SMX CTBm 2x OpAmp x2 x4 WCO UDB 2x CAN ... 2x LP Comparator x1 UDB LCD SAR ADC (12-bit) Programmable Digital 4x SCB-I2C/SPI/UART Programmable Analog 2x Capsense Reset Reset Control XRES Peripheral Interconnect (MMIO) PCLK 8x TCPWM Clock Clock Control W DT IMO ILO System Interconnect (Multi Layer AHB) Peripherals IOSS GPIO (8x ports) Power Sleep Control W IC POR LVD REF BOD PW RSYS NVLatches Port Interface & Digital System Interconnect (DSI) High Speed I/O Matrix Power Modes Active/Sleep Deep Sleep Hibernate 49x GPIO, 6x GPIO _OVT IO Subsystem PSoC 4200M デバイ スは、 ハー ド ウ ェ ア と フ ァ ームウ ェ アの両 方のプ ログ ラ ミ ング、 テ ス ト 、 デバ ッ グ処理、 および配線の幅 広いサポー ト に対応 し ています。 ARM シ リ アル ワ イヤ デバ ッ グ (SWD) イ ン タ ー フ ェ ースは、デ バイ スのすべてのプ ログ ラ ミ ング と デバ ッ グ機能に対応 し てい ます。 完全なデバ ッ グ オン チ ッ プ (DoC) 機能によ り 、 標準の量産デ バイ ス を使用 し た最終シ ス テムでデバイ スの完全なデバ ッ グ処 理が可能にな り ます。 専用のイ ン タ ー フ ェ ース、 デバ ッ グ ポ ッ ド 、 シ ミ ュ レー タ 、 あるいはエ ミ ュ レー タ は不要です。 デバ ッ グに完全に対応する ために必要な ものは、 通常のプ ログ ラ ミ ン グに使 う 接続だけです。 PSoC Creator 統合開発環境 (IDE) は、 PSoC 4200M デバイ ス 用の完全に コ ン パ イ ル さ れた プ ロ グ ラ ミ ン グ と デバ ッ グのサ ポー ト を提供 し ます。 SWD イ ン タ ー フ ェ ースは、 業界標準の サー ド パーテ ィ 製ツール と 完全互換です。 PSoC 4200M フ ァ ミ リ ーは、 デバ ッ グ機能を無効にする こ と がで き、 堅牢な フ ラ ッ シ ュ保護に対応 し 、 カ ス タ マ独自の機能がオン チ ッ プ プ ログ ラ マ ブル ブ ロ ッ ク に実装で き る よ う にする ため、マルチチ ッ プ ア 文書番号 : 001-96607 Rev. *A プ リ ケーシ ョ ン ソ リ ュ ーシ ョ ンやマ イ ク ロ コ ン ト ロ ー ラ ーで 実現で き ないセキ ュ リ テ ィ レ ベルを提供 し ます。 デバ ッ グ回路はデ フ ォル ト で有効に さ れてお り 、 フ ァ ームウ ェ ア でのみ無効にする こ と がで き ます。有効に さ れていない場合、 再度有効にす る 唯一の方法は、 デバ イ ス全体 を 消去 し フ ラ ッ シ ュ保護を ク リ ア し てデバ ッ グ処理を有効にする新 し い フ ァ ー ムウ ェ ア でデバイ ス を プ ログ ラ ム し 直す こ と です。 さ ら に、 悪意を持っ てデバイ ス を再プ ログ ラ ムする こ と に起因 する フ ィ ッ シ ング攻撃、またはフ ラ ッ シ ュ プ ロ グ ラ ミ ン グ シー ケ ン ス を開始 し て割 り 込む こ と で セキ ュ リ テ ィ シ ス テム を打 倒 し よ う と い う 意図が懸念 さ れる ア プ リ ケーシ ョ ン に対 し て、 すべてのデバ イ ス イ ン タ ー フ ェ ース を恒久的に無効にす る こ と が可能です。最大限のデバイ ス セキ ュ リ テ ィ が有効の時には すべてのプ ログ ラ ミ ング、 デバ ッ グ、 テ ス ト イ ン タ ー フ ェ ース が無効に さ れる ため、 デバ イ ス セキ ュ リ テ ィ が有効に さ れた PSoC 4200M では不具合解析の応答はで き ま せん。 こ れは、 PSoC 4200M でユーザーが行え る ト レー ド オ フ です。 ページ 4/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 機能の説明 CPU お よび メ モ リ サブ シ ス テム CPU PSoC 4200M 内の Cortex-M0 CPU は 32 ビ ッ ト MCU サブ シ ス テムの一部であ り 、広範な ク ロ ッ ク ゲーテ ィ ングに対応 し た低 消費電力動作に最適化 さ れています。 ほ と んどの命令の長 さ は 16 ビ ッ ト であ り 、 Thumb-2 命令セ ッ ト のサブ セ ッ ト を実行 し ます。 サイ プ レ スは本製品に、 1 サイ クル内で 32 ビ ッ ト の結果 を出すハー ド ウ ェ ア乗算器を含め実装 し ま し た。 これは、 32 の 割 り 込み入力 を 持つ ネ ス ト 型ベ ク タ 割 り 込み コ ン ト ロ ー ラ ー (NVIC) ブ ロ ッ ク と ウ ェ イ ク ア ッ プ 割 り 込み コ ン ト ロ ー ラ ー (WIC) を含んでいます。WIC はデ ィ ープ ス リ ープ モー ド から プ ロ セ ッ サを復帰 さ せる こ と がで き ます。 こ れによ り 、 チ ッ プが デ ィ ープ ス リ ープ モー ド にあ る時に メ イ ン プ ロ セ ッ サへの電 源を切る こ と がで き ます。Cortex-M0 CPU はマス ク 不可能割 り 込み (NMI) 入力を提供 し ています。 こ れは、 ユーザーが要求 し たシ ス テム機能用に使用 さ れていない時、 ユーザーによ っ て使 用で き ます。 また CPU は、 2 線式の JTAG である シ リ アル ワ イヤ デバ ッ グ (SWD) イ ン タ ー フ ェ ース も備えています。PSoC 4200M 用のデ バ ッ グ コ ン フ ィ ギ ュ レーシ ョ ン には、 4 個のブ レー ク ポ イ ン ト ( ア ド レ ス ) コ ンパレー タ と 2 個のウ ォ ッ チポ イ ン ト ( デー タ ) コ ンパレー タ があ り ます。 フ ラ ッ シュ PSoC 4200M は、フ ラ ッ シ ュ ブ ロ ッ クか ら の平均ア ク セス時間 を改善する ために CPU に密結合 さ れた、 フ ラ ッ シ ュ ア ク セ ラ レー タ を備えた フ ラ ッ シ ュ モ ジ ュ ールを持 っ ています。 フ ラ ッ シ ュ ア ク セ ラ レー タ はシ ングル サイ ク ル SRAM のア ク セス性 能 と 比較 し て、 ア ク セス時間平均 85% を達成 し ます。必要に応 じ て、 EEPROM 動作を エ ミ ュ レー ト する ために フ ラ ッ シ ュ モ ジ ュ ールの一部を使用で き ます。 SRAM SRAM メ モ リ はハイバネー ト モー ド 中に保持 さ れます。 SROM ブー ト および コ ン フ ィ ギ ュ レーシ ョ ン ルーチ ン を含んでいる 監視 ROM (SROM) が提供 さ れます。 ク ロ ッ ク シ ス テム PSoC 4200M ク ロ ッ ク シ ス テムは、ク ロ ッ ク を必要 と するすべ てのサブ シ ス テムに ク ロ ッ ク を供給 し 、 グ リ ッ チな し に異な る ク ロ ッ ク ソ ース間で切 り 替え る こ と を担当 し ま す。 ま た、 ク ロ ッ ク シ ス テムは メ タ ス テーブル状態が発生 し ない よ う に保 証 し ます。 PSoC 4200M のク ロ ッ ク シ ス テムは、 1 個の 32kHz で 動作 す る ウ ォ ッ チ 水晶振動子 (WCO) 、 IMO (3MHz ~ 48MHz) 、 ILO ( 公称 32kHz) 内部振動子、 外部ク ロ ッ ク から な り ます。 図 2. PSoC 4200M MCU のク ロ ッ キング アーキテ ク チ ャ IMO clk_hf clk_ext dsi_in[0] dsi_in[1] dsi_in[2] dsi_in[3] dsi_out[3:0] ILO clk_lf clk_hf 信号は、 UDB およびアナログ と デジ タ ル ペ リ フ ェ ラル 用に同期 ク ロ ッ ク を生成す る ために分周す る こ と がで き ます。 PSoC 4200M は、合計で 16 個のク ロ ッ ク 分周器を備えてお り 、 それぞれが 16 ビ ッ ト に分周で き ます。 こ の内、 12 個が機能固 定ブ ロ ッ ク に使用可能で、残 り 4 個は UDB に使用可能です。ア ナログ ク ロ ッ ク によ り 、 デジ タ ル ク ロ ッ ク はデジ タ ル ク ロ ッ ク に よ る ノ イ ズが生成 さ れる前にア ナ ロ グ イ ベ ン ト が発生す る こ と を可能に し ます。16 ビ ッ ト 分周器は微周波数値を柔軟に 生成可能で、PSoC Creator によ っ て完全にサポー ト さ れます。 IMO ク ロ ッ ク ソ ース 8 チ ャ ネルを持つ DMA エ ン ジ ンは、 32 ビ ッ ト 転送を実行する こ と が可能で、 チ ェ イ ン可能な ピ ンポン デ ィ ス ク リ プ タ を 持っ ています。 IMO は、 PSoC 4200M の内部ク ロ ッ ク 供給の主な ソ ースです。 指定 さ れた精度を達成する ためにテ ス ト 段階中に ト リ ミ ング さ れます。 ト リ ミ ング値は不揮発性 メ モ リ に格納 さ れます。 イ ン フ ィ ール ド 校正が可能にな る ために、 ト リ ミ ング処理を動作中 に実行する こ と も で き ます。IMO の初期設定の周波数は 24MHz で、1MHz ス テ ッ プ で 3MHz ~ 48MHz の間で調整で き ます。サ イ プ レ スが提供する校正設定では、IMOの許容誤差は±2%です。 シ ス テム リ ソ ース ILO ク ロ ッ ク ソ ース 電源シ ス テム ILO は非常に低消費電力振動子 ( 公称 32kHz) であ り 、デ ィ ープ ス リ ープ モー ド でペ リ フ ェ ラ ルの動作用に ク ロ ッ ク を生成す る ために主に使用 さ れます。 ILO 制御のカ ウン タ は、 精度を改 善する ために IMO に校正する こ と がで き ます。 サイ プ レ スは、 校正を実行す る ソ フ ト ウ ェ ア コ ン ポーネ ン ト を提供 し てい ま す。 DMA 電力シ ス テムは、 14 ページの電源の節で詳 し く 説明 さ れます。 電源シ ス テムは各モー ド に応 じ た電圧レ ベルを保証 し ます。 こ れを実現する ために、機能の正常な動 作に必要な電圧レ ベルを 達成する ま でモー ド への移行を遅延 さ せる ( 例えば、 パワー オ ン リ セ ッ ト (POR) の時 )、 ま たは リ セ ッ ト ( 電圧低下検出 (BOD)) か 割 り 込 み ( 低 電 圧 検 出 (LVD)) を 生 成 し ま す。 PSoC 4200M は、 1.71 ~ 5.5V において単一の外部電源で動作 し 、 5 つの異な る電力モー ド に対応 し 、 モー ド 間の遷移が電力 シ ス テ ムによ っ て管理 さ れます。 PSoC 4200M は、 ス リ ープ、 デ ィ ープ ス リ ープ、 ハイバネー ト 、 ス ト ッ プの低消費電力モー ド に対応 し ています。 文書番号 : 001-96607 Rev. *A 水晶振動子 PSoC 4200M ク ロ ッ ク サ ブ シ ス テ ムは、 低周波水晶振動子 (32kHz WCO) を備えています。 この振動子は、 デ ィ ープ ス リ ー プ モー ド で利用可能で、リ アル タ イム ク ロ ッ ク (RTC) と ウ ォ ッ チ ド ッ グ タ イ マー ア プ リ ケーシ ョ ンに使用で き ます。 ページ 5/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト ユーザー向け と し て ブ ロ ッ ク 機能を拡張する ため、 リ フ ァ レ ン ス バ ッ フ ァ の追加 (±1% ま で ト リ ミ ン グ可能 ) さ れ、また VDD、 VDD/2、VREF の 3 つの内部電圧 リ フ ァ レ ン ス オプ シ ョ ン ( 定格 電圧が 1.024 V) お よび GPIO ピ ン を介 し た外部 リ フ ァ レ ン ス を 選択 と し ま し た。 サン プル ホール ド (S/H) のアパーチ ャ がプ ロ グ ラ ム可能である ため、SAR 入力を駆動する ア ン プの整定時間 を規定する利得帯域幅要件を必要に応 じ て緩和で き ます。 適切 な リ フ ァ レ ン ス電圧が使用 さ れ、 シス テム ノ イ ズ レ ベルが許可 する限 り 、 シ ス テム性能は真の 12 ビ ッ ト 精度で 65dB です。 ノ イ ズの多い条件で性能を改善する ために、内部 リ フ ァ レ ン ス ア ン プ用 と し て外部バイパス を ( 固定 し た ピ ン位置 ) を提供で き ます。 ウ ォ ッ チ ド ッ グ タ イ マー ウ ォ ッ チ ド ッ グ タ イ マーは、 低周波 ク ロ ッ ク を ク ロ ッ ク ソ ー ス と し て動作する ク ロ ッ ク ブ ロ ッ ク に実装 さ れます。 こ れによ り 、 ウ ォ ッ チ ド ッ グがデ ィ ープ ス リ ープ モー ド で も 動作で き、 タ イムアウ ト が発生する前にウ ォ ッ チ ド ッ グが処理 さ れなかっ た場合に リ セ ッ ト や割 り 込みが生成 さ れます。ウ ォ ッ チ ド ッ グ リ セ ッ ト は リ セ ッ ト 原因 (Reset Cause) レ ジ ス タ に記録 さ れま す。 リセッ ト PSoC 4200M は、 複数 ソ ースか ら リ セ ッ ト で き ます ( ソ フ ト ウ ェ ア リ セ ッ ト も可能 ) 。 リ セ ッ ト イ ベン ト は非同期であ り 、 デバ イ ス を 既知の状態に復帰 さ せ る こ と が保証 さ れま す。 リ セ ッ ト の原因は、 リ セ ッ ト 中に も保持 さ れ、 ソ フ ト ウ ェ アが リ セ ッ ト の原因を判断で き る よ う に レ ジ ス タ に記録 さ れます。 電 源投入または リ コ ン フ ィ ギ ュ レーシ ョ ン中に コ ン フ ィ ギ ュ レー シ ョ ン お よ び 複 数 の ピ ン 機 能 に 伴 う 競 合 を 避 け る た め に、 XRES ピ ンが外部 リ セ ッ ト 用に確保 さ れています。 SAR は 8 入力シーケ ンサ (16 入力ま で拡張可能 ) を介 し て固定 し た ピ ン セ ッ ト に接続 さ れます。 シーケ ンサは、 ス イ ッ チ ング オーバヘ ッ ド の必要な く 選択 さ れたチ ャ ネルを自律的に巡回 し ます ( シーケ ンサ スキ ャ ン )( つま り 、合計サン プ リ ング帯域幅 は、 単一のチ ャ ネルか複数のチ ャ ネルで あ る かにかかわ ら ず 1Msps です )。 シーケ ンサの切 り 替えは、 ス テー ト マ シ ン を介 し て、 またはフ ァ ームウ ェ ア駆動の切 り 替えによ り 行 われます。 シーケ ンサの 1 つの機能は、 CPU 割 り 込みサービ ス の要求を軽減する ための各チ ャ ネルのバ ッ フ ァ リ ングです。 信 号を様々な ソ ース イ ン ピ ーダ ン ス と 周波数に適合 さ せる ため に、 チ ャ ネルご と に異な るサン プ リ ング時間を プ ログ ラ ムする こ と がで き ます。 また、 デジ タ ル化 さ れた値がプ ログ ラ ム さ れ た範囲を超えた場合、 レ ン ジ レ ジ ス タ の一対 ( 低 と 高レ ン ジ値 ) に よ る信号範囲の指定は、 対応する範囲外の割 り 込みで実施 さ れます。 こ れに よ り 、 シーケ ンサ スキ ャ ンが完了 し 、 CPU が値を読み出 し て ソ フ ト ウ ェ ア内で範囲外の値の有無を確認す るのを待た ず、 範囲外の値を早 く 検出で き ます。 電圧 リ フ ァ レ ン ス PSoC 4200M は、ソ フ ト ウ ェ ア リ セ ッ ト を含む様々な要因から リ セ ッ ト で き ます。 12 ビ ッ ト ADC は 1% 電圧 リ フ ァ レ ン ス仕 様に対応 し ています。よ り 優れた信号対 ノ イ ズ比 (SNR) と 絶対 精度を実現する ために、 GPIO ピ ン を使っ て外部バイパス コ ン デンサを内部 リ フ ァ レ ン ス電圧に接続する、 または SAR 用に 外部 リ フ ァ レ ン ス を使用で き ます。 アナ ロ グ ブ ロ ッ ク数 12 ビ ッ ト SAR ADC SAR は、校正およびその他の温度依存機能用に基板搭載の温度 セ ンサーの出力をデジ タ ル化する こ と がで き ます。SAR は高速 ク ロ ッ ク ( 最大 18MHz) を必要 と する ため、 デ ィ ープ ス リ ープ と ハイバネー ト モー ド に対応 し ていません。 SAR の動作範囲 は 1.71V ~ 5.5V です。 12 ビ ッ ト の 1Msps SAR ADC は 18MHz の最大ク ロ ッ ク レー ト で動作で き、12 ビ ッ ト 変換を行 う ためにその周波数で少な く と も 18 ク ロ ッ ク を必要 と し ま す。 図 3. SAR ADC のシ ス テム図 AHB System Bus and Programmable Logic Interconnect SARSEQ vminus vplus P7 Port 2 (8 inputs) SARMUX P0 Sequencing and Control Data and Status Flags POS SARADC NEG External Reference and Bypass (optional) Reference Selection VDD/2 VDDD VREF Inputs from other Ports 文書番号 : 001-96607 Rev. *A ページ 6/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト アナログ マルチ プ レ クサ バス PSoC 4200M は、 チ ッ プの周辺を回る 2 個の同期アナログ バ ス ( アナログ マルチ プ レ ク サ バス A と アナログ マルチ プ レ ク サ バス B) 。こ れら バスは、アナログ信号を任意のピ ンから 様々 なアナログ ブ ロ ッ ク ( オペア ン プ な ど ) や CapSense ブ ロ ッ ク に転送で き る ため、ADC はチ ッ プに搭載 さ れた ピ ン をすべて監 視で き ます。 こ れ らのバスは、 独立 し て機能 し 、 3 つの独立 し たセ ク シ ョ ンに分割する こ と も可能です。 こ れによ り 、 3 つの 分割 さ れたセ ク シ ョ ンの内、 1 つ を CapSense に、 1 つは一般 のアナログ信号処理、残 り の 1 つは汎用デジ タ ル ペ リ フ ェ ラル と GPIO に使用で き ます。 4 個のオペア ン プ PSoC 4200M には、 コ ンパレー タ モー ド 付きの 4 個のオペア ン プが内蔵 さ れている ため、 外部 コ ンポーネ ン ト を使っ て最も 共通のアナログ機能を チ ッ プ で実行で き ます。 PGA、 電圧バ ッ フ ァ 、 フ ィ ル タ ー、 ト ラ ン ス イ ン ピーダ ン ス ア ン プ、 および他 の機能は、 外部受動 コ ンポーネ ン ト で実行可能である ため、 電 力、 コ ス ト と 実装面積を節約で き ます。 内蔵オペア ン プは、 外 部バ ッ フ ァ リ ングを必要 と せずに ADC のサン プル ホール ド 回 路を駆動する よ う に十分な帯域幅に対応する よ う に設計 さ れて います。 オペア ン プは、 非常に低消費電力レ ベルでデ ィ ープ ス リ ープ モー ド で実行可能です。 下図では、 オペア ン プ シ ス テ ムの 2 つの同一のオペア ン プ ペアの 1 ペア を示 し ます。 低消費電力コ ンパレー タ PSoC 4200M は、デ ィ ープ ス リ ープ と ハイバネー ト モー ド で動 作で き る低消費電力コ ンパレー タ の一対を内蔵 し ています。 こ れによ り 、 低消費電力モー ド 中に外部電圧レ ベルを監視する能 力を維持 し なが ら アナ ロ グ シ ス テム ブ ロ ッ ク を無効にする こ と がで き ます。 コ ンパレー タ 出力は、 シス テム ウ ェ イ ク ア ッ プ 回路がコ ンパレー タ の切 り 替え イ ベン ト によ り ア ク テ ィ ブにな る非同期電力モー ド ( ハイバネー ト ) で動作する場合を除き、普 通は準安定状態を避ける ために同期化 さ れています。 汎用デジ タ ル ブ ロ ッ ク (UDB) およびポー ト イ ン タ ー フ ェ ース PSoC 4200M は 4 個の UDB を内蔵 し ています。また UDB ア レ イは、通信 と 制御用 にペ リ フ ェ ラル と ポー ト からの信号を UDB に、 また UDB を介 し て送信する こ と を可能にする切 り 替 え ら れたデジ タ ル シス テム相互接続 (DSI) フ ァ ブ リ ッ ク を提供 し て います。 UDB ア レ イ を下図に示 し ます。 To SAR ADC To SAR ADC Analog Mux Bus B 温度セ ンサー PSoC 4200M は 1 個の温度セ ンサーを内蔵 し ています。こ れは、 電力 ソ ースに よ っ てバ イ ア ス さ れたダ イ オー ド か ら 成 り ます。 電流ソ ースは、 電力を節約する ために無効にで き ます。 温度セ ンサーは、 ADC に接続 さ れます。 温度セ ンサーは、 校正 と 線形 化を含むサイ プ レ スが提供 し た ソ フ ト ウ ェ ア を使用 し て読み出 し をデジ タ ル化 し 温度値を生成する ADC に接続 さ れます。 プ ログ ラ マ ブルなデジ タ ル 図 4. オペア ン プ サブ シ ス テム内の同一オペア ン プ ペア Analog Mux Bus A ル デジ タ ル ス テー ト マ シ ン (UDB を介 し て実装 ) によ り 制御 可能です。 デ ィ ープ ス リ ープ モー ド では、 オペア ン プは非常に低い電流 で動作する こ と によ り 、 アナログ回路はこ のモー ド 中に継続 し て機能 し ます。 図 5. UDB ア レ イ OA0 + P0 - AHB Bridge CPUSS 10x 1x Internal Out0 8 to 32 4 to 8 UDBIF P2 BUS IF P3 - P6 + 1x 10x Internal Out1 P7 Other Digital Signals in Chip OA1 P5 DSI IRQ IF CLK IF Port IF IF Port Port IF DSI UDB UDB UDB UDB High -Speed I/OMatrix P1 P4 Dig CLKS Scalable array of UDBs (max=16) Routing Channels 図 4 内の卵型図形は、 アナログ ス イ ッ チ を示 し ます。 こ れら の ス イ ッ チは、 ユーザー フ ァ ームウ ェ ア、 SAR シーケ ンサ、 ま たはユーザー定義のプ ロ グ ラ マ ブル ロ ジ ッ ク を介 し て制御 さ れ る こ と があ り ま す。 こ れ ら のス イ ッ チ を 介 し て オ ペ ア ン プ (OA0 と OA1) を コ ン フ ィ ギ ュ レーシ ョ ン し 、 適切な フ ィ ー ド バ ッ ク コ ン ポーネ ン ト ですべての標準的な オペ ア ン プ機能を 実行で き ます。 オペア ン プ (OA0 と OA1) を プ ログ ラ ム し 、リ コ ン フ ィ ギ ュ レー シ ョ ン し て、切 り 替え可能な フ ィ ー ド バ ッ ク コ ンポーネ ン ト を 介 し て標準的オペア ン プ機能 と 、 ピ ンの直接駆動、 内部使用や 真の コ ンパ レ ー タ と し ての機能のためにユニ テ ィ ゲ イ ン機能 を提供で き ます。 オペア ン プ入力は、 高度に柔軟な接続を提供 し 、 専用ピ ンに直 接接続するか、 または アナログ マルチ プ レ ク サ バス を介 し て チ ッ プ上のすべてのピ ンに接続で き ます。 アナログ ス イ ッ チ接 続は、ユーザー フ ァ ームウ ェ ア と ユーザー定義のプ ログ ラ マ ブ 文書番号 : 001-96607 Rev. *A DSI DSI Programmable Digital Subsystem UDB は、 ク ロ ッ ク分周ブ ロ ッ ク、ポー ト イ ン タ ー フ ェ ース (SPI な どのペ リ フ ェ ラルに必要 )、DSI ネ ッ ト ワー クから、直接また は同期化後に ク ロ ッ ク 供給 さ れます。 ページ 7/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト UDB ア レ イ内の PLD と 同 じ ソ ースから ク ロ ッ ク 供給で き る レ ジ ス タ と し て機能す る ポー ト イ ン タ ー フ ェ ー スが定義 さ れま す。 こ れに よ り 、 I/O の近 く にあ るポー ト イ ン タ ー フ ェ ース で およびア レ イ端で、 入力および出力を記録で き る よ う にな る た め、 よ り 高速な動作が可能にな り ます。 ポー ト イ ン タ ー フ ェ ー ス レ ジス タ は、 いずれかの I/O によ り 同 じ ポー ト から ク ロ ッ ク 供給で き ます。 こ れによ り 、 ポー ト 入力が DSI を介 し て送信 さ れ、 他の入力を登録する ために使用 さ れる遅延が無 く な る た め、 SPI のよ う な イ ン タ ー フ ェ ースがよ り 速い ク ロ ッ ク 速度で の動作がで き る よ う にな り ます。 ポー ト イ ン タ ー フ ェ ース を図 6 に示 し ます。 UDB は ( 一度に 1 個の UDB ずつ ) 割 り 込みコ ン ト ロー ラ ーに 割 り 込みを生成で き ます。 UDB は、 DSI を介 し てチ ッ プ上のあ ら ゆる ピ ンに接続する能力を維持 し ます。 図 6. ポー ト イ ン タ ー フ ェ ース High Speed I/O Matrix To Clock Tree 8 Input Registers 7 Digital GlobalClocks 3 DSI Signals , 1 I/O Signal 6 Clock Selector Block from UDB 0 ... 2 0 3 2 固定機能デジ タ ル タ イ マー/カ ウン タ ー/ PWM (TCPWM) ブ ロ ッ ク TCPWM ブ ロ ッ ク は、 ユーザがプ ロ グ ラ ム可能な周期長の 16 ビ ッ ト カ ウン タ ーを使用 し ています。 キ ャ プ チ ャ レ ジ ス タ は、 I/O イ ベン ト な どのイ ベン ト の時に カ ウン ト 値を記録 し ます。周 期レ ジ ス タ は、カ ウ ン タ のカ ウン ト が周期レ ジス タ のカ ウン ト に等 し く な る時に カ ウン ト を停止、または自動的に リ ロー ド し ます。 比較レ ジ ス タ は、 PWM デ ュ ーテ ィ 比出力 と し て使用 さ れる比較値信号を生成 し ます。 ブ ロ ッ ク は真出力 と 相補出力 ( それら間のオ フ セ ッ ト がプ ログ ラ ム可能 ) も 提供 し てお り 、 こ れ ら を プ ロ グ ラ ム可能なデ ッ ド バン ド 付き コ ン プ リ メ ン タ リ ー PWM 出力 と し て 使用する こ と を可能に し ます。 また、 出力を 事前に決定 さ れた状態に移行 さ せるキル (Kill) 入力も あ り ます。 例えば、 モー タ 駆動シ ス テムでは、 過電流状態が示 さ れ、 FET を駆動 し ている PWM を ソ フ ト ウ ェ ア介入な し に直ちに止める 必要がある時、 キル入力が使用 さ れます。 PSoC 4200M は、 8 個の TCPWM ブ ロ ッ ク を持 っ ています。 シ リ アル通信ブ ロ ッ ク (SCB) PSoC 4200M は 4 個の SCB を内蔵 し ています。それぞれは I2C、 UART、 または SPI イ ン タ ー フ ェ ース を実装で き ます。 I2C モー ド : ハー ド ウ ェ ア I2C ブ ロ ッ クは、 完全なマルチマス タ ー と ス レ ーブ イ ン タ ー フ ェ ース を実装 し ます ( マルチ マ ス タ ーの ア ー ビ ト レ ー シ ョ ン が可能 )。 こ の ブ ロ ッ ク は、 最大 1Mbps ( フ ァ ース ト モー ド プ ラ ス ) で動作で き、 CPU 用の割 り 込みオーバヘ ッ ド と レ イ テ ン シ を削減する ためにバ ッ フ ァ リ ング オプ シ ョ ン を柔軟に選択で き ます。 また、 PSoC 4200M の メ モ リ で メ ールボ ッ ク ス範囲を作 っ て メ モ リ 内のア レ イへの読 み書きの I2C 通信を効果的に削減する EzI2C に も 対応 し ていま す。 また、 ブ ロ ッ クは送受信用に深 さ 8 の FIFO に も 対応 し て います。 こ れは、 CPU がデー タ を読み出す一定の時間を増加す 1 0 [1] 4 8 [1] [0] To DSI 文書番号 : 001-96607 Rev. *A 6 Enables [1] 8 Reset Selector Block from UDB 7 [0] 2 4 Output Registers ... 9 4 8 8 From DSI [1] From DSI る こ と で、 時間通 り に CPU が読み出すデー タ がない こ と に起 因 し た ク ロ ッ ク ス ト レ ッ チの必要性を大幅に低減す る こ と が で き ます。 FIFO モー ド はすべてのチ ャ ネルによ っ て対応 さ れ、 DMA がない場合に非常に有用です。 I2C ペ リ フ ェ ラルは、 NXP I2C バス仕様 と ユーザー マニ ュ アル (UM10204) で定義 さ れた通 り に I2C 標準モー ド 、 フ ァ ース ト モー ド 、 フ ァ ース ト モー ド プ ラ スのデバイ ス と 互換性があ り ます。 I2C バス I/O は、 オープ ン ド レ イ ン モー ド にある GPIO を使っ て実装 さ れます。 UART モー ド : こ れは最大 1Mbps で動作する フル機能の UART です。 基本 UART プ ロ ト コ ルから 少 し 発展 し た車載向けシ ング ル ワ イ ヤ イ ン タ ー フ ェ ース (LIN)、 赤外線 イ ン タ ー フ ェ ース (IrDA)、SmartCard (ISO7816) プ ロ ト コ ルに対応 し ています。ま た、 共通の RX と TX ラ イ ン を介 し て接続 し たペ リ フ ェ ラルの ア ド レ ス指定を可能にする 9 ビ ッ ト マルチ プ ロ セ ッ サ モー ド に対応 し ています。 パ リ テ ィ エ ラ ー、 ブ レー ク 検出、 フ レーム エ ラ ーな どの一般的な UART 機能がサポー ト さ れています。 深 さ 8 ビ ッ ト の FIFO は、 非常に大き い CPU サービ ス レ イ テ ン シ を 許容 で き る よ う に し ま す。 な お、 ハー ド ウ ェ ア ハ ン ド シ ェ ー ク がサポー ト さ れない こ と に注意 し て く だ さ い。 こ れは 一般に使用 さ れて お り ま せん。 必要で あれば、 シ ス テ ム内の UDB ベースの UART で実装で き ます。 SPI モー ド : SPI モー ド は Motorola SPI、 TI SSP (SPI コ デ ッ ク の同期化用の開始パルス を本質的に追加 )、 National Microwire ( 半二重の SPI) に完全に対応 し ています。SPI ブ ロ ッ クは FIFO を使用する こ と がで き、 デー タ 交換が メ モ リ 内のア レ イへの読 み書き ま で簡略化 さ れた EzSPI モー ド に も対応 し ています。 CAN ブ ロ ッ ク 認定 さ れた 2 個の独立 し た CAN 準拠 CAN 2.0B ブ ロ ッ ク があ り ます。 ページ 8/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト GPIO 特殊機能ペ リ フ ェ ラル PSoC 4200M は、 68 ピ ン QFN パ ッ ケージには 55 GPIO があ り ます。 GPIO ブ ロ ッ ク は以下のも のを実装 し ます。 LCD セグ メ ン ト ド ラ イ ブ ■ 8 つの ド ラ イ ブ能力モー ド : 強プ ッ シ ュ プル、抵抗プルア ッ プ /プルダウン、 弱 ( 抵抗 ) プルア ッ プ/プルダウン、 オープ ン ド レ イ ン と オープ ン ソ ース、 入力専用、 デ ィ ス エーブル ■ 入力閾値セ レ ク ト (CMOS または LVTTL) ■ 入力/出力デ ィ ス エーブルに対応する独立 し た制御 ■ 前のス テー ト を ラ ッ チする ためのホール ド モー ド ( デ ィ ープ ス リ ープ モー ド と ハイバネー ト モー ド で I/O ス テー ト を維 持する ため ) ■ EMIを改善する ためのdV/dt関連の ノ イ ズ制御用に選択可能な スルー レー ト ピ ンは、 8 ビ ッ ト 幅のポー ト と 呼ばれる論理エ ン テ ィ テ ィ に構 成 さ れています。 電源投入 と リ セ ッ ト の時、 入力への過電圧を 防ぐ ため、 および/または電源投入時に過電流を発生 さ せない ために、 ブ ロ ッ クは無効状態に移行 さ せ ら れます。 高速 I/O マ ト リ ッ ク ス と し て知ら れてい る多重化ネ ッ ト ワー ク は、 I/O ピ ン に接続で き る複数の信号間を多重化す るのに使用 さ れます。 固定機能ペ リ フ ェ ラルのピ ン位置は、 内部多重化の複雑 さ を減 少 さ せる ために固定 さ れています ( こ れら の信号は DSI ネ ッ ト ワー ク を通 り ません )。 DSI 信号は こ れに影響 さ れず、 DSI ネ ッ ト ワー ク を介 し て どのピ ン も どの UDB に も 配線で き ます。 デー タ 出力 と ピ ン ス テー ト レ ジ ス タ それぞれはピ ン上で駆動 さ れる値 と それ らのピ ンのス テー ト を格納 し ます。 各 I/O ピ ンは有効にな っ た場合に割 り 込みを生成で き、 各 I/O ポー ト はそれに対応する割 り 込み 要求 (IRQ) と 割 り 込みサービ ス ルーチ ン (ISR) ベ ク タ があ り ます (PSoC 4200M では、 ベ ク タ 数は 8 です )。 ポー ト 6 のピ ン ( パ ッ ケージに応 じ て最大 6 個 ) は、 過電圧耐 性があ り ます (VIN は VDD を超え る こ と が可能 )。 I2C 仕様によ る と 、 過電圧セルは、 入力が VDDIO を超えた場合、 10µA 以上 の電流を吸い込みません。 PSoC 4200M は、最大 4 コ モ ン ピ ン と 最大 51 セグ メ ン ト ピ ン を駆動で き る LCD コ ン ト ロー ラ ーを内蔵 し てい ます。 すべて のピ ンは コ モ ン ピ ン、 ま たはセグ メ ン ト ピ ン と し て使用可能 です。 内部 LCD 電圧を生成する必要な く フ ル デジ タ ル方法を 使用 し て LCD セグ メ ン ト を駆動 し ます。 2 つの方法は、 デジ タ ル相関 と PWM と 呼ばれています。 デジ タ ル相関は、 最高 RMS 電圧を生成 し てセグ メ ン ト を点灯 さ せる、 または RMS 信号を 0 に維持する ために コ モ ン と セグ メ ン ト 信号の周波数 と レ ベルを変調する こ と です。 こ の方法は STN デ ィ ス プ レ イ に適 し ていますが、( よ り 安い ) TN デ ィ ス プ レ イ に対 し てはコ ン ト ラ ス ト を減ら す こ と があ り ます。 PWM は、 所望の LCD 電圧を生成する ために PWM 信号によ り パネルを駆動 し パネルの静電容量を効果的に使用 し て変調 さ れ たパルス幅を提供する こ と です。 こ の方法は消費電力を増加 し ますが、 TN デ ィ ス プ レ イ を駆動する際には効果的です。 LCD 動作はデ ィ ープ ス リ ープ モー ド 中にデ ィ ス プ レ イ 用の小 さ い バ ッ フ ァ (4 ビ ッ ト ; ポー ト ご と に 1 つの 32 ビ ッ ト レ ジ ス タ ) を リ フ レ ッ シ ュ する こ と でサポー ト さ れます。 CapSense いかな る アナログス イ ッ チに接続 さ れた、 いかな る GPIO ピ ン も 接続で き る アナログマルチ プ レ ク サ バス を介 し た、いかな る ピ ンに も 接続で き る CapSense シグマ - デル タ (CSD) ブ ロ ッ ク によ り 、 PSoC 4200M のあ ら ゆる ピ ン で、 CapSense はサポー ト さ れます。 従っ て、 CapSense 機能はソ フ ト ウ ェ ア で制御 さ れ、 シ ス テム内の使用可能ないかな る ピ ン やピ ン グループに 提供で き ます。 コ ンポーネ ン ト は CapSense ブ ロ ッ ク に提供 さ れます。 こ のコ ンポーネ ン ト (Cypress SmartSense™) によ り 、 自動ハー ド ウ ェ ア チ ュ ーニ ングがで き、ユーザーに取っ ては使 いやす く な り ます。 シール ド 電圧は、 耐水機能を実現する ために他の多重化バス上 で駆動で き ます。 耐水性は、 シール ド 電極を検知電極 と 同位相 で駆動 し て、 シール ド 静電容量が検知 さ れた入力を減衰 さ せる こ と を防ぐ こ と で、 実現 さ れています。 各 CSD ブ ロ ッ クは 2 個の IDAC を備えています。 こ れら は、 CapSense を使用 し ない ( 両方の IDAC と も 使用可能 ) 場合、 または CapSense が耐水性に対応せずに使用する ( ど ち ら か一 方の IDAC が使用可能 ) 場合、 一般用途に使用する こ と がで き ます。PSoC 4200M は、独立 し て使用で き る 2 個の CSD ブ ロ ッ ク を内蔵 し てお り 、 1 つは CapSense 用に使用 さ れ、 も う 1 つ は IDAC 用に使用 さ れます。 文書番号 : 001-96607 Rev. *A ページ 9/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト ピ ン配置 下表は PSoC 4200M のピ ン リ ス ト です。 電源 と ポー ト ピ ン を表 し ます ( 例えば、 P0.0 はポー ト 0 のピ ン 0 です )。 68-QFN 64-TQFP 48-TQFP ピン 名称 ピン 名称 ピン 名称 42 P0.0 39 P0.0 28 P0.0 43 P0.1 40 P0.1 29 P0.1 44 P0.2 41 P0.2 30 P0.2 45 P0.3 42 P0.3 31 P0.3 46 P0.4 43 P0.4 32 P0.4 47 P0.5 44 P0.5 33 P0.5 48 P0.6 45 P0.6 34 P0.6 49 P0.7 46 P0.7 35 P0.7 50 XRES 47 XRES 36 XRES 51 VCCD 48 VCCD 37 VCCD 52 VSSD 49 VSSD 38 VSSD 53 VDDD 50 VDDD 39 VDDD 54 P5.0 51 P5.0 55 P5.1 52 P5.1 56 P5.2 53 P5.2 57 P5.3 54 P5.3 58 P5.4 59 P5.5 55 P5.5 60 VDDA 56 VDDA 40 VDDA 61 VSSA 57 VSSA 41 VSSA 62 P1.0 58 P1.0 42 P1.0 63 P1.1 59 P1.1 43 P1.1 64 P1.2 60 P1.2 44 P1.2 65 P1.3 61 P1.3 45 P1.3 66 P1.4 62 P1.4 46 P1.4 67 P1.5 63 P1.5 47 P1.5 68 P1.6 64 P1.6 48 P1.6 1 P1.7/VREF 1 P1.7/VREF 1 P1.7/VREF 2 P2.0 2 P2.0 2 P2.0 3 P2.1 3 P2.1 3 P2.1 4 P2.2 4 P2.2 4 P2.2 5 P2.3 5 P2.3 5 P2.3 6 P2.4 6 P2.4 6 P2.4 7 P2.5 7 P2.5 7 P2.5 8 P2.6 8 P2.6 8 P2.6 9 P2.7 9 P2.7 9 P2.7 10 VSSA 10 VSSA 10 VSSIO 11 VDDA 11 VDDA 文書番号 : 001-96607 Rev. *A ページ 10/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 68-QFN 64-TQFP ピン 12 名称 P6.0 ピン 12 名称 P6.0 13 P6.1 13 P6.1 14 P6.2 14 P6.2 15 P6.3 16 P6.4 15 P6.4 17 P6.5 16 P6.5 18 VSSIO 17 19 P3.0 20 P3.1 21 22 48-TQFP ピン 名称 VSSIO 10 VSSIO 18 P3.0 12 P3.0 19 P3.1 13 P3.1 P3.2 20 P3.2 14 P3.2 P3.3 21 P3.3 16 P3.3 23 P3.4 22 P3.4 17 P3.4 24 P3.5 23 P3.5 18 P3.5 25 P3.6 24 P3.6 19 P3.6 26 P3.7 25 P3.7 20 P3.7 27 VDDIO 26 VDDIO 21 VDDIO 28 P4.0 27 P4.0 22 P4.0 29 P4.1 28 P4.1 23 P4.1 30 P4.2 29 P4.2 24 P4.2 31 P4.3 30 P4.3 25 P4.3 32 P4.4 31 P4.4 33 P4.5 32 P4.5 34 P4.6 33 P4.6 35 P4.7 39 P7.0 37 P7.0 26 P7.0 40 P7.1 38 P7.1 27 P7.1 41 P7.2 ポー ト 6 のピ ンは過電圧耐性があ り ます。 ピ ン 11 と ピ ン 15 は 48 ピ ン TQFP では未接続です。 すべての VSS ピ ン を、 必ず相互 に接続 し て く だ さ い。 文書番号 : 001-96607 Rev. *A ページ 11/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 上の表に示 し た各々のピ ンは、 次の表に示すよ う に複数のプ ログ ラ マ ブルな機能を持つ こ と がで き ます。 列のヘ ッ ダ行はアナロ グ と 代替ピ ン機能を示 し ます。 ポー ト /ピ ン P0.0 アナログ lpcomp.in_p[0] P0.1 lpcomp.in_n[0] P0.2 lpcomp.in_p[1] P0.3 lpcomp.in_n[1] 代替関数 1 代替関数 2 代替関数 3 can[1].can_rx:0 代替関数 4 can[1].can_tx:0 代替関数 5 scb[0].spi_select1:0 scb[0].spi_select2:0 scb[0].spi_select3:0 P0.4 wco_in scb[1].uart_rx:0 scb[1].i2c_scl:0 scb[1].spi_mosi:1 P0.5 wco_out scb[1].uart_tx:0 scb[1].i2c_sda:0 scb[1].spi_miso:1 P0.6 ext_clk:0 P0.7 scb[1].uart_cts:0 scb[1].uart_rts:0 scb[1].spi_clk:1 wakeup scb[1].spi_select0:1 P5.0 ctb1.oa0.inp tcpwm.line[4]:2 scb[2].uart_rx:0 can[1].can_tx_enb_n:0 scb[2].i2c_scl:0 scb[2].spi_mosi:0 P5.1 ctb1.oa0.inm tcpwm.line_compl[4]:2 scb[2].uart_tx:0 scb[2].i2c_sda:0 scb[2].spi_miso:0 P5.2 ctb1.oa0.out tcpwm.line[5]:2 scb[2].uart_cts:0 lpcomp.comp[0]:1 scb[2].spi_clk:0 P5.3 ctb1.oa1.out tcpwm.line_compl[5]:2 scb[2].uart_rts:0 lpcomp.comp[1]:1 scb[2].spi_select0:0 P5.4 ctb1.oa1.inm tcpwm.line[6]:2 scb[2].spi_select1:0 P5.5 ctb1.oa1.inp tcpwm.line_compl[6]:2 scb[2].spi_select2:0 P5.6 ctb1.oa0.inp_alt tcpwm.line[7]:0 scb[2].spi_select3:0 P5.7 ctb1.oa1.inp_alt tcpwm.line_compl[7]:0 P1.0 ctb0.oa0.inp tcpwm.line[2]:1 scb[0].uart_rx:1 scb[0].i2c_scl:0 scb[0].spi_mosi:1 P1.1 ctb0.oa0.inm tcpwm.line_compl[2]:1 scb[0].uart_tx:1 scb[0].i2c_sda:0 scb[0].spi_miso:1 P1.2 ctb0.oa0.out tcpwm.line[3]:1 scb[0].uart_cts:1 scb[0].spi_clk:1 P1.3 ctb0.oa1.out tcpwm.line_compl[3]:1 scb[0].uart_rts:1 scb[0].spi_select0:1 P1.4 ctb0.oa1.inm tcpwm.line[6]:1 scb[0].spi_select1:1 P1.5 ctb0.oa1.inp tcpwm.line_compl[6]:1 scb[0].spi_select2:1 P1.6 ctb0.oa0.inp_alt tcpwm.line[7]:1 scb[0].spi_select3:1 P1.7 ctb0.oa1.inp_alt tcpwm.line_compl[7]:1 P2.0 sarmux.0 tcpwm.line[4]:1 scb[1].i2c_scl:1 scb[1].spi_mosi:2 P2.1 sarmux.1 tcpwm.line_compl[4]:1 scb[1].i2c_sda:1 scb[1].spi_miso:2 P2.2 sarmux.2 tcpwm.line[5]:1 scb[1].spi_clk:2 P2.3 sarmux.3 tcpwm.line_compl[5]:1 scb[1].spi_select0:2 P2.4 sarmux.4 tcpwm.line[0]:1 scb[1].spi_select1:1 P2.5 sarmux.5 tcpwm.line_compl[0]:1 scb[1].spi_select2:1 P2.6 sarmux.6 tcpwm.line[1]:1 scb[1].spi_select3:1 文書番号 : 001-96607 Rev. *A ページ 12/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト ポー ト /ピ ン P2.7 アナログ sarmux.7 代替関数 1 tcpwm.line_compl[1]:1 代替関数 2 代替関数 3 代替関数 4 代替関数 5 scb[3].spi_select0:1 P6.0 tcpwm.line[4]:0 scb[3].uart_rx:0 can[0].can_tx_enb_n:0 scb[3].i2c_scl:0 scb[3].spi_mosi:0 P6.1 tcpwm.line_compl[4]:0 scb[3].uart_tx:0 can[0].can_rx:0 scb[3].i2c_sda:0 scb[3].spi_miso:0 P6.2 tcpwm.line[5]:0 scb[3].uart_cts:0 can[0].can_tx:0 P6.3 tcpwm.line_compl[5]:0 scb[3].uart_rts:0 scb[3].spi_clk:0 scb[3].spi_select0:0 P6.4 tcpwm.line[6]:0 P6.5 tcpwm.line_compl[6]:0 scb[3].spi_select1:0 P3.0 tcpwm.line[0]:0 scb[1].uart_rx:1 scb[1].i2c_scl:2 scb[1].spi_mosi:0 P3.1 tcpwm.line_compl[0]:0 scb[1].uart_tx:1 scb[1].i2c_sda:2 scb[1].spi_miso:0 P3.2 tcpwm.line[1]:0 scb[1].uart_cts:1 swd_data scb[1].spi_clk:0 P3.3 tcpwm.line_compl[1]:0 scb[1].uart_rts:1 swd_clk scb[1].spi_select0:0 P3.4 tcpwm.line[2]:0 scb[1].spi_select1:0 P3.5 tcpwm.line_compl[2]:0 scb[1].spi_select2:0 P3.6 tcpwm.line[3]:0 scb[1].spi_select3:0 P3.7 tcpwm.line_compl[3]:0 scb[3].spi_select2:0 P4.0 scb[0].uart_rx:0 can[0].can_rx:1 scb[0].i2c_scl:1 scb[0].spi_mosi:0 P4.1 scb[0].uart_tx:0 can[0].can_tx:1 scb[0].i2c_sda:1 scb[0].spi_miso:0 can[0].can_tx_enb_n:1 lpcomp.comp[0]:0 scb[0].spi_clk:0 lpcomp.comp[1]:0 scb[0].spi_select0:0 P4.2 csd[0].c_mod scb[0].uart_cts:0 P4.3 csd[0].c_sh_tank scb[0].uart_rts:0 P4.4 can[1].can_tx_enb_n:1 P4.5 can[1].can_rx:1 scb[0].spi_select1:2 scb[0].spi_select2:2 P4.6 can[1].can_tx:1 scb[0].spi_select3:2 P4.7 P7.0 tcpwm.line[0]:2 scb[3].uart_rx:1 scb[3].i2c_scl:1 scb[3].spi_mosi:1 P7.1 tcpwm.line_compl[0]:2 scb[3].uart_tx:1 scb[3].i2c_sda:1 scb[3].spi_miso:1 P7.2 tcpwm.line[1]:2 scb[3].uart_cts:1 電源ピ ン機能の説明は以下の通 り です : VDDD: (VDDA ピ ンがない ) アナロ グ と デジ タ ル部分向けの電源 scb[3].spi_clk:1 VSSA: パ ッ ケージ ピ ンが有効な場合はアナログ グ ラ ン ド ピ ン。 パ ッ ケージ ピ ン が無効な場合は VSS に短絡 VDDA: パ ッ ケージ ピ ンが有効な場合はアナログ VDD ピ ン。 パ ッ ケージ ピ ンが無 効な場合は VDDD に短絡 VSS : グ ラ ン ド ピ ン VDDIO: I/O ピ ン パワー ド メ イ ン ポー ト ピ ンは全て LCD コ モ ン、 LCD セグ メ ン ト ド ラ イバー、 または CSD 検知ピ ン と し て使用で き ます。 シール ド ピ ンは AMUXBUS A か B に接続するか、 または 全て フ ァ ームウ ェ アや DSI 信号で駆動で き る GPIO ピ ン と し て使用で き ます。 文書番号 : 001-96607 Rev. *A VCCD: 安定化デジ タ ル電源 (1.8V ±5%) ページ 13/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 電源 全ての機能および回路が動作する電源電圧範囲は 1.71 ~ 5.5V です。 PSoC 4200M フ ァ ミ リ は、 非安定化外部電源 と 安定化外部電源 と い う 2 種類の電源供給動作モー ド に対応 し ています。 非安定化外部電源 このモー ド では、 PSoC 4200M は 1.8 ~ 5.5V の任意の外部電 源から電源供給 さ れます。 こ の範囲はバ ッ テ リ パワー動作に も 設計 さ れています。例えば、チ ッ プは 3.5V で始ま っ てか ら 1.8V ま で下がるバ ッ テ リ シス テムか ら電源供給 さ れます。 こ のモー ド では、 PSoC 4200M の内部レギ ュ レー タ は内部ロ ジ ッ ク に電 源を供給 し 、 PSoC 4200M の VCCD 出力は外付け コ ンデンサ (1 ~ 1.6 µF; X5R セ ラ ミ ッ ク または こ れよ り 良 質の もの ) を介 し てグ ラ ン ド にバイパスする必要があ り ます。 VDDA と VDDD は PC 基板上で互いに短絡 さ せる必要があ り 、 グ ラ ン ド 、VSSA および VSS は互いに短絡 さ せる必要も あ り ま す。 バイパス コ ンデンサは VDDD、 VDDA と グ ラ ン ド 間を接続 する必要があ り ます。 この周波数範囲でのシ ス テムの標準的な 実践 と し ては、互いに平行に配置 し た 1µF レ ン ジのコ ンデンサ と それよ り 小 さ い コ ンデンサ ( 例えば、 0.1µF) を使用 し ます。 これらが単に経験則であ り 、 重要なア プ リ ケーシ ョ ンに対 し て は、 最適なバイパス を得る ために設計 の際には PCB レ イ アウ ト 、 リ ー ド イ ン ダ ク タ ン ス、寄生バイパス コ ンデンサを シ ミ ュ レーシ ョ ンする必要がある こ と に注意 し て く だ さ い。 文書番号 : 001-96607 Rev. *A 電源供給 バイパス コ ンデンサ VDDD–VSS お よび 各ピ ン上の 0.1µF セ ラ ミ ッ ク コ ンデンサ VDDIO-VSS と 1µF ~ 10µF バルク コ ンデンサ VDDA–VSSA ピ ン上の 0.1µF セ ラ ミ ッ ク コ ンデンサ。 追加の 1µF ~ 10µF バルク コ ンデンサ VCCD–VSS VCCD ピ ン上の 1µF セ ラ ミ ッ ク コ ンデ ンサ VREF–VSSA 高い ADC 性能のために内部バン ド ( オプ シ ョ ン ) ギ ャ ッ プに接続 さ れる 1µF ~ 10µF バイ パス コ ンデンサ 安定化外部電源 こ のモー ド では、 PSoC 4200M は 1.71 ~ 1.89V (1.8±5%) の外 部電源から 電源供給 さ れます。こ の範囲は電源 リ ッ プル を含む 必要があ る こ と に注意 し て く だ さ い。 こ のモ ー ド で、 VCCD、 VDDA、 VDDIO および VDDD ピ ンは互いに短絡 さ れバイパス さ れます。 内部レギ ュ レー タ はフ ァ ームウ ェ ア で無効に さ れま す。 ページ 14/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 開発サポー ト PSoC 4200M フ ァ ミ リ には、 開発プ ロ セス を支援する豊富な資 料、 開発ツールおよびオ ン ラ イ ン リ ソ ースが用意 さ れていま す。 詳細については、 www.cypress.com/go/psoc4 を ご覧 く だ さ い。 資料 資料一式は PSoC 4200M フ ァ ミ リ を網羅 し てお り 、疑問点に対 する答え を素早 く 見つけ られます。 重要な資料の幾つかは、 本 節に リ ス ト ア ッ プ さ れています。 ソ フ ト ウ ェ ア ユーザー ガ イ ド : PSoC Creator の使用に関する 段階を追 っ た手引き書です。 ソ フ ト ウ ェ ア ユーザー ガ イ ド に は、PSoC Creator によ る ビル ド プ ロ セスの詳細、PSoC Creator を用いた ソ ース制御の使い方、 その他が記載 さ れています。 Component デー タ シー ト : PSoC の柔軟性によ っ て、 デバイ スが量産に入 っ てか ら 長い期間の後で も 新 し いペ リ フ ェ ラ ル (Component) を作成する こ と がで き ます。 Component デー タ シー ト には、 ある特定の コ ンポーネ ン ト の選択および使用に必 要な情報が、 機能説明、 API ド キ ュ メ ン ト 、 サン プル コ ー ド 、 AC/DC 仕様を含んで全て記載 さ れています。 ア プ リ ケーシ ョ ン ノ ー ト : PSoCア プ リ ケーシ ョ ン ノ ー ト には、 PSoC の特定のア プ リ ケーシ ョ ンについて詳細な説明が記載 さ 文書番号 : 001-96607 Rev. *A れています。 例 と し て 、 ブ ラ シ レ ス DC モー タ ーの制御やオン チ ッ プ フ ィ ル タ リ ン グがあ り ます。 ア プ リ ケーシ ョ ン ノ ー ト には、 多 く の場合、 ア プ リ ケーシ ョ ン ノ ー ト の ド キ ュ メ ン ト に 加えてサン プル プ ロ ジ ェ ク ト が含まれています。 テ ク ニ カル リ フ ァ レ ン ス マニ ュ アル : テ ク ニ カル リ フ ァ レ ン ス マニ ュ アル (TRM) には、 全ての PSoC レ ジ ス タ の詳細な説 明な ど、PSoC デバイ ス を使用する際に必要な技術的 詳細が全 て記載 さ れています。 オン ラ イ ン 印刷 さ れた資料のほかに、 サイ プ レ ス PSoC フ ォ ー ラ ムによ っ て 24 時間 365 日、 世界中の他のPSoC ユーザーや PSoC の専 門家 と 連絡を と れます。 ツール 業界標準の コ ア、 プ ロ グ ラ ミ ン グ お よ び デバ ッ グ イ ン タ ー フ ェ ース を備えた PSoC 4200M フ ァ ミ リ は開発ツール エ コ シ ス テムの一部です。 革新的で使いやすい PSoC Creator IDE、 サ ポー ト さ れるサー ド パーテ ィ ーの コ ンパイ ラ、 プ ログ ラ マ、 デ バ ッ ガおよび開発キ ッ ト の最新情報については、サイ プ レ ス の ウ ェ ブサ イ ト www.cypress.com/go/psoccreator を ご覧 く だ さ い。 ページ 15/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 電気的仕様 絶対最大定格 表 1. 絶対最大定格 [1] 仕様 ID# SID1 パラ メ ー タ VDD_ABS 説明 Min Typ Max VSS を基準 と し たアナログまたはデジ タ ル電源 (VSSD = VSSA) –0.5 – 6 単位 V 絶対最大値 SID2 SID3 詳細/条件 VCCD_ABS VSSD を基準 と し た直接デジ タ ル コ ア 電圧入力 –0.5 – 1.95 V 絶対最大値 VGPIO_ABS –0.5 – VDD+0.5 V 絶対最大値 SID4 IGPIO_ABS GPIO 電圧 ; VDDD または VDDA GPIO ご と の電流 –25 – 25 mA 絶対最大値 SID5 IG-PIO_injection ピ ン ご と の GPIO 注入電流 –0.5 – 0.5 mA 絶対最大値 BID44 ESD_HBM 静電気放電 ( 人体モデル ) 2200 – – V BID45 ESD_CDM 静電気放電 ( デバイ ス帯電モデル ) 500 – – V BID46 LU ラ ッ チア ッ プ時のピ ン電流 –140 – 140 mA デバイ ス レ ベルの仕様 特記 さ れない限 り 、 全ての仕様は -40°C TA 85°C および TJ 100°C の条件で有効です。 仕様は、 特に注記 し た場合を除いて、 1.71V ~ 5.5V において有効です。 表 2. DC 仕様 仕様 ID# パ ラ メ ー タ ー 説明 Min Typ Max 単位 詳細/条件 SID53 VDDD 電源入力電圧 (VDDA = VDDD = VDD) 1.8 – 5.5 V レギ ュ レー タ が有効 SID255 VDDD 非安定化電源入力電圧 1.71 1.8 1.89 V 内部的に安定化 さ れ ない電源 SID54 VCCD 出力電圧 ( コ ア ロ ジ ッ ク用 ) – 1.8 – V SID55 CEFC 外部レギ ュ レー タ 電圧バイパス 1 1.3 1.6 µF X5R セ ラ ミ ッ ク また はこ れよ り 良質のも の SID56 CEXC 電源デ カ ッ プ リ ング コ ンデンサ – 1 – µF X5R セ ラ ミ ッ ク また はこ れよ り 良質のも の ア ク テ ィ ブ モー ド SID6 IDD1 フ ラ ッ シ ュから 実行 ; CPU 速度が 6MHz – 2.2 2.8 mA SID7 IDD2 フ ラ ッ シ ュから 実行 ; CPU 速度が 12MHz – 3.7 4.2 mA SID8 IDD3 フ ラ ッ シ ュから 実行 ; CPU 速度が 24MHz – 6.7 7.2 mA SID9 IDD4 フ ラ ッ シ ュから 実行 ; CPU 速度が 48MHz – 13 13.8 mA ス リ ープ モー ド SID21 IDD16 I2C ウ ェ イ ク ア ッ プ、 WDT、 コ ンパレー タ が有効、 レギ ュ レー タ が無効 – 1.75 2.1 mA VDD = 1.71 ~ 1.89、 6MHz SID22 IDD17 I2C ウ ェ イ ク ア ッ プ、 WDT、 コ ンパレー タ が有効 – 1.7 2.1 mA VDD = 1.8 ~ 5.5, 6MHz SID23 IDD18 I2C ウ ェ イ ク ア ッ プ、 WDT、 コ ンパレー タ が有効、 レギ ュ レー タ が無効 – 2.35 2.8 mA VDD = 1.71 ~ 1.89、 12MHz 注 1. 表 1 に記載 さ れている絶対最大条件を超え て使用する と デバイ スに恒久的なダ メ ージ を与え る可能性があ り ます。 長時間にわた っ て絶対最大条件下に置 く と 、 デ バイ スの信頼性に影響する可能性があ り ます。 最大保管温度は JEDEC 標準 「JESD22-A103、 High Temperature Storage Life」 に準拠 し た 150°C です。 絶対最大 条件以下で使用 し ている場合で も 、 標準的な動作条件を超え る と 、 デバイ スが仕様に従 っ て動作 し ない こ と があ り ます。 文書番号 : 001-96607 Rev. *A ページ 16/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 2. DC 仕様 ( 続き ) 仕様 ID# パ ラ メ ー タ ー SID24 IDD19 説明 Min Typ Max 単位 I C ウ ェ イ ク ア ッ プ、 WDT、 コ ンパレー タ が有効 – 2.25 2.8 mA VDD = 1.8 ~ 5.5、 12MHz 2 詳細/条件 デ ィ ープ ス リ ープ モー ド 、 -40°C ~ +60°C SID30 IDD25 I2C ウ ェ イ ク ア ッ プ と WDT が有効、 レギ ュ レー タ が無効 – 1.55 20 µA VDD = 1.71 ~ 1.89 SID31 IDD26 I2C ウ ェ イ ク ア ッ プ と WDT が有効 – 1.35 15 µA VDD = 1.8 ~ 3.6 – 1.5 15 µA VDD = 3.6 ~ 5.5 SID32 IDD27 2 I C ウ ェ イ ク ア ッ プ と WDT が有効 デ ィ ープ ス リ ープ モー ド 、 +85°C SID33 IDD28 I2C ウ ェ イ ク ア ッ プ と WDT が有効、 レギ ュ レー タ が無効 – – 60 µA VDD = 1.71 ~ 1.89 SID34 IDD29 I2C ウ ェ イ ク ア ッ プ と WDT が有効 – – 45 µA VDD = 1.8 ~ 3.6 SID35 IDD30 I2C – – 30 µA VDD = 3.6 ~ 5.5 ウ ェ イ ク ア ッ プ と WDT が有効 ハイバネー ト モー ド 、 -40°C ~ +60°C SID39 IDD34 – 150 3000 nA VDD = 1.71 ~ 1.89 SID40 IDD35 – 150 1000 nA VDD = 1.8 ~ 3.6 SID41 IDD36 – 150 1100 nA VDD = 3.6 ~ 5.5 レギ ュ レー タ が無効 ハイバネー ト モー ド 、 +85°C SID42 IDD37 – – 4500 nA VDD = 1.71 ~ 1.89 SID43 IDD38 – – 3500 nA VDD = 1.8 ~ 3.6 SID44 IDD39 – – 3500 nA VDD = 3.6 ~ 5.5 レギ ュ レー タ が無効 ス ト ッ プ モー ド SID304 IDD43A ス ト ッ プ モー ド 電流 ; VDD = 3.6V – 35 85 nA T = –40°C ~ +60°C SID304A IDD43B ス ト ッ プ モー ド 電流 ; VDD = 3.6V – – 1450 nA T = +85°C XRES のアサー ト ( ア ク テ ィ ブ LOW) 時の 供給電流 – 2 5 mA XRES 電流 SID307 IDD_XR 表 3. AC 仕様 仕様 ID# パラ メ ー タ SID48 FCPU CPU の周波数 Min Typ Max DC – 48 単位 MHz 詳細/条件 1.71 VDD 5.5 SID49 TSLEEP ス リ ープ モー ド か らの復帰時間 – 0 – µs SID50 特性評価で保証 TDEEPSLEEP デ ィ ープ ス リ ープ モー ド から の復帰時間 – – 25 µs 24MHz IMO。 特性評価で保証 SID51 THIBERNATE ハイバネー ト モー ド か らの復帰時間 – – 0.7 ms 特性評価で保証 SID51A TSTOP ス ト ッ プ モー ド か らの復帰時間 TRESETWIDTH 外部 リ セ ッ ト パルス幅 SID52 説明 文書番号 : 001-96607 Rev. *A – – 2 ms 特性評価で保証 1 – – µs 特性評価で保証 ページ 17/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト GPIO 表 4. GPIO の DC 仕様 仕様 ID# パラ メ ー タ SID57 VIH[2] SID57A IIHS 説明 入力 HIGH 電圧 し き い値 SID58 VIL OVT 入力のパ ッ ド > VDDIO の時の入力電流 入力 LOW 電圧 し き い値 SID241 VIH[2] LVTTL 入力、 VDDD < 2.7V SID242 VIL SID243 VIH[2] 0.7 × VDDD – – 単位 V – – 10 µA I2C 仕様通 り CMOS 入力 Min Typ Max – – 0.3 × VDDD V 0.7 × VDDD – – V LVTTL 入力、 VDDD < 2.7V – – 0.3 × VDDD V LVTTL 入力、 VDDD 2.7V 2.0 – – V 詳細/条件 CMOS 入力 SID244 VIL LVTTL 入力、 VDDD 2.7V – – 0.8 V SID59 VOH 出力 HIGH 電圧 VDDD – 0.6 – – V 3V VDDD で IOH = 4mA SID60 VOH 出力 HIGH 電圧 VDDD – 0.5 – – V 1.8V VDDD で IOH = 1mA SID61 VOL 出力 LOW 電圧 – – 0.6 V 1.8V VDDD で IOL = 4mA SID62 VOL 出力 LOW 電圧 – – 0.6 V 3V VDDD で IOL = 8mA SID62A VOL 出力 LOW 電圧 – – 0.4 V 3V VDDD で IOL = 3mA SID63 RPULLUP プルア ッ プ抵抗 3.5 5.6 8.5 kΩ SID64 RPULLDOWN プルダウン抵抗 3.5 5.6 8.5 kΩ SID65 IIL 入力 リ ー ク電流 ( 絶対値 ) – – 2 nA 25°C、 VDDD = 3.0V。 特性評価で保証 SID65A IIL_CTBM CTBM ピ ンの入力 リ ー ク電流 ( 絶対値 ) – – 4 nA 特性評価で保証 SID66 CIN 入力静電容量 – – 7 pF VDDD 2.7V SID67 VHYSTTL 入力 ヒ ス テ リ シ ス LVTTL 25 40 – mV SID68 VHYSCMOS 入力 ヒ ス テ リ シ ス CMOS 0.05 × VDDD – – mV SID69 IDIODE 保護ダ イ オー ド か ら VDD/Vss へ流れる電流 – – 100 µA 特性評価で保証 SID69A ITOT_GPIO チ ッ プの最大合計 ソ ースまたはシ ン ク電流 – – 200 mA 特性評価で保証 注 2. VIH は VDDD + 0.2V を超え てはな り ません。 文書番号 : 001-96607 Rev. *A ページ 18/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 5. GPIO の AC 仕様 ( 特性評価で保証 )[3] 仕様 ID# パ ラ メ ー タ SID70 TRISEF 説明 Min Typ Max 高速ス ト ロ ング モー ド での立ち上が り 時間 2 – 12 単位 ns 詳細/条件 3.3V VDDD、 Cload = 25pF SID71 TFALLF 高速ス ト ロ ング モー ド での立ち下が り 時間 2 – 12 ns 3.3V VDDD、 Cload = 25pF SID72 TRISES 低速ス ト ロ ング モー ド での立ち上が り 時間 10 – 60 ns 3.3V VDDD、 Cload = 25pF SID73 TFALLS 低速 Strong ( ス ト ロ ング ) モー ド での 立ち下が り 時間 10 – 60 ns 3.3V VDDD、 Cload = 25pF SID74 FGPIOUT1 GPIO Fout; 3.3V VDDD 5.5V。 高速ス ト ロ ング モー ド – – 33 MHz 90/10%、 25pF 負荷、 60/40 デ ュ ーテ ィ 比 SID75 FGPIOUT2 GPIO Fout; 1.7V VDDD 3.3V。 高速ス ト ロ ング モー ド – – 16.7 MHz 90/10%、 25pF 負荷、 60/40 デ ュ ーテ ィ 比 SID76 FGPIOUT3 GPIO Fout; 3.3V VDDD 5.5V。 低速ス ト ロ ング モー ド – – 7 MHz 90/10%、 25pF 負荷、 60/40 デ ュ ーテ ィ 比 SID245 FGPIOUT4 GPIO Fout; 1.7V VDDD 3.3V。 低速ス ト ロ ング モー ド – – 3.5 MHz SID246 FGPIOIN GPIO の入力動作周波数 ; 1.71V VDDD 5.5V – – 48 MHz 90/10%、 25pF 負荷、 60/40 デ ュ ーテ ィ 比 90/10% VIO XRES 表 6. XRES の DC 仕様 仕様 ID# パ ラ メ ー タ SID77 VIH 入力 HIGH 電圧 し き い値 0.7 × VDDD – SID78 入力 LOW 電圧 し き い値 – – 3.5 – VIL 説明 Min – 単位 V CMOS 入力 0.3 × VDDD V CMOS 入力 5.6 8.5 kΩ 3 – pF Typ Max 詳細/条件 SID79 RPULLUP プルア ッ プ抵抗 SID80 CIN 入力静電容量 SID81 VHYSXRES 入力電圧 ヒ ス テ リ シ ス – 100 – mV 特性評価で保証 SID82 IDIODE 保護ダ イ オー ド か ら VDDD/VSS へ流れる 電流 – – 100 µA 特性評価で保証 表 7. XRES の AC 仕様 仕様 ID# パラ メ ー タ SID83 TRESETWIDTH 説明 リ セ ッ ト パルス幅 Min 1 Typ – Max – 単位 µs 詳細/条件 特性評価で保証 注 3. 完全に ロー ド さ れた多数の GPIO ピ ン上の同時ス イ ッ チ ン グ遷移は、 PCB やデ カ ッ プ リ ン グ コ ンデンサの設計を含むい く つかの要素に よ っ て、 グ ラ ン ド レ ベル摂 動を引き起 こ す可能性があ り ます。 グ ラ ン ド レ ベル摂動に対 し て高い感度を も つア プ リ ケーシ ョ ン では、 よ り 低い GPIO スルーレー ト が適用可能です。 文書番号 : 001-96607 Rev. *A ページ 19/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト アナ ロ グ ペ リ フ ェ ラ ル オペア ン プ 表 8. オペア ン プの仕様 ( 特性評価で保証 ) 仕様 ID# パラ メ ー タ IDD SID269 IDD_HI SID270 SID271 説明 Min Typ Max オペア ン プ ブ ロ ッ ク 電流。 負荷な し – – – 単位 – 電力 = 高 – 1100 1850 µA IDD_MED 電力 = 中 – 550 950 µA IDD_LOW 電力 = 低 – 150 350 µA GBW 負荷 = 20pF、 0.1mA。 VDDA = 2.7V – – – – SID272 GBW_HI 電力 = 高 6 – – MHz SID273 GBW_MED 電力 = 中 4 – – MHz SID274 GBW_LO 電力 = 低 – 1 – MHz IOUT_MAX VDDA 2.7V、 500mV 電源 – – – – SID275 IOUT_MAX_HI 電力 = 高 10 – – mA SID276 IOUT_MAX_MID 電力 = 中 10 – – mA SID277 IOUT_MAX_LO 電力 = 低 – 5 – mA IOUT VDDA = 1.71V、 500mV 電源 – – – – SID278 IOUT_MAX_HI 電力 = 高 4 – – mA SID279 IOUT_MAX_MID 電力 = 中 4 – – mA SID280 IOUT_MAX_LO 電力 = 低 SID281 VIN SID282 詳細/条件 – 2 – mA 入力電圧範囲 –0.05 – VDDA – 0.2 V チ ャ ージ ポン プが 有効、 VDDA 2.7V VCM 入力同相電圧 –0.05 – VDDA – 0.2 V VOUT VDDA 2.7V チ ャ ージ ポン プが 有効、 VDDA 2.7V – – – SID283 VOUT_1 電力 = 高、 Iload = 10mA 0.5 – VDDA – 0.5 V SID284 VOUT_2 電力 = 高、 Iload = 1mA 0.2 – VDDA – 0.2 V SID285 VOUT_3 電力 = 中、 Iload = 1mA 0.2 – VDDA – 0.2 V SID286 VOUT_4 電力 = 低、 Iload = 0.1mA 0.2 – VDDA – 0.2 V SID288 VOS_TR オ フ セ ッ ト 電圧 ( ト リ ミ ン グ済み ) 1 ±0.5 1 mV 高電力モー ド SID288A VOS_TR オ フ セ ッ ト 電圧 ( ト リ ミ ン グ済み ) – ±1 – mV 中電力モー ド SID288B VOS_TR オ フ セ ッ ト 電圧 ( ト リ ミ ン グ済み ) – ±2 – mV 低電力モー ド SID290 VOS_DR_TR オ フ セ ッ ト 電圧 ド リ フ ト ( ト リ ミ ン グ 済み ) –10 ±3 10 µV/C 高電力モー ド SID290A VOS_DR_TR オ フ セ ッ ト 電圧 ド リ フ ト ( ト リ ミ ン グ 済み ) – ±10 – µV/C 中電力モー ド SID290B VOS_DR_TR – ±10 – µV/C 低電力モー ド SID291 CMRR オ フ セ ッ ト 電圧 ド リ フ ト ( ト リ ミ ン グ 済み ) DC 70 80 – dB VDDD = 3.6V SID292 PSRR 1kHz で、 100mV リ ッ プル 70 85 – dB VDDD = 3.6V – – – – SID293 ノ イズ VN1 基準入力、 1Hz ~ 1GHz、 電力 = 高 – 94 – µVrms SID294 VN2 基準入力、 1kHz、 電力 = 高 – 72 – nV/rtHz SID295 VN3 基準入力、 10kHz、 電力 = 高 – 28 – nV/rtHz 文書番号 : 001-96607 Rev. *A ページ 20/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 8. オペア ン プの仕様 ( 特性評価で保証 ) ( 続き ) 仕様 ID# SID296 パラ メ ー タ VN4 SID297 Cload SID298 SID299 説明 Min Typ Max 基準入力、 100kHz、 電力 = 高 – 15 – 単位 nV/rtHz 最大負荷ま で安定。 50pF で性能仕様 を満たす – – 125 pF Slew_rate Cload = 50pF、 電力 = 高、 VDDA 2.7V 6 – – V/µsec T_op_wake 無効か ら有効ま で、 外付け RC 支配な し – 25 – µsec Comp_mode コ ンパレー タ モー ド ; 50mV 駆動、 Trise = Tfall ( おおよ そ ) – – – SID300 TPD1 応答時間 ; 電力 = 高 – 150 – nsec SID301 TPD2 応答時間 ; 電力 = 中 – 400 – nsec SID302 TPD3 応答時間 ; 電力 = 低 – 2000 – nsec SID303 Vhyst_op ヒ ステ リ シス – 10 – mV 詳細/条件 デ ィ ープ ス リ ープ モー ド モー ド 2 は最低電流範囲。 モー ド 1 は GBW が高い SID_DS_1 IDD_HI_M1 モー ド 1、 高電流 – 1400 – uA 25°C SID_DS_2 IDD_MED_M1 モー ド 1、 中電流 – 700 – uA 25°C SID_DS_3 IDD_LOW_M1 モー ド 1、 低電流 – 200 – uA 25°C SID_DS_4 IDD_HI_M2 モー ド 2、 高電流 – 120 – uA 25°C SID_DS_5 IDD_MED_M2 モー ド 2、 中電流 – 60 – uA 25°C SID_DS_6 IDD_LOW_M2 モー ド 2、 低電流 – 15 – uA 25°C SID_DS_7 GBW_HI_M1 モー ド 1、 高電流 GBW_MED_M1 モー ド 1、 中電流 SID_DS_9 GBW_LOW_M1 モー ド 1、 低電流 SID_DS_10 GBW_HI_M2 モー ド 2、 高電流 – 4 – MHz 25°C – 2 – MHz 25°C – 0.5 – MHz 25°C – 0.5 – MHz 20pF 負荷、 DC 負荷な し 、 0.2V ~ VDDA-1.5V SID_DS_11 GBW_MED_M2 モー ド 2、 中電流 – 0.2 – MHz 20pF 負荷、 DC 負荷な し 、 0.2V ~ VDDA-1.5V SID_DS_12 GBW_LOW_M2 モー ド 2、 低電流 – 0.1 – MHz 20pF 負荷、 DC 負荷な し 、 0.2V ~ VDDA-1.5V SID_DS_13 VOS_HI_M1 モー ド 1、 高電流 – 5 – mV ト リ ミ ング済み、 25°C、 0.2V ~ VDDA-1.5V SID_DS_14 VOS_MED_M1 モー ド 1、 中電流 – 5 – mV ト リ ミ ング済み、 25°C、 0.2V ~ VDDA-1.5V SID_DS_15 VOS_LOW_M2 モー ド 1、 低電流 – 5 – mV ト リ ミ ング済み、 25°C、 0.2V ~ VDDA-1.5V SID_DS_16 VOS_HI_M2 – 5 – mV ト リ ミ ング済み、 25°C、 0.2V ~ VDDA-1.5V SID_DS_8 文書番号 : 001-96607 Rev. *A モー ド 2、 高電流 デ ィ ープ ス リ ープ モー ド 、 VDDA 2.7 V ページ 21/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 8. オペア ン プの仕様 ( 特性評価で保証 ) ( 続き ) 仕様 ID# パラ メ ー タ SID_DS_17 VOS_MED_M2 説明 Min Typ Max モー ド 2、 中電流 – 5 – 単位 mV 詳細/条件 SID_DS_18 VOS_LOW_M2 モー ド 2、 低電流 – 5 – mV ト リ ミ ング済み、 25°C、 0.2V ~ VDDA-1.5V SID_DS_19 IOUT_HI_M! モー ド 1、 高電流 – 10 – mA 出力が 0.5V ~ VDDA-0.5 V SID_DS_20 IOUT_MED_M1 モー ド 1、 中電流 – 10 – mA 出力が 0.5V ~ VDDA-0.5 V SID_DS_21 IOUT_LOW_M1 モー ド 1、 低電流 – 4 – mA 出力が 0.5V ~ VDDA-0.5 V SID_DS_22 IOUT_HI_M2 モー ド 2、 高電流 – 1 – mA 出力が 0.5V ~ VDDA-0.5 V SID_DS_23 IOU_MED_M2 モー ド 2、 中電流 – 1 – mA 出力が 0.5V ~ VDDA-0.5 V SID_DS_24 IOU_LOW_M2 モー ド 2、 低電流 – 0.5 – mA 出力が 0.5V ~ VDDA-0.5 V Min Typ Max – – ±4 単位 mV ト リ ミ ング済み、 25°C、 0.2V ~ VDDA-1.5V コ ンパレー タ 表 9. コ ンパレー タ の DC 仕様 仕様 ID# SID85 パラ メ ー タ VOFFSET2 説明 SID85A VOFFSET3 入力オ フ セ ッ ト 電圧。 超低消費電力モー ド – ±12 – mV SID86 VHYST 有効時の ヒ ス テ リ シス。 コ モ ン モー ド 電圧範囲 : 0 ~ VDD-1 – 10 35 mV SID87 VICM1 通常モー ド での入力同相電圧 0 – VDDD – 0.1 V SID247 VICM2 低消費電力モー ド での入力同相電圧 0 – VDDD V SID247A VICM3 超低消費電力モー ド での入力同相電圧 0 – VDDD – 1.15 V SID88 CMRR 同相信号除去比 50 – – dB VDDD 2.7V。 特性 評価で保証 SID88A CMRR 同相信号除去比 42 – – dB VDDD < 2.7V。 特性 評価で保証 SID89 ICMP1 ブ ロ ッ ク 電流、 通常モー ド – – 400 µA 特性評価で保証 SID248 ICMP2 ブ ロ ッ ク 電流、 低消費電力モー ド – – 50 µA 特性評価で保証 SID259 ICMP3 ブ ロ ッ ク 電流、 超低消費電力モー ド – – 6 µA 特性評価で保証 SID90 ZCMP コ ンパレー タ の DC 入力イ ン ピーダ ン ス 35 – – MΩ 特性評価で保証 入力オ フ セ ッ ト 電圧。 コ モ ン モー ド 電圧範囲 : 0 ~ VDD-1 文書番号 : 001-96607 Rev. *A 詳細/条件 特性評価で保証 モー ド 1 と モー ド 2 ページ 22/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 10. コ ンパレー タ AC 仕様 ( 特性評価で保証 ) 仕様 ID# SID91 パラ メ ー タ TRESP1 SID258 TRESP2 SID92 TRESP3 説明 Min Typ Max 応答時間、 通常モー ド – – 110 単位 ns 詳細/条件 50mV オーバー ド ラ イ ブ 応答時間、 低消費電力モー ド – – 200 ns 50mV オーバー ド ラ イ ブ 応答時間、 超低消費電力モー ド – – 15 µs 200mV オーバー ド ラ イ ブ 温度セ ンサー 表 11. 温度セ ンサーの仕様 仕様 ID# SID93 パラ メ ー タ TSENSACC 説明 Min Typ Max –5 ±1 +5 Min Typ Max 単位 ビッ ト 温度セ ンサーの精度 単位 °C 詳細/条件 –40°C ~ +85°C SAR ADC 表 12. SAR ADC の DC 仕様 仕様 ID# パラ メ ー タ 説明 詳細/条件 SID94 A_RES 分解能 – – 12 SID95 A_CHNIS_S チ ャ ネル数 - シ ングルエ ン ド – – 16 8 本のフ ルス ピー ド チ ャ ンル SID96 A-CHNKS_D チ ャ ネル数 - 差動 – – 8 差動入力は隣接する I/O 使用 SID97 A-MONO 単調性 – – – あ り 。 特性評価に基づ く SID98 A_GAINERR ゲ イ ン誤差 – – ±0.1 % SID99 A_OFFSET 入力オ フ セ ッ ト 電圧 – – 2 mV SID100 A_ISAR 消費電流 – – 1 mA SID101 A_VINS 入力電圧範囲 - シ ン グルエ ン ド VSS – VDDA V デバイ スの特性評価に基づ く SID102 A_VIND 入力電圧範囲 - 差動 VSS – VDDA V デバイ スの特性評価に基づ く SID103 A_INRES 入力抵抗 – – 2.2 KΩ デバイ スの特性評価に基づ く SID104 A_INCAP 入力静電容量 – – 10 pF デバイ スの特性評価に基づ く 外部 リ フ ァ レ ン スあ り 1V VREF で測定 表 13. SAR ADC の AC 仕様 ( 特性評価で保証 ) 仕様 ID# SID106 パラ メ ー タ A_PSRR 説明 電源電圧変動除去比 Min 70 Typ – Max – SID107 A_CMRR 同相信号除去比 66 – – dB SID108 A_SAMP_1 – – 1 Msps SID108A A_SAMP_2 – – 500 Ksps SID108B A_SAMP_3 – – 100 Ksps SID109 A_SNDR サン プル レー ト 、 外付け リ フ ァ レ ン ス バイパス コ ンデンサあ り サン プル レー ト 、 バイパス コ ンデンサ な し 。 リ フ ァ レ ン ス = VDD サン プル レー ト 、 バイパス コ ンデンサ な し 。 内部 リ フ ァ レ ン ス 信号対 ノ イ ズおよび歪み比 (SINAD) SID111 A_INL 積分非直線性 文書番号 : 001-96607 Rev. *A 単位 dB 65 – – dB –1.7 – +2 LSB 詳細/条件 1V で測定 FIN = 10kHz VDD = 1.71 ~ 5.5、 1Msps、 Vref = 1 ~ 5.5 ページ 23/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 13. SAR ADC の AC 仕様 ( 特性評価で保証 ) ( 続き ) 仕様 ID# SID111A パラ メ ー タ A_INL 積分非直線性 説明 Min –1.5 Typ – Max +1.7 単位 LSB SID111B A_INL 積分非直線性 –1.5 – +1.7 LSB SID112 A_DNL 微分非直線性 –1 – +2.2 LSB SID112A A_DNL 微分非直線性 –1 – +2 LSB SID112B A_DNL 微分非直線性 –1 – +2.2 LSB SID113 A_THD 全高調波歪み – – –65 dB 詳細/条件 VDDD = 1.71 ~ 3.6、 1Msps、 Vref = 1.71 ~ VDDD VDDD = 1.71 ~ 5.5、 500Ksps、 Vref = 1 ~ 5.5 VDDD = 1.71 ~ 5.5、 1Msps、 Vref = 1 ~ 5.5 VDDD = 1.71 ~ 3.6、 1Msps、 Vref = 1.71 ~ VDDD VDDD = 1.71 ~ 5.5、 500Ksps、 Vref = 1 ~ 5.5 FIN = 10kHz CSD 表 14. CSD Block Specification 仕様 ID# パラ メ ー タ 説明 Min Typ Max 単位 1.71 – 5.5 V 詳細/条件 CSD 仕様 SID308 VCSD 動作電圧範囲 SID309 IDAC1 8 ビ ッ ト 分解能用の DNL –1 – 1 LSB SID310 IDAC1 8 ビ ッ ト 分解能用の INL –3 – 3 LSB SID311 IDAC2 7 ビ ッ ト 分解能用の DNL –1 – 1 LSB SID312 IDAC2 7 ビ ッ ト 分解能用の INL –3 – 3 LSB SID313 SNR 指数対 ノ イ ズ比。 特性評価で保証 5 – – 比率 SID314 IDAC1_CRT1 高レ ン ジの Idac1 (8 ビ ッ ト ) の出力電流 – 612 – µA SID314A IDAC1_CRT2 低レ ン ジの Idac1 (8 ビ ッ ト ) の出力電流 – 306 – µA SID315 IDAC2_CRT1 高レ ン ジの Idac2 (7 ビ ッ ト ) の出力電流 – 304.8 – µA SID315A IDAC2_CRT2 低レ ン ジの Idac2 (7 ビ ッ ト ) の出力電流 – 152.4 – µA 文書番号 : 001-96607 Rev. *A 静電容量範囲が 9 ~ 35pF、 感度 = 0.1pF ページ 24/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト デジ タ ル ペ リ フ ェ ラ ル 次の仕様は、 タ イ マ モー ド での タ イ マー / カ ウン タ ー /PWM 周辺機器に適用 さ れます。 タ イ マー/カ ウン タ ー/ PWM 表 15. TCPWM 仕様 ( 特性評価で保証 ) 仕様 ID パラ メ ー タ 説明 Min Typ Max 単位 SID.TCPWM.1 ITCPWM1 3MHz でのブ ロ ッ ク 消費電流 45 µA SID.TCPWM.2 ITCPWM2 12MHz でのブ ロ ッ ク 消費電流 155 µA SID.TCPWM.2A ITCPWM3 48MHz でのブ ロ ッ ク 消費電流 450 µA Fc MHz SID.TCPWM.3 TCPWMFREQ 動作周波数 SID.TCPWM.4 すべての ト リ ガー イ ベン ト 用の TPWMENEXT 入力 ト リ ガー パルス幅 SID.TCPWM.5 TPWMEXT SID.TCPWM.5A TCRES 詳細/条件 すべてのモー ド ( タ イ マー/カ ウ ン タ ー/ PWM) 全てのモー ド ( タ イ マー/カ ウ ン タ ー/ PWM) 全てのモー ド ( タ イ マー/カ ウ ン タ ー/ PWM) 出力 ト リ ガー パルス幅 2/Fc ns Fc max = Fcpu。 Max = 48MHz 選択 し た動作モー ド に よ っ て ト リ ガー イ ベ ン ト はス ト ッ プ、 ス タ ー ト 、 リ ロー ド 、 カ ウ ン ト 、 キ ャ プ チ ャ またはキル オーバー フ ロー、 ア ン ダー フ ローおよび CC ( カ ウ ン タ ー = 比較値 ) ト リ ガー出力の最小 幅 カ ウン タ ー分解能 1/Fc ns 連続カ ウ ン ト 同士間の最小時間 2/Fc ns SID.TCPWM.5B PWMRES PWM 分解能 1/Fc ns PWM 出力の最小パルス幅 SID.TCPWM.5C QRES 直交位相分解能 1/Fc ns 直交位相入力同士間の最小パルス幅 I2C 表 16. 固定 I2C の DC 仕様 ( 特性評価で保証 ) 仕様 ID SID149 パラ メ ー タ II2C1 説明 Min Typ Max 100kHz でのブ ロ ッ ク 消費電流 – – 50 単位 µA SID150 II2C2 400kHz でのブ ロ ッ ク 消費電流 – – 135 µA SID151 II2C3 1Mbps でのブ ロ ッ ク消費電流 SID152 II2C4 – – 310 µA – – 1.4 µA Min – Typ – Max 1 単位 Mbps デ ィ ープ ス リ ープ モー ド で有効に さ れた I2C 詳細/条件 表 17. 固定 I2C AC 仕様 ( 特性評価で保証 ) 仕様 ID SID153 パラ メ ー タ FI2C1 文書番号 : 001-96607 Rev. *A 説明 ビ ッ ト レー ト 詳細/条件 ページ 25/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト LCD ダ イ レ ク ト ド ラ イ ブ 表 18. LCD 直接駆動の DC 仕様 ( 特性評価で保証 ) 仕様 ID SID154 パラ メ ー タ ILCDLOW SID155 CLCDCAP SID156 LCDOFFSET SID157 ILCDOP1 SID158 ILCDOP2 説明 低消費電力モー ド での動作電流 Min – Typ 5 Max – 単位 µA – 500 5000 pF – 20 – mV PWM モー ド 電流。 5V バイ ア ス。 24MHz IMO – 0.6 – mA PWM モー ド 電流。 3.3V バイ アス。 24MHz IMO – 0.5 – mA Min 10 Typ 50 Max 150 単位 Hz 詳細/条件 Min Typ Max 詳細/条件 セグ メ ン ト / コ モ ン ド ラ イバー当た り の LCD 静電容量 長時間セグ メ ン ト オ フ セ ッ ト 詳細/条件 16 × 4 小型セグ メ ン ト デ ィ ス プ レ イが 50Hz で動作 設計で保証 32 × 4 セグ メ ン ト 、 50Hz、 25°C 32 × 4 セグ メ ン ト 、 50Hz、 25°C 表 19. LCD 直接駆動の AC 仕様 ( 特性評価で保証 ) 仕様 ID SID159 パラ メ ー タ FLCD 説明 LCD フ レーム レー ト 表 20. 固定 UART の DC 仕様 ( 特性評価で保証 ) 仕様 ID SID160 パラ メ ー タ 説明 IUART1 100K ビ ッ ト / 秒でのブ ロ ッ ク消費電流 – – 55 単位 µA SID161 IUART2 1000K ビ ッ ト / 秒でのブ ロ ッ ク 消費電流 – – 312 µA 表 21. 固定 UART の AC 仕様 ( 特性評価で保証 ) 仕様 ID SID162 パラ メ ー タ FUART 説明 ビ ッ ト レー ト 単位 Mbps 詳細/条件 単位 µA 詳細/条件 360 Min Typ Max – – 1 Min Typ Max – SPI の仕様 表 22. 固定 SPI の DC 仕様 ( 特性評価で保証 ) 仕様 ID SID163 パラ メ ー タ ISPI1 説明 1M ビ ッ ト / 秒でのブ ロ ッ ク 消費電流 – SID164 ISPI2 4M ビ ッ ト / 秒でのブ ロ ッ ク 消費電流 – – 560 µA SID165 ISPI3 8M ビ ッ ト / 秒でのブ ロ ッ ク 消費電流 – – 600 µA 単位 MHz 表 23. 固定 SPI の AC 仕様 ( 特性評価で保証 ) 仕様 ID SID166 パラ メ ー タ FSPI 文書番号 : 001-96607 Rev. *A 説明 Min Typ Max SPI 動作周波数 ( マス タ ー ; 6 倍オーバーサン プ リ ン グ ) – – 8 詳細/条件 ページ 26/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 24. 固定 SPI マス タ ー モー ド の AC 仕様 ( 特性評価で保証 ) 仕様 ID SID167 TDMO パラ メ ー タ SID168 TDSI SID169 THMO 説明 Min Typ Max Sclock 駆動エ ッ ジ後の MOSI 有効期間 – – 15 単位 ns Sclock キ ャ プ チ ャ エ ッ ジ前の MISO 有効 時間。 フ ル ク ロ ッ ク サイ クル、 遅い MISO サン プルを使用 20 – – ns ス レーブ側でのキ ャ プ チ ャ エ ッ ジ前の MOSI デー タ ホール ド 時間 0 – – ns 表 25. 固定 SPI ス レーブ モー ド の AC 仕様 ( 特性評価で保証 ) 仕様 ID SID170 パラ メ ー タ TDMI 説明 Min Typ Sclock キ ャ プ チ ャ エ ッ ジ前の MOSI 有効時間 40 – – 単位 ns SID171 TDSO Sclock 駆動エ ッ ジ後の MISO 有効期間 – – 42 + 3 × (1/FCPU) ns SID171A TDSO_ext 外部ク ロ ッ ク モー ド での Sclock 駆動エ ッ ジ 後の MISO 有効時間 – – 48 ns SID172 THSO 前の MISO デー タ ホール ド 時間 SID172A TSSELSCK SSEL 有効か ら最初の SCK 有効エ ッ ジ ま での 時間 Max 0 – – ns 100 – – ns メモリ 表 26. フ ラ ッ シ ュの DC 仕様 仕様 ID SID173 パラ メ ー タ 説明 VPE 消去およびプ ログ ラ ム電圧 Min Typ Max 1.71 – 5.5 単位 V 詳細/条件 表 27. フ ラ ッ シ ュの AC 仕様 仕様 ID SID174 説明 Min Typ Max TROWWRITE 行 ( ブ ロ ッ ク ) 書き込み時間 ( 消去およ びプ ログ ラ ム ) – – 20 単位 ms SID175 TROWERASE 行消去時間 TROWPROGRAM 消去後の行プ ログ ラ ム時間 TBULKERASE バル ク消去時間 (128KB) – – 13 ms – – 7 ms – – 35 ms – – 15 ms SID180 TSECTORERASE セ ク タ 消去時間 (8KB) TDEVPROG デバイ ス プ ログ ラ ム合計時間 s SID181 FEND フ ラ ッ シ ュへのア ク セス可能回数 SID182 FRET SID176 SID178 SID179 SID182A パラ メ ー タ 詳細/条件 行 ( ブ ロ ッ ク ) = 256 バイ ト – – 15 100K – – フ ラ ッ シ ュのデー タ 保存期間。 TA 55°C、 プ ログ ラ ム/消去サイ クル = 100K 20 – – 年 特性評価で保証 フ ラ ッ シ ュのデー タ 保存期間。 TA 85°C、プ ログ ラ ム /消去サイ クル = 10K 10 – – 年 特性評価で保証 文書番号 : 001-96607 Rev. *A 特性評価で保証 サイ ク ル 特性評価で保証 ページ 27/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト シ ス テム リ ソ ース 電圧低下対応パワー オン リ セ ッ ト (POR) 表 28. 不正確なパワー オン リ セ ッ ト (PRES) 仕様 ID SID185 パラ メ ー タ VRISEIPOR SID186 VFALLIPOR SID187 VIPORHYST 説明 Min Typ Max 立ち上が り ト リ ッ プ電圧 0.80 – 1.45 単位 V 特性評価で保証 立ち下が り ト リ ッ プ電圧 0.75 – 1.4 V 特性評価で保証 15 – 200 mV 特性評価で保証 ヒ ス テ リ シス 詳細/条件 表 29. 正確なパワー オン リ セ ッ ト (POR) 仕様 ID SID190 パラ メ ー タ VFALLPPOR SID192 VFALLDPSLP 説明 Min Typ Max ア ク テ ィ ブ モー ド と ス リ ープ モー ド での BOD ト リ ッ プ電圧 1.64 – – 単位 V 特性評価で保証 詳細/条件 デ ィ ープ ス リ ープ モー ド での BOD ト リ ッ プ電圧 1.4 – – V 特性評価で保証 Min 1.71 Typ 1.75 Max 1.79 単位 V 電圧モニ タ ー 表 30. 電圧モニ タ ーの DC 仕様 仕様 ID SID195 パラ メ ー タ VLVI1 説明 LVI_A/D_SEL[3:0] = 0000b SID196 VLVI2 LVI_A/D_SEL[3:0] = 0001b 1.76 1.80 1.85 V SID197 VLVI3 LVI_A/D_SEL[3:0] = 0010b 1.85 1.90 1.95 V SID198 VLVI4 LVI_A/D_SEL[3:0] = 0011b 1.95 2.00 2.05 V SID199 VLVI5 LVI_A/D_SEL[3:0] = 0100b 2.05 2.10 2.15 V SID200 VLVI6 LVI_A/D_SEL[3:0] = 0101b 2.15 2.20 2.26 V SID201 VLVI7 LVI_A/D_SEL[3:0] = 0110b 2.24 2.30 2.36 V SID202 VLVI8 LVI_A/D_SEL[3:0] = 0111b 2.34 2.40 2.46 V SID203 VLVI9 LVI_A/D_SEL[3:0] = 1000b 2.44 2.50 2.56 V SID204 VLVI10 LVI_A/D_SEL[3:0] = 1001b 2.54 2.60 2.67 V SID205 VLVI11 LVI_A/D_SEL[3:0] = 1010b 2.63 2.70 2.77 V SID206 VLVI12 LVI_A/D_SEL[3:0] = 1011b 2.73 2.80 2.87 V SID207 VLVI13 LVI_A/D_SEL[3:0] = 1100b 2.83 2.90 2.97 V SID208 VLVI14 LVI_A/D_SEL[3:0] = 1101b 2.93 3.00 3.08 V SID209 VLVI15 LVI_A/D_SEL[3:0] = 1110b 3.12 3.20 3.28 V SID210 VLVI16 LVI_A/D_SEL[3:0] = 1111b 4.39 4.50 4.61 V SID211 LVI_IDD ブ ロ ッ ク 電流 – – 100 µA Min Typ Max – – 1 詳細/条件 特性評価で保証 表 31. 電圧モニ タ ーの AC 仕様 仕様 ID SID212 パラ メ ー タ TMONTRIP 文書番号 : 001-96607 Rev. *A 説明 電圧モニ タ ー ト リ ッ プ時間 単位 µs 詳細/条件 特性評価で保証 ページ 28/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト SWD イ ン タ ー フ ェ ース 表 32. SWD イ ン タ ー フ ェ ース仕様 仕様 ID SID213 パラ メ ー タ F_SWDCLK1 説明 3.3V VDD 5.5V Min Typ Max – – 14 単位 MHz SID214 F_SWDCLK2 1.71V VDD 3.3V – – 7 MHz SID215 T_SWDI_SETUP T=1/f SWDCLK 0.25*T – – ns 特性評価で保証 SID216 T_SWDI_HOLD 0.25*T – – ns 特性評価で保証 SID217 T_SWDO_VALID T=1/f SWDCLK – – 0.5*T ns 特性評価で保証 SID217A T_SWDO_HOLD T=1/f SWDCLK 1 – – ns 特性評価で保証 Min Typ Max T=1/f SWDCLK 詳細/条件 SWDCLK ≤ 1/3 CPU ク ロ ッ ク 周波数 SWDCLK ≤ 1/3 CPU ク ロ ッ ク 周波数 内部主振動子 表 33. IMO の DC 仕様 ( 設計で保証 ) 仕様 ID SID218 パラ メ ー タ 説明 IIMO1 48MHz での IMO 動作電流 – – 1000 単位 µA SID219 IIMO2 24MHz での IMO 動作電流 – – 325 µA SID220 IIMO3 12MHz での IMO 動作電流 – – 225 µA SID221 IIMO4 6MHz での IMO 動作電流 – – 180 µA SID222 IIMO5 3MHz での IMO 動作電流 – – 150 µA Min Typ Max – ±2 単位 % 詳細/条件 表 34. IMO の AC 仕様 仕様 ID SID223 パラ メ ー タ FIMOTOL1 説明 3MHz ~ 48MHz での周波数変化 – SID226 TSTARTIMO IMO 起動時間 – – 12 µs SID227 TJITRMSIMO1 3MHz での RMS ジ ッ タ – 156 – ps SID228 TJITRMSIMO2 24MHz での RMS ジ ッ タ – 145 – ps SID229 TJITRMSIMO3 48MHz での RMS ジ ッ タ – 139 – ps 詳細/条件 内部低速振動子 表 35. ILO の DC 仕様 ( 設計で保証 ) 仕様 ID SID231 パラ メ ー タ IILO1 Min Typ Max 32kHz での ILO 動作電流 説明 – 0.3 1.05 単位 µA 詳細/条件 SID233 IILOLEAK ILO リ ー ク電流 – 2 15 nA Min Typ Max – 2 単位 ms 特性評価で保証 特性評価で保証 特性評価で保証 設計で保証 表 36. ILO の AC 仕様 仕様 ID SID234 パラ メ ー タ TSTARTILO1 ILO 起動時間 – SID236 TILODUTY ILO デ ュ ーテ ィ 比 40 50 60 % SID237 FILOTRIM1 32kHz での ト リ ミ ン グ済み周波数 15 32 50 kHz 文書番号 : 001-96607 Rev. *A 説明 詳細/条件 ±60%、 ト リ ミ ン グ済み ページ 29/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 37. 外部 ク ロ ッ ク仕様 仕様 ID SID305 パラ メ ー タ ExtClkFreq 説明 外部 ク ロ ッ ク入力周波数 0 – SID306 ExtClkDuty デ ュ ーテ ィ サイ ク ル ; VDD/2 で測定 45 – Min Typ 48 単位 MHz 特性評価で保証 55 % 特性評価で保証 Max 詳細/条件 表 38. ウ ォ ッ チ水晶振動子 (WCO) 仕様 仕様 ID# パラ メ ー タ 説明 IMO WCO-PLL 校正モー ド SID330 IMOWCO1 IMO が 3MHz に設定 さ れた時の周 波数変動 SID331 IMOWCO2 IMO が 5MHz に設定 さ れた時の周 波数変動 SID332 IMOWCO3 IMO が 7MHz または 9MHz に設定 さ れた時の周波数変動 SID333 IMOWCO4 上記以外の IMO 周波数設定 WCO 仕様 SID398 FWCO 水晶振動子の周波数 Min Typ Max 単位 詳細/条件 –0.6 – 0.6 % WCO 許容誤差を含ま ない –0.4 – 0.4 % WCO 許容誤差を含ま ない –0.3 – 0.3 % WCO 許容誤差を含ま ない –0.2 – 0.2 % WCO 許容誤差を含ま ない – 32.768 kHz SID399 FTOL 周波数許容誤差 – 50 250 ppm SID400 ESR 等価直列抵抗 – 50 – kΩ SID401 PD 駆動レ ベル – – 1 µW SID402 TSTART 起動時間 – – 500 ms SID403 CL 水晶の負荷容量 6 – 12.5 pF SID404 C0 水晶の並列容量 – 1.35 – pF SID405 IWCO1 動作電流 ( 高消費電力モー ド ) – – 8 uA 20ppm の水晶誤差付き 表 39. UDB の AC 仕様 ( 特性評価で保証 ) 仕様 ID パラ メ ー タ 説明 Min Typ Max 単位 詳細/条件 デー タ パス性能 SID249 FMAX-TIMER UDB ペアの 16 ビ ッ ト タ イ マーの最大周波数 – – 48 MHz SID250 FMAX-ADDER UDB ペアの 16 ビ ッ ト 加算器の最大周波数 – – 48 MHz SID251 FMAX_CRC UDB ペアの 16 ビ ッ ト CRC/PRS の最大周波数 – – 48 MHz UDB ペアの 2 パス PLD 機能の最大周波数 – – 48 MHz UDB での PLD 性能 SID252 FMAX_PLD ク ロ ッ ク ~出力時間 SID253 TCLK_OUT_UDB1 25°C での ク ロ ッ ク入力から デー タ 出力ま での伝 播遅延時間、 標準ケース – 15 – ns SID254 TCLK_OUT_UDB2 ク ロ ッ ク入力か ら デー タ 出力ま での伝播遅延時 間、 ワース ト ケース – 25 – ns 文書番号 : 001-96607 Rev. *A ページ 30/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 40. ブ ロ ッ ク仕様 仕様 ID SID256* SID257 パラ メ ー タ 説明 TWS48* 48MHz でのウ ェ イ ト ス テー ト 数 TWS24* 24MHz でのウ ェ イ ト ス テー ト 数 SID260 VREFSAR SID261 SID262 SAR への ト リ ミ ング済み内部 リ フ ァ レンス FSARINTREF 外部 リ フ ァ レ ン ス バイパスな し の SAR 動作速度 TCLKSWITCH clk1 周期中の clk1 か ら clk2 ま でのク ロ ッ ク切 り 替え 単位 Min 2 Typ – Max – 1 – – –1 – +1 % – – 100 ksps 3 – 4 周期 詳細/条件 CPU がフ ラ ッ シ ュから 実行 CPU がフ ラ ッ シ ュから 実行 Vbg (1.024V) のパーセ ン ト 。 特性評価で保証 12 ビ ッ ト 分解能。 特性評価で保 証 特性評価で保証 * Tws48 と Tws24 は設計保証 表 41. UDB ポー ト アダプ タ 仕様 (LPC Component 仕様に基づ き、 特性評価で保証、 -10pF 負荷、 3V VDDIO と VDDD) Min 仕様 ID パラ メ ー タ 説明 Typ Max 単位 LCLK から 出力ま での遅延時間 – – 18 ns LCLCK 立ち上が り エ ッ ジ ま での入力セ ッ ト ア ッ プ時間 – – 7 ns TDINLCLKHLD LCLK 立ち上が り エ ッ ジからの入力ホール ド 時間 0 – – ns SID266 TLCLKHIZ LCLK から 出力 ト ラ イ ス テー ト ま での時間 – – 28 ns SID267 TFLCLK LCLK 周波数 – – 33 MHz SID268 TLCLKDUTY LCLK デ ュ ーテ ィ 比 (HIGH パーセ ン ト ) 40 – 60 % SID263 TLCLKDO SID264 TDINLCLK SID265 詳細/条件 表 42. CAN 仕様 仕様 ID パラ メ ー タ 説明 Min Typ Max 単位 SID420 IDD_CAN ブ ロ ッ ク消費電流 - - 200 uA SID421 CAN_bits CAN ビ ッ ト レー ト ( 最少 8MHZ ク ロ ッ ク ) - - 1 Mbps 文書番号 : 001-96607 Rev. *A 詳細/条件 ページ 31/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 注文情報 PSoC 4200M フ ァ ミ リ の型番および機能を下表に リ ス ト ア ッ プ し ます。 4246 4247 SRAM (KB) UDB オペア ン プ (CTBm) CSD IDAC (1X7-BIT、 1-8-BIT) LCD 直接駆動 12 ビ ッ ト SAR ADC LP コ ンパレー タ TCPWM ブ ロ ッ ク SCB ブ ロ ッ ク CAN GPIO 48 ピ ン TQFP 64 ピ ン TQFP (0.5mm ピ ッ チ ) 64 ピ ン TQFP (0.8mm ピ ッ チ ) 68 ピ ン QFN CY8C4245AZI-M433 フ ラ ッ シ ュ (KB) MPN 4245 パ ッ ケージ CPU 最大速度 (MHz) カテゴ リ 機能 48 32 4 4 2 – – – 1000 Ksps 2 8 4 – 38 ✔ – – – CY8C4245AZI-M443 48 32 4 4 2 ✔ – ✔ 1000 Ksps 2 8 4 – 38 ✔ – – – CY8C4245AZI-M445 48 32 4 4 2 ✔ – ✔ 1000 Ksps 2 8 4 – 51 – ✔ – – CY8C4245LTI-M445 48 32 4 4 2 ✔ – ✔ 1000 Ksps 2 8 4 – 55 – – – ✔ CY8C4245AXI-M445 48 32 4 4 2 ✔ – ✔ 1000 Ksps 2 8 4 – 51 – – ✔ – CY8C4246AZI-M443 48 64 8 4 2 ✔ – ✔ 1000 Ksps 2 8 4 – 38 ✔ – – – CY8C4246AZI-M445 48 64 8 4 2 ✔ – ✔ 1000 Ksps 2 8 4 – 51 – ✔ – – CY8C4246AZI-M475 48 64 8 4 4 – ✔ – 1000 Ksps 2 8 4 – 51 – ✔ – – CY8C4246LTI-M445 48 64 8 4 2 ✔ – ✔ 1000 Ksps 2 8 4 – 55 – – – ✔ CY8C4246LTI-M475 48 64 8 4 4 – ✔ – 1000 Ksps 2 8 4 – 55 – – – ✔ CY8C4246AXI-M445 48 64 8 4 2 ✔ – ✔ 1000 Ksps 2 8 4 – 51 – – ✔ – CY8C4247LTI-M475 48 128 16 4 4 ✔ ✔ – 1000 Ksps 2 8 4 – 55 – – – ✔ CY8C4247AZI-M475 48 128 16 4 4 – ✔ – 1000 Ksps 2 8 4 – 51 – ✔ – – CY8C4247AZI-M485 48 128 16 4 4 ✔ ✔ ✔ 1000 Ksps 2 8 4 ✔ 51 – ✔ – – CY8C4247AXI-M485 48 128 16 4 4 ✔ ✔ ✔ 1000 Ksps 2 8 4 ✔ 51 – – ✔ – 上の表で使用 し た命名法は以下の型番の規則に基づき ます。 フ ィ ール ド CY8C 4 A B C サイ プ レ スの接頭辞 アーキテ ク チ ャ ファ ミ リ CPU 速度 フ ラ ッ シ ュ容量 DE パ ッ ケージ コ ー ド F 説明 温度範囲 文書番号 : 001-96607 Rev. *A 値 意味 4 2 4 4 5 6 7 PSoC 4 AX、 AZ LT BU FD I 4200 フ ァ ミ リ 48MHz 16KB 32KB 64KB 128KB TQFP QFN BGA CSP 産業用 ページ 32/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト フ ィ ール ド S 説明 値 シリ コン フ ァ ミ リ XYZ 属性 コ ー ド 該当な し L BL M 000-999 意味 PSoC 4A PSoC 4A-L PSoC 4A-BLE PSoC 4A-M 特定のフ ァ ミ リ の機能セ ッ ト の コ ー ド 型番の命名規則 型番フ ィ ール ド は以下のよ う に定義 さ れています。 CY8C 4 A B C D E F - S XYZ Cypress Prefix Architecture Family Group within Architecture Speed Grade Flash Capacity Package Code Temperature Range Silicon Family Attributes Code 文書番号 : 001-96607 Rev. *A ページ 33/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト パ ッ ケージ PSoC 4200M パ ッ ケージ寸法の説明は以下の通 り です。 仕様 ID# PKG_1 68 ピ ン QFN パ ッ ケージ 68 QFN、 8mm x 8mm x 1.0mm 高 さ 、 0.4mm ピ ッ チ 説明 パ ッ ケージ外形図 # 001-09618 PKG_2 64 ピ ン TQFP 64 TQFP、 10mm x10mm x 1.4mm 高 さ 、 0.5mm ピ ッ チ 51-85051 PKG_4 64 ピ ン TQFP 64 TQFP、 14mm x 14mm x 1.4mm 高 さ 、 0.8mm ピ ッ チ 51-85046 PKG_5 48 ピ ン TQFP 48 TQFP、 7mm x 7mm x 1.4mm 高 さ 、 0.5mm ピ ッ チ 51-85135 表 43. パ ッ ケージの特性 パラ メ ー タ TA 説明 条件 Min Typ Max 単位 動作周囲温度 –40 25 85 °C –40 TJ 動作周囲温度 100 °C TJA パ ッ ケージ θJA (68 ピ ン QFN) – 16.8 – °C/W TJC パ ッ ケージ θJC (68 ピ ン QFN) – 2.9 – °C/W TJA パ ッ ケージ θJA (64 ピ ン TQFP、 0.5mm ピ ッ チ ) – 56 – °C/W TJC パ ッ ケージ θJC (64 ピ ン TQFP, 0.5-mm ピ ッ チ ) – 19.5 – °C/W TJA パ ッ ケージ θJA (64 ピ ン TQFP, 0.8mm ピ ッ チ ) – 66.4 – °C/W TJC パ ッ ケージ θJC (64 ピ ン TQFP, 0.8mm ピ ッ チ ) – 18.2 – °C/W TJA パ ッ ケージ θJA (48 ピ ン TQFP, 0.5mm ピ ッ チ ) – 67.3 – °C/W TJC パ ッ ケージ θJC (48 ピ ン TQFP, 0.5mm ピ ッ チ ) – 30.4 – °C/W 表 44. はんだ リ フ ロー ピー ク温度 パ ッ ケージ 最高ピー ク 温度 ピー ク温度での最長時間 すべてのパ ッ ケージ 260°C 30 秒 表 45. パ ッ ケージの感湿レ ベル (MSL)、 IPC/JEDEC J-STD-2 パ ッ ケージ MSL すべてのパ ッ ケージ MSL 3 文書番号 : 001-96607 Rev. *A ページ 34/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 図 7. 68 ピ ン 8 × 8 × 1.0mm QFN パ ッ ケージ図 001-09618 *E 図 8. 64 ピ ン 10 × 10 × 1.4mm TQFP パ ッ ケージ図 51-85051 *D 文書番号 : 001-96607 Rev. *A ページ 35/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 図 9. 64 ピ ン 14 x 14 x 1.4mm TQFP パ ッ ケージ図 51-85046 *G 図 10. 48 ピ ン 7 × 7 × 1.4mm TQFP パ ッ ケージ外形図 51-85135 *C 文書番号 : 001-96607 Rev. *A ページ 36/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 略語 表 46. 本書で使用する略語 表 46. 本書で使用する略語 EPSR 実行プ ログ ラ ム ス テー タ ス レ ジ ス タ ESD 静電気放電 ETM エ ンベデ ッ ド ト レース マ ク ロ セル 略語 略語 abus 説明 アナログ ロー カル バス 説明 ADC アナログ - デジ タ ル コ ンバー タ ー FIR 有限イ ンパルス応答 (IIR も 参照 ) AG アナログ グローバル FPB フ ラ ッ シ ュ パ ッ チおよびブ レー ク ポ イ ン ト AHB AMBA ( ア ド バン ス ト マ イ ク ロ コ ン ト ロー ラ ー バ ス アーキテ ク チ ャ ) 高性能バス (ARM デー タ 転送 バスの一種 ) FS フルス ピー ド GPIO 汎用入出力 (PSoC ピ ンに も適用 ) HVI 高電圧割 り 込み (LVI、 LVD も参照 ) AMUXBUS アナログ マルチ プ レ ク サ バス IC 集積回路 API IDAC 電流 DAC (DAC、 VDAC も参照 ) IDE 統合開発環境 ALU APSR 算術論理装置 ア プ リ ケーシ ョ ン プ ログ ラ ミ ング イ ン タ ー フ ェ ース ア プ リ ケーシ ョ ン プ ログ ラ ム ス テー タ ス レ ジス タ I2C ARM® 高度な RISC マシ ン (CPU アーキテ ク チ ャの一種 ) IIR 無限イ ンパルス応答 (FIR も参照 ) ATM ILO 自動サン プ モー ド 内部低速発振器 (IMO も参照 ) BW IMO 帯域幅 内部 メ イ ン発振器 (ILO も 参照 ) CAN INL コ ン ト ロー ラ ー エ リ ア ネ ッ ト ワー ク ( 通信プ ロ ト コ ルの一種 ) 積分非直線性 (DNL も 参照 ) I/O 入出力 (GPIO、 DIO、 SIO、 USBIO も参照 ) CMRR 同相除去比 IPOR 初期パワーオン リ セ ッ ト 中央演算処理装置 IPSR 割 り 込みプ ログ ラ ム ス テー タ ス レ ジ ス タ IRQ 割 り 込み要求 ITM 計装 ト レース マ ク ロ セル LCD 液晶デ ィ ス プ レ イ LIN ロー カル イ ン タ ー コ ネ ク ト ネ ッ ト ワー ク ( 通信プ ロ ト コルの一種 ) LR リ ン ク レジス タ LUT ル ッ ク ア ッ プ テーブル LVD 低電圧検出 (LVI も 参照 ) LVI 低電圧割 り 込み (HVI も 参照 ) CPU CRC DAC 巡回冗長検査 ( エ ラ ー チ ェ ッ ク プ ロ ト コ ルの一 種) デジ タ ル - アナログ コ ンバー タ ー (IDAC、 VDAC も参照 ) DFB デジ タ ル フ ィ ル タ ー ブ ロ ッ ク DIO デジ タ ル入出力、 デジ タ ル機能のみを持つ GPIO、 アナログな し 。 GPIO を参照 IIC または 統合回路間 ( 通信プ ロ ト コ ルの一種 ) DMIPS ド ラ イ ス ト ーン 100 万命令毎秒 DMA ダ イ レ ク ト メ モ リ ア ク セス (TD も参照 ) DNL 微分非直線性 (INL も参照 ) DNU LVTTL 未使用 低電圧 ト ラ ン ジス タ - ト ラ ン ジス タ ロ ジ ッ ク DR MAC ポー ト 書き込みデー タ レ ジ ス タ 乗算蓄積 DSI MCU デジ タ ル シ ス テム イ ン タ ー コ ネ ク ト マ イ ク ロ コ ン ト ロー ラ ー ユニ ッ ト DWT MISO デー タ ウ ォ ッ チポ イ ン ト と ト レース マス タ ー入力ス レーブ出力 ECC NC エ ラ ー訂正 コ ー ド 未接続 ECO NMI 外部水晶振動子 マス ク不可能な割 り 込み EEPROM NRZ 電気的消去書き込み可能な読み出 し 専用 メ モ リ 非ゼロ復帰 EMI NVIC 電磁干渉 ネス ト 型ベ ク タ 割 り 込み コ ン ト ロー ラ ー EMIF NVL 外部 メ モ リ イ ン タ ー フ ェ ース 不揮発性ラ ッ チ (WOL も参照 ) EOC 変換の終了 EOF フ レームの終了 文書番号 : 001-96607 Rev. *A オペア ン プ 演算増幅器 PAL プ ログ ラ マ ブル ア レ イ ロ ジ ッ ク (PLD も 参照 ) ページ 37/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 表 46. 本書で使用する略語 表 46. 本書で使用する略語 略語 説明 略語 説明 プ ログ ラ ム カ ウン タ ー SWV シ ングル ワ イヤ ビ ュ ーア プ リ ン ト 基板 TD ト ラ ンザク シ ョ ン デ ィ ス ク リ プ タ (DMA も 参照 ) PGA プ ログ ラ マ ブル ゲ イ ン ア ン プ THD 全高調波歪み PHUB PC PCB ペ リ フ ェ ラル ハブ TIA ト ラ ン ス イ ン ピーダ ン ス ア ン プ PHY 物理レ イヤ TRM テ ク ニ カル リ フ ァ レ ン ス マニ ュ アル PICU ポー ト 割 り 込み制御ユニ ッ ト TTL ト ラ ン ジス タ - ト ラ ン ジス タ ロ ジ ッ ク PLA プ ログ ラ マ ブル ロ ジ ッ ク ア レ イ TX 送信 PLD プ ログ ラ マ ブル ロ ジ ッ ク デバイ ス (PAL も参照 ) UART PLL 位相同期回路 ユニバーサル非同期 ト ラ ン ス ミ ッ タ レ シーバ ( 通信プ ロ ト コルの一種 ) PMDD パ ッ ケージ材質宣言デー タ シー ト UDB ユニバーサル デジ タ ル ブ ロ ッ ク POR パワーオン リ セ ッ ト USB 汎用シ リ アル バス PRES 高精度パワーオン リ セ ッ ト USBIO PRS USB 入出力 (USB ポー ト への接続に使用 さ れる PSoC ピ ン ) 疑似乱数列 PS VDAC 電圧 DAC (DAC、 IDAC も 参照 ) ポー ト 読み出 し デー タ レ ジ ス タ PSoC® Programmable System-on-Chip™ WDT ウ ォ ッ チ ド ッ グ タ イ マー PSRR WOL 書き込みワン ス ラ ッ チ (NVL も参照 ) 電源電圧変動除去比 PWM WRES ウ ォ ッ チ ド ッ グ タ イ マー リ セ ッ ト パルス幅変調器 RAM XRES 外部 リ セ ッ ト I/O ピ ン ラ ン ダム ア ク セス メ モ リ RISC XTAL 水晶 縮小命令セ ッ ト コ ン ピ ュ ーテ ィ ング RMS 二乗平均平方根 RTC リ アル タ イム ク ロ ッ ク RTL レ ジ ス タ 転送言語 RTR リ モー ト 送信要求 RX 受信 SAR 逐次比較レ ジス タ SC/CT ス イ ッ チ ト キ ャ パシ タ /連続時間 SCL I2C シ リ アル ク ロ ッ ク SDA I2C シ リ アル デー タ S/H サン プル/ホール ド SINAD 信号対 ノ イ ズおよび歪み比 SIO 特殊入出力 ( 高度機能を備えた GPIO)。 GPIO を参照 SOC 変換の開始 SOF フ レームの開始 SPI シ リ アル ペ リ フ ェ ラル イ ン タ ー フ ェ ース ( 通信プ ロ ト コ ルの一種 ) SR スルー レー ト SRAM ス タ テ ィ ッ ク ラ ン ダム ア ク セス メ モ リ SRES ソフ トウェア リセッ ト SWD シ リ アル ワ イヤ デバ ッ グ ( テ ス ト プ ロ ト コ ルの一種 ) 文書番号 : 001-96607 Rev. *A ページ 38/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 本書の表記法 測定単位 表 47. 測定単位 記号 測定単位 °C 摂氏温度 dB デシベル fF フ ェムト フ ァ ラ ッ ド Hz ヘルツ KB 1024 バイ ト kbps キロ ビ ッ ト 毎秒 Khr キロ時間 kHz キロヘルツ kΩ キロ オーム ksps キロサン プル毎秒 LSB 最下位ビ ッ ト Mbps メ ガ ビ ッ ト 毎秒 MHz メ ガヘルツ MΩ メ ガオーム Msps メ ガサン プル毎秒 µA マ イ ク ロ ア ンペア µF マイ クロフ ァ ラ ッ ド µH マ イ ク ロヘン リ ー µs マ イ ク ロ秒 µV マ イ ク ロボル ト µW マ イ ク ロワ ッ ト mA ミ リ ア ンペア ms ミ リ秒 mV ミ リ ボル ト nA ナ ノ ア ンペア ns ナノ秒 nV ナ ノ ボル ト Ω オーム pF ピコファラ ッ ド ppm 100 万分の 1 ps ピ コ秒 s 秒 sps サン プル数毎秒 sqrtHz ヘルツの平方根 V ボル ト 文書番号 : 001-96607 Rev. *A ページ 39/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト 変更履歴 文書名 : PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト プ ログ ラ マ ブル シ ス テムオ ン チ ッ プ (PSoC®) 文書番号 : 001-96607 版 ECN 番号 変更者 発行日 変更内容 ** 4674828 HZEN 03/02/2015 こ れは英語版 001-93963 Rev. *A を翻訳 し た日本語版 001-96607 Rev. ** です。 *A 4829185 SSAS 07/10/2015 こ れは英語版 001-93963 Rev. *D を翻訳 し た日本語版 001-96607 Rev. *A です。 文書番号 : 001-96607 Rev. *A ページ 40/41 PSoC® 4: PSoC 4200M フ ァ ミ リ デー タ シー ト セールス、 ソ リ ュ ーシ ョ ンおよび法律情報 ワール ド ワ イ ド な販売 と 設計サポー ト サイ プ レ スは、 事業所、 ソ リ ュ ーシ ョ ン セ ン タ ー、 メ ー カ ー代理店および販売代理店の世界的なネ ッ ト ワー ク を保持 し ています。 お客様の最寄 り のオ フ ィ スについては、 サイ プ レ スのロ ケーシ ョ ン ページ を ご覧 く だ さ い。 PSoC® ソ リ ュ ーシ ョ ン 製品 車載用 ク ロ ッ ク&バ ッ フ ァ イ ン タ ー フ ェ ース 照明&電力制御 メモリ PSoC タ ッ チ セ ン シ ング USB コ ン ト ロー ラ ー ワ イヤレ ス/ RF psoc.cypress.com/solutions cypress.com/go/automotive PSoC 1 | PSoC 3 | PSoC 4 | PSoC 5LP cypress.com/go/clocks cypress.com/go/interface サイ プ レ ス開発者 コ ミ ュ ニ テ ィ cypress.com/go/powerpsoc コ ミ ュ ニ テ ィ | フ ォ ー ラ ム | ブ ログ | ビデオ | ト レーニ ン グ cypress.com/go/memory cypress.com/go/psoc テ ク ニ カル サポー ト cypress.com/go/support cypress.com/go/touch cypress.com/go/USB cypress.com/go/wireless © Cypress Semiconductor Corporation, 2014-2015. 本文書に記載 さ れる情報は予告な く 変更 さ れる場合があ り ます。 Cypress Semiconductor Corporation ( サイ プ レ ス セ ミ コ ン ダ ク タ 社 ) は、 サイ プ レ ス製品に組み込まれた回路以外のいかな る回路を使用する こ と に対 し て一切の責任を負いません。 サイ プ レ ス セ ミ コ ン ダ ク タ 社は、 特許またはその他の権利に基づ く ラ イ セ ン ス を譲渡する こ と も、 または含意する こ と も あ り ません。 サイ プ レ ス製品は、 サイ プ レ ス と の書面によ る合意に基づ く ものでない限 り 、 医療、 生命維持、 救命、 重要な管理、 または安全の用途のために使用する こ と を保証する も のではな く 、 また使用する こ と を意図 し た もので も あ り ません。 さ ら にサイ プ レ スは、 誤動作や誤 り によ っ て使用者に重大な傷害を も た ら す こ と が合理的に予想 さ れる生命維持 シ ス テムの重要な コ ンポーネ ン ト と し てサイ プ レ ス製品を使用する こ と を許可 し ていません。 生命維持シ ス テムの用途にサイ プ レ ス製品を供する こ と は、 製造者がそのよ う な使用におけるあ ら ゆ る リ ス ク を負 う こ と を意味 し 、 その結果サイ プ レ スはあ ら ゆる責任を免除 さ れる こ と を意味 し ます。 すべてのソ ース コ ー ド ( ソ フ ト ウ ェ アおよび/またはフ ァ ームウ ェ ア ) はサイ プ レ ス セ ミ コ ン ダ ク タ 社 ( 以下 「サイ プ レ ス」 ) が所有 し 、 全世界の特許権保護 ( 米国およびその他の国 )、 米国の著 作権法な ら びに国際協定の条項に よ り 保護 さ れ、 かつそれら に従います。 サイ プ レ スが本書面に よ り ラ イ セ ン シーに付与する ラ イ セ ン スは、 個人的、 非独占的かつ譲渡不能の ラ イ セ ン ス であ り 、 適用 さ れる契約で指定 さ れたサイ プ レ スの集積回路 と 併用 さ れる ラ イ セ ン シーの製品のみをサポー ト する カ ス タ ム ソ フ ト ウ ェ アおよび/またはカ ス タ ム フ ァ ームウ ェ ア を作成する目的に限 っ て、 サイ プ レ スの ソ ース コ ー ド の派生著作物を コ ピー、 使用、 変更そ し て作成する ためのラ イ セ ン ス、 な ら びにサイ プ レ スの ソ ース コ ー ド および派生著作物を コ ンパイルする ための ラ イ セ ン スです。 上記で指定 さ れた場合を除き、 サイ プ レ スの書面によ る明示的な許可な く し て本 ソ ース コ ー ド を複製、 変更、 変換、 コ ンパイル、 または表示する こ と はすべて禁止 し ます。 免責条項 : サイ プ レ スは、 明示的または黙示的を問わず、 本資料に関するいかな る種類の保証 も行いません。 こ れには、 商品性または特定目的への適合性の黙示的な保証が含まれますが、 こ れに 限定 さ れません。 サイ プ レ スは、 本文書に記載 さ れる資料に対 し て今後予告な く 変更を加え る権利を留保 し ます。 サイ プ レ スは、 本文書に記載 さ れるいかな る製品または回路を適用または使用 し た こ と によ っ て生ずるいかな る責任も負いません。 サイ プ レ スは、 誤動作や故障によ っ て使用者に重大な傷害を も た ら す こ と が合理的に予想 さ れる生命維持シ ス テムの重要な コ ンポーネ ン ト と し てサイ プ レ ス製品を使用する こ と を許可 し ていません。 生命維持シ ス テムの用途にサイ プ レ ス製品を供する こ と は、 製造者がそのよ う な使用におけるあ ら ゆる リ ス ク を負 う こ と を意味 し 、 その結 果サイ プ レ スはあ ら ゆる責任を免除 さ れる こ と を意味 し ます。 ソ フ ト ウ ェ アの使用は、 適用 さ れるサイ プ レ ス ソ フ ト ウ ェ ア ラ イ セ ン ス契約によ っ て制限 さ れ、 かつ制約 さ れる場合があ り ます。 文書番号 : 001-96607 Rev. *A 改訂日 2015 年 7 月 10 日 本書で言及するすべての製品名および会社名は、 それぞれの所有者の商標である場合があ り ます。 ページ 41/41