Preliminary NJU6515 暫定資料 10 桁 1 行スムーススクロール機能付 スムーススクロール機能付 ドットマトリックス LCD コントローラドライバ 概 要 NJU6515 は、10 桁 1 行のドットマトリックス LCD ドライバです。 NJU6515 は、シリアルインターフェイス、インス トラクション制御部、キャラクタジェネレータ部、コ モン・セグメントドライバ部、ブリーダ抵抗、昇圧回 路等で構成されています。 CPU からの 1 線式シリアルデータ制御が可能で、 LCD ドライバ部は、5.5V までの LCD 駆動電圧に対応 している為、ワイヤードリモコン等の省スペース、低 電圧・低消費電流化が必要な製品に最適です。 外 形 NJU6515 特 長 徴 10 桁 1 行 5x7 ドットマトリックス LCD コントローラドライバ マーク表示機能付き (最大 118 マーク) 1 線式シリアルインターフェイス 表示データ RAM 11 x8 ビット キャラクタジェネレータ ROM 6,720 ビット 文字フォント 5 x7 ドット 192 種 キャラクタジェネレータ RAM 77x5 ビット 文字フォント 5 x7 ドット 11 種 マーク表示 RAM 118 ビット マーク表示 118 種 表示デューティ 1/8,1/9 デューティ選択可 表示方向切り替え可能 豊富なインストラクションセット 表示クリア, アドレスホーム, エントリーモードセット, デューティセット, 表示オン/オフコントロール, アドレスシフト, 表示シフト, ドットシフト, 電源制御, 汎用出力ポート, 電子ボリューム, RAM アドレスセット, RAM データ書き込み 昇圧回路内蔵 2, 3 倍昇圧 パワーオンリセット内蔵 ボルテージレギュレータ内蔵 (8 ステップ) 電子ボリューム内蔵 (16 ステップ) 発振回路 CR 外付け ブリーダ抵抗内蔵 電源電圧 1.7~5.5V CMOS 構造(P-Sub) 外形 ベアチップ (COB 実装可能) Ver.2006-08-22 -1- Preliminary NJU6515 PAD 配置図 73 72 71 70 69 ・・・・・・・・・・・・・・・・・・・・・・・・53 52 51 50 49 □ □ □ □ □ ・・・・・・・・・・・・・・・・・・・・・・・・□ □ □ □ □ TOP VIEW Y X □ □ □ □ □ ・・・・・・・・・・・・・・・・・・・・・・・□ □ □ □ □ □ □ □ □ □ ・・・・・・・・・・・・・・・・・・・・・・・□ □ □ □ □ 74 75 76 77 78 ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ 92 93 94 95 96 48 47 46 45 44 ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ 30 29 28 27 26 □ □ □ □ □ ・・・・・・・・・・・・・・・・・・・・・・・・□ □ □ □ □ 1 2 3 4 5 ・・・・・・・・・・・・・・・・・・・・・・・・21 22 23 24 25 チップサイズ :3.45mm x 3.25mm チップセンター:X=0µm, Y=0µm パッド開口部 :90µm x 90µm パッドピッチ :117.7µm ピッチ チップ厚 :400µm -2- Ver.2006-08-22 Preliminary NJU6515 NJU3555 PAD 座標 (1) A モード (SEL1="0", SEL2="0") PAD No. 端子名 X= µm 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 RSTOUT DC SEL1 SEL2 IF1 IF2 FSEL SI REGON OSC1 VDD VSS VSS Vci VREG C1+ C1C2+ C2VOUT VLCD1 VLCD2 V1 V2 V4 SEG59 SEG58 SEG57 SEG56 SEG55 SEG54 SEG53 SEG52 SEG51 SEG50 SEG49 SEG48 SEG47 SEG46 SEG45 SEG44 SEG43 SEG42 SEG41 SEG40 SEG39 SEG38 SEG37 -1412.4 -1294.7 -1177.0 -1059.3 -941.6 -823.9 -706.2 -588.5 -470.8 -353.1 -235.4 -117.7 0 117.7 235.4 353.1 470.8 588.5 706.2 823.9 941.6 1059.3 1177.0 1294.7 1412.4 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 Ver.2006-08-22 チップサイズ 3.45mm x 3.25mm (チップセンター X=0µm, Y=0µm) Y= µm PAD No. 端子名 X= µm Y= µm -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1294.7 -1177.0 -1059.3 -941.6 -823.9 -706.2 -588.5 -470.8 -353.1 -235.4 -117.7 0 117.7 235.4 353.1 470.8 588.5 706.2 823.9 941.6 1059.3 1177.0 1294.7 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 SEG36 SEG35 SEG34 SEG33 SEG32 SEG31 SEG30 SEG29 SEG28 SEG27 SEG26 SEG25 SEG24 SEG23 SEG22 SEG21 SEG20 SEG19 SEG18 SEG17 SEG16 SEG15 SEG14 SEG13 SEG12 SEG11 SEG10 SEG9 SEG8 SEG7 SEG6 SEG5 SEG4 SEG3 SEG2 SEG1 COMMK2 COM7 COM6 COM5 COM4 COM3 COM2 COM1 COMMK1 P1 P2 P3 1412.4 1294.7 1177.0 1059.3 941.6 823.9 706.2 588.5 470.8 353.1 235.4 117.7 0 -117.7 -235.4 -353.1 -470.8 -588.5 -706.2 -823.9 -941.6 -1059.3 -1177.0 -1294.7 -1412.4 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1294.7 1177.0 1059.3 941.6 823.9 706.2 588.5 470.8 353.1 235.4 117.7 0 -117.7 -235.4 -353.1 -470.8 -588.5 -706.2 -823.9 -941.6 -1059.3 -1177.0 -1294.7 -3- NJU6515 Preliminary (2) B モード (SEL1="1", SEL2="1") PAD No. 端子名 X= µm 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 RSTOUT DC SEL1 SEL2 IF1 IF2 FSEL SI REGON OSC1 VDD VSS VSS Vci VREG C1+ C1C2+ C2VOUT VLCD1 VLCD2 V1 V2 V4 SEG1 SEG2 SEG3 SEG4 SEG5 SEG6 SEG7 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG16 SEG17 SEG18 SEG19 SEG20 SEG21 SEG22 SEG23 -1412.4 -1294.7 -1177.0 -1059.3 -941.6 -823.9 -706.2 -588.5 -470.8 -353.1 -235.4 -117.7 0 117.7 235.4 353.1 470.8 588.5 706.2 823.9 941.6 1059.3 1177.0 1294.7 1412.4 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 -4- チップサイズ 3.45mm x 3.25mm (チップセンター X=0µm, Y=0µm) Y= µm PAD No. 端子名 X= µm Y= µm -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1294.7 -1177.0 -1059.3 -941.6 -823.9 -706.2 -588.5 -470.8 -353.1 -235.4 -117.7 0 117.7 235.4 353.1 470.8 588.5 706.2 823.9 941.6 1059.3 1177.0 1294.7 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 SEG24 SEG25 SEG26 SEG27 SEG28 SEG29 SEG30 SEG31 SEG32 SEG33 SEG34 SEG35 SEG36 SEG37 SEG38 SEG39 SEG40 SEG41 SEG42 SEG43 SEG44 SEG45 SEG46 SEG47 SEG48 SEG49 SEG50 SEG51 SEG52 SEG53 SEG54 SEG55 SEG56 SEG57 SEG58 SEG59 COMMK1 COM1 COM2 COM3 COM4 COM5 COM6 COM7 COMMK2 P1 P2 P3 1412.4 1294.7 1177.0 1059.3 941.6 823.9 706.2 588.5 470.8 353.1 235.4 117.7 0 -117.7 -235.4 -353.1 -470.8 -588.5 -706.2 -823.9 -941.6 -1059.3 -1177.0 -1294.7 -1412.4 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1294.7 1177.0 1059.3 941.6 823.9 706.2 588.5 470.8 353.1 235.4 117.7 0 -117.7 -235.4 -353.1 -470.8 -588.5 -706.2 -823.9 -941.6 -1059.3 -1177.0 -1294.7 Ver.2006-08-22 Preliminary NJU6515 NJU3555 (3) C モード (SEL1="1", SEL2="0") PAD No. 端子名 X= µm 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 RSTOUT DC SEL1 SEL2 IF1 IF2 FSEL SI REGON OSC1 VDD VSS VSS Vci VREG C1+ C1C2+ C2VOUT VLCD1 VLCD2 V1 V2 V4 SEG59 SEG58 SEG57 SEG56 SEG55 SEG54 SEG53 SEG52 SEG51 SEG50 SEG49 SEG48 SEG47 SEG46 SEG45 SEG44 SEG43 SEG42 SEG41 SEG40 SEG39 SEG38 SEG37 -1412.4 -1294.7 -1177.0 -1059.3 -941.6 -823.9 -706.2 -588.5 -470.8 -353.1 -235.4 -117.7 0 117.7 235.4 353.1 470.8 588.5 706.2 823.9 941.6 1059.3 1177.0 1294.7 1412.4 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 Ver.2006-08-22 チップサイズ 3.45mm x 3.25mm (チップセンター X=0µm, Y=0µm) Y= µm PAD No. 端子名 X= µm Y= µm -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1294.7 -1177.0 -1059.3 -941.6 -823.9 -706.2 -588.5 -470.8 -353.1 -235.4 -117.7 0 117.7 235.4 353.1 470.8 588.5 706.2 823.9 941.6 1059.3 1177.0 1294.7 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 SEG36 SEG35 SEG34 SEG33 SEG32 SEG31 SEG30 SEG29 SEG28 SEG27 SEG26 SEG25 SEG24 SEG23 SEG22 SEG21 SEG20 SEG19 SEG18 SEG17 SEG16 SEG15 SEG14 SEG13 SEG12 SEG11 SEG10 SEG9 SEG8 SEG7 SEG6 SEG5 SEG4 SEG3 SEG2 SEG1 COMMK1 COM1 COM2 COM3 COM4 COM5 COM6 COM7 COMMK2 P1 P2 P3 1412.4 1294.7 1177.0 1059.3 941.6 823.9 706.2 588.5 470.8 353.1 235.4 117.7 0 -117.7 -235.4 -353.1 -470.8 -588.5 -706.2 -823.9 -941.6 -1059.3 -1177.0 -1294.7 -1412.4 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1294.7 1177.0 1059.3 941.6 823.9 706.2 588.5 470.8 353.1 235.4 117.7 0 -117.7 -235.4 -353.1 -470.8 -588.5 -706.2 -823.9 -941.6 -1059.3 -1177.0 -1294.7 -5- NJU6515 Preliminary (4) D モード (SEL1="0", SEL2="1") PAD No. 端子名 X= µm 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 RSTOUT DC SEL1 SEL2 IF1 IF2 FSEL SI REGON OSC1 VDD VSS VSS Vci VREG C1+ C1C2+ C2VOUT VLCD1 VLCD2 V1 V2 V4 SEG1 SEG2 SEG3 SEG4 SEG5 SEG6 SEG7 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG16 SEG17 SEG18 SEG19 SEG20 SEG21 SEG22 SEG23 -1412.4 -1294.7 -1177.0 -1059.3 -941.6 -823.9 -706.2 -588.5 -470.8 -353.1 -235.4 -117.7 0 117.7 235.4 353.1 470.8 588.5 706.2 823.9 941.6 1059.3 1177.0 1294.7 1412.4 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 1551.0 -6- チップサイズ 3.45mm x 3.25mm (チップセンター X=0µm, Y=0µm) Y= µm PAD No. 端子名 X= µm Y= µm -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1452.0 -1294.7 -1177.0 -1059.3 -941.6 -823.9 -706.2 -588.5 -470.8 -353.1 -235.4 -117.7 0 117.7 235.4 353.1 470.8 588.5 706.2 823.9 941.6 1059.3 1177.0 1294.7 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 SEG24 SEG25 SEG26 SEG27 SEG28 SEG29 SEG30 SEG31 SEG32 SEG33 SEG34 SEG35 SEG36 SEG37 SEG38 SEG39 SEG40 SEG41 SEG42 SEG43 SEG44 SEG45 SEG46 SEG47 SEG48 SEG49 SEG50 SEG51 SEG52 SEG53 SEG54 SEG55 SEG56 SEG57 SEG58 SEG59 COMMK2 COM7 COM6 COM5 COM4 COM3 COM2 COM1 COMMK1 P1 P2 P3 1412.4 1294.7 1177.0 1059.3 941.6 823.9 706.2 588.5 470.8 353.1 235.4 117.7 0 -117.7 -235.4 -353.1 -470.8 -588.5 -706.2 -823.9 -941.6 -1059.3 -1177.0 -1294.7 -1412.4 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 -1551.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1451.0 1294.7 1177.0 1059.3 941.6 823.9 706.2 588.5 470.8 353.1 235.4 117.7 0 -117.7 -235.4 -353.1 -470.8 -588.5 -706.2 -823.9 -941.6 -1059.3 -1177.0 -1294.7 Ver.2006-08-22 Preliminary NJU6515 NJU3555 ブロック図 ブロック図 VDD キャラクタ ジェネレータ RAM(CG RAM) 77x5 ビット キャラクタ ジェネレータ ROM(CG ROM) 6,720 ビット VLCD1 VLCD2 VLCD V1 V1 V2 (V3) V2 (V3) V4 V4 VSS VSS パラレル・シリアル変換回路 スクロール回路 VOUT 昇圧回路 / レギュレータ C1+ C1- C2+ C2- ドライバ コモン マーク表示 RAM (MK RAM) 118 ビット セグメント ドライバ SEL1 SEL 2 COM1~ COM7, COMM1, COMM2 SEG1~ SEG59 59 ビット シフトレジスタ 汎用ポート ドライバ データ レジスタ リセット回路 Ver.2006-08-22 タイミング 発生回路 表示データ RAM(DD RAM) 11x8-bit IF1 IF2 RSTOUT アドレス カウンタ 9 ビット シフトレジスタ シリアル インター フェイス インストラクション デコーダ 59 ビット ラッチ回路 SI インストラクション レジスタ 汎用ポート レジスタ 発振回路 ブリンク制御回路 OSC1 FSEL P1~ P3 DC Vci REGON VREG -7- Preliminary NJU6515 端子説明 No. 記 号 入出力 11 VDD - 12,13 VSS - 21, 22, 23,24, 25 16,17, 18,19 14 20 VLCD1, VLCD2, V1, V2, V4 C1+, C1C2+, C2VCi VOUT 出力 2 DC 入力 10 OSC1 SEG1~ 26~84 SEG59 COM1~ 86~92 COM7 COMMK1, 85,93 COMMK2 94~96 P1~P3 8 SI 5,6 IF1,IF2 機 能 電源端子 VDD=1.7~5.5V GND 端子 VSS=0V 液晶駆動用電源端子 - - 入力 出力 出力 出力 昇圧用コンデンサ接続端子 昇圧入力電圧端子 昇圧出力端子 昇圧段数選択端子 "L" : 2 倍昇圧設定 "H" : 3 倍昇圧設定 発振回路用抵抗・容量接続端子、または外部クロック入力端子 セグメント出力端子 コモン出力端子 マーク表示用コモン出力端子 汎用出力ポート端子 シリアルデータ入力端子 1 ビット周期選択端子 レギュレータオン/オフ端子 "L" : オフ 9 REGON 入力 "H" : オン 15 VREG 出力 レギュレータ出力端子 CR 外付け内蔵発振/外部入力切り替え端子 "L" : 内蔵発振 7 FSEL 入力 "H" : 外部入力 (内蔵発振オフ) 1 RSTOUT 出力 リセット信号モニタ出力 コモンの走査方向設定端子 コモンの走査方向を選択します。 3 SEL1 入力 "L" : COM1ÆCOM7, COMMK1, COMMK2 "H" : COMMK2, COMMK1, COM7ÆCOM1 セグメントの端子配列設定端子 セグメントの端子配列を選択します。 4 SEL2 入力 "L" : SEG1ÆSEG59 "H" : SEG59ÆSEG1 * DC, IF1, IF2, REGON, FSEL, SEL1, SEL2 端子は固定して使用します。 -8- 出力 入力 入力 Ver.2006-08-22 Preliminary NJU6515 NJU3555 機能説明 (1) 各ブロック説明 (1-1) レジスタ NJU6515 には、インストラクションレジスタ(IR)とデータレジスタ(DR)の 2 本の 8 ビットレジスタ があります。IR は表示クリア、 アドレスシフト等のインストラクションコードや表示データ RAM(DD RAM)、キャラクタジェネレータ RAM(CG RAM)、マーク表示 RAM(MK RAM)のアドレス情報を記憶 する為のレジスタです。 DR は DD RAM、CG RAM、MK RAM へ書込むデータの一時記憶に使用さ れるレジスタです。 CPU から DR に書込まれたデータは、内部動作により自動的に DD RAM、CG RAM、MK RAM に書込まれます。 表 1 レジスタ選択 D11 0 1 0 D10 0 1 0 D9 0 0 1 D8 0 0 1 動 作 IR 書き込み、内部動作 (表示クリア等) アドレスセット DR 書き込み、内部動作 (DR→DD RAM または CG RAM または MK RAM) (1-2) アドレスカウンタ(AC) アドレスカウンタ(AC)は、DD RAM、CG RAM、MK RAM のアドレスを与えるカウンタです。 IR にアドレス設定のインストラクションを書込むと、IR から AC へアドレス情報が転送されます。 DD RAM、CG RAM、MK RAM のいずれかを選択するかは RAM のアドレスにより決定されます。 DD RAM、CG RAM、MKRAM に表示データを書込んだ後、アドレスカウンタ(AC)は自動的に+1(ま たは-1)されます。 (1-3) 表示データ RAM(DD RAM) 表示データ RAM(DD RAM)は、8 ビットの文字コードで表される表示データを記憶する RAM です。 容量は、11X8 ビットで 11 文字分記憶できます。 (11 文字のうち、1 文字分はスクロール用メモリとし て使用します。) DD RAM のアドレスと液晶表示上の表示位置は、下記の対応関係があります。アドレスカウンタ (AC)にセットされる DD RAM のアドレス(ADD)は、16 進で表されます。 例)DD RAM アドレス"08" AC AC7 AC6 AC5 AC4 AC3 AC2 AC1 AC0 0 0 0 0 1 0 0 0 08 16 進 DD RAM のアドレス アドレスと レスと液晶表示上の 液晶表示上の表示位置の 表示位置の対応 1桁 2 00 01 3 02 4 03 5 04 6 05 7 06 8 07 9 08 10 09 0A ↑ ←表示位置 ←DD RAM アドレス(16 進) スクロール用メモリ 表示シフト動作を行わせると DD RAM アドレスが下図の様に移動します。 (00) ← [ 左シフト ] 01 02 03 04 05 06 07 08 09 0A 00 [ 右シフト ] 0A 00 01 02 03 04 05 06 07 08 09 Ver.2006-08-22 → (0A) -9- NJU6515 Preliminary (1-4) キャラクタジェネレータ ROM(CG ROM) キャラクタジェネレータ ROM(CG ROM)は、8 ビットの文字コードから 5X7 ドットの文字パター ンを発生する ROM です。 ROM には 192 種類の 5X7 ドットの文字パターンが内蔵されています。 NJU6515 の文字コードと文字パターンとの対応は表 2 に示す通りです。 尚、ユーザー希望の文字パターンへの ROM 変更も受付けます。(この場合でも、アドレス(20)H は スペースパターンとして下さい)。 文字コード(0∗)H, (1∗)H, (8∗)H, (9∗)H は無効です。 表 2 文字コードと文字パターンとの対応表 - 10 - (ROM バージョン 06) Ver.2006-08-22 Preliminary NJU6515 NJU3555 (1-5) キャラクタジェネレータ RAM(CG RAM) キャラクタジェネレータ RAM(CG RAM)は、ユーザーがプログラムで自由に文字パターンを書換え られる RAM です。 5X7 ドットの文字を 11 文字分書き込む事ができます。 CG RAM に記憶されている文字パターンを表示する時は、表 2 の文字コード(00)H – (0A)H を DD RAM に書き込んで下さい。 CG RAM アドレスとデータ及び表示されるパターンとの関係について、表 3 に示します。 表 3 CG RAM アドレスと文字コード(DD RAM)及び文字パターン(CG RAM のデータ)との関係 文字コード 文字パターン CG RAM アドレス (DD RAM データ) (CG RAM データ) 76543210 76543 210 43210 ← → ← → ← → 上位ビット 下位ビット 上位 下位 上位 下位 00000000 10000 000 11110 10001 001 010 10001 011 11110 文字パターン(1) 100 10100 101 10010 110 10001 111 ∗∗∗∗∗ 00000001 10001 000 10001 001 01010 010 11111 011 00100 文字パターン(2) 100 11111 101 00100 110 00100 111 ∗∗∗∗∗ 000 001 y y y y y y y y y y y y y y y y y y y y 00001010 11010 100 101 文字パターン(11) 110 111 ∗ 設定禁止 注) 1. 文字コードビット 0 ~ 3 と CG RAM アドレスビット 3 ~ 6 が対応します。(4 ビット:11 種) 2. CG RAM アドレスビット 0 ~ 2 が、文字パターンの行位置を指定します。 8 行目の∗印は無効ビットです。 CG RAM データを連続して入力する場合には、無効アドレスは自動的に飛ばされます。 3. 文字パターンの列位置は CG RAM データビット 0 ~ 4 と対応し、図示の位置関係(ビット 4 が左端)となりま す。 4. 表 2、3 に示した様に CG RAM の文字パターンは文字コードビット 4 ~ 7 がすべて"0"で選ばれます。 5. CG RAM データ"1"が表示上の選択、"0"が非選択に対応します。 6. 電源投入後は、CG RAM の内容は初期設定されません。 表示オン前に RAM の設定をして下さい。 Ver.2006-08-22 - 11 - Preliminary NJU6515 (1-6) マーク表示 RAM(MK RAM) マーク表示 RAM(MK RAM)は、最大 118 個のマーク表示をコントロールする RAM です。 マーク表示はマークオン(M="1")かつ、表示オン(D="1")設定時のみ表示可能となります。マーク表示 データは、"1"で表示オン、"0"で表示オフとなります。 MK RAM アドレスとデータ及び表示されるパターンとの関係について表 4 に示します。 COMMK1 1 59 60 118 COM1 COM2 COM3 COM4 COM5 COM6 COM7 COMMK2 1 2 3 4 5 6 7 8 9 101112131415161718 SEG 5556575859 表 4 MK RAM アドレスとマーク表示対応ビット表 マーク表示対応ビット MK RAM アドレス (COMMK1:E0H∼E9H) D7 D6 D5 D4 D3 D2 (COMMK2:EAH∼F3H) D1 D0 1110 0000 E0H * * 1 2 3 4 5 6 1110 0001 E1H * * 7 8 9 10 11 12 1110 0010 E2H * * 13 14 15 16 17 18 1110 0011 E3H * * 19 20 21 22 23 24 1110 0100 E4H * * 25 26 27 28 29 30 1110 0101 E5H * * 31 32 33 34 35 36 1110 0110 E6H * * 37 38 39 40 41 42 1110 0111 E7H * * 43 44 45 46 47 48 1110 1000 E8H * * 49 50 51 52 53 54 1110 1001 E9H * * 55 56 57 58 59 * 1110 1010 EAH * * 60 61 62 63 64 65 1110 1011 EBH * * 66 67 68 69 70 71 1110 1100 ECH * * 72 73 74 75 76 77 1110 1101 EDH * * 78 79 80 81 82 83 1110 1110 EEH * * 84 85 86 87 88 89 1110 1111 EFH * * 90 91 92 93 94 95 1111 0000 F0H * * 96 97 98 99 100 101 1111 0001 F1H * * 102 103 104 105 106 107 1111 0010 F2H * * 108 109 110 111 112 113 1111 0011 F3H * * 114 115 116 117 118 * * 無効(Don’t Care) 注) 電源投入後は、MK RAM の内容は初期化されません。 マーク表示機能を使用する場合は表示オンする 前にソフトウェアにて MK RAM の内容を設定して下さい。 マーク表示は表示シフトのインストラクションに依存しないので、表示シフトまたはドットシフトを実 行してもマーク表示はシフトしません。 1/8duty で使用する時には MK RAM アドレスを E0H~E9H の範囲となるように再セットして下さい。 - 12 - Ver.2006-08-22 Preliminary NJU6515 NJU3555 (1-7) タイミング発生回路 タイミング発生回路は、DD RAM, MK RAM, CG RAM, CG ROM などの内部回路を動作させる為の タイミング信号を発生させます。 表示に必要な RAM などの読出しタイミングと CPU からのアクセ スによる内部動作タイミングとが別々に出され、互いに干渉しないようになっています。 このため、例えば DD RAM へデータを書込むとき、その書込まれたところの表示部以外にちらつ きなどの悪影響をおよぼすことはありません。 (1-8) 液晶表示ドライバ回路 液晶表示ドライバ回路は、9 本のコモン信号ドライバと 59 本のセグメント信号ドライバから構成 されています。 文字パターンデータは 59 ビットのシフトレジスタに送られ、必要なデータがそろっ たところでラッチされます。 このラッチされたデータがドライバを制御し駆動波形を出力します。 注) 液晶表示について NJU6515 はスムーススクロール機能使用の有無に関わらず、CG ROM、CG RAM より読み出したとき に、6 x n 本目(n=1,2,3・・・)のセグメントに空白を自動的に生成します。 スムーススクロール時にはこ の空白部分も一緒にスクロールします。マークは 6 x n 本目に空白を生成せず、全てのセグメントを使 用できます。 COMMK1 COM1 COM2 COM3 COM4 COM5 COM6 COM7 COMMK2 1 2 3 4 5 6 7 8 9 101112131415161718 ↑ ↑ ↑ CG ROM、CG RAM から読み出す時に マークは全ての SEG に 対してデータを持つ。 6 x n 本目に空白が生成される。 SEG 5556575859 ↑ SEG59 までのため、 最後はありません。 (1-9) ブリンク制御回路 ブリンク(点滅)を発生させる回路です。 ブリンクは、アドレスカウンタ(AC)に設定されている表示 データ RAM(DD RAM)のアドレスに相当する桁に発生します。 アドレスカウンタが(04)H の場合のア ドレス位置を下記に示します。 AC AC7 0 1桁 00 2 01 AC6 0 3 02 4 03 AC5 0 5 04 AC4 0 6 05 AC3 0 7 06 8 07 AC2 1 9 08 AC1 0 10 09 AC0 0 ←表示位置 ←DD RAM アドレス(16 進) ブリンク位置 注) アドレスカウンタ(AC)が、キャラクタジェネレータ RAM(CG RAM)、マーク RAM(MK RAM)を選択し ている場合にもブリンクは発生します。しかし、そのブリンクは意味のあるものではありません。AC が CG RAM、MK RAM のアドレスになっている場合には意味のない位置にブリンクが表示されるため、 ブリンクはオフにして下さい。 Ver.2006-08-22 - 13 - NJU6515 Preliminary (1-10) 発振回路 外付けコンデンサ、外付け抵抗により発振します。これにより、LCD 駆動に必要なクロックを発生 します。外付けコンデンサ、抵抗による発振を使用する時には、FSEL 端子を"L"レベルにして下さい。 また、外部クロックを使用する場合は、FSEL 端子を"H"として状態で OSC1 端子に入力して下さい。 - 14 - Ver.2006-08-22 Preliminary NJU6515 NJU3555 (2) リセット回路による初期設定 (2-1) 内蔵リセット回路による初期設定 NJU6515 は、電源投入時に自動的に初期設定(リセット)を行います。 初期設定では、次のインスト ラクションを実行します。 初期設定の終了時間は、「CPU とのインターフェイス機能」に記載の初 期設定時間を参照して下さい。 初期設定フローを下図に示します。 表示クリア エントリーモードセット DD RAM に 20H を書き込み、 アドレスカウンタを 00H に初期化 I/D =1 : +1(インクリメント) S =0 : シフト無し デューティセット DT =1 : 1/8Duty 表示オン/オフコントロール D M B =0 : 表示オフ =0 : マークオフ =0 : ブリンクオフ 電源制御 V =0 : 昇圧オフ RE2,1,0 =0 : REG 設定値 = 0 汎用出力ポートセット P3,2,1 =0 : 汎用出力ポートオフ 電子ボリュームセット EV3,2,1,0 =0 : 電子ボリューム設定値 = 0 (最小値) ドットシフトセット DS2,1,0 =0 : ドットシフト = 0 注) 「内蔵リセット回路を使用するときの電源条件」に記述されている電源条件が満足されない場合は、内 蔵リセット回路が正しく動作せず、意図した動作をしませんので必ず上記条件を満たすようにして下 さい。 Ver.2006-08-22 - 15 - Preliminary NJU6515 (3) インストラクション NJU6515 は、内部にインストラクションレジスタ(IR)とデータレジスタ(DR)の 2 つのレジスタを持ち、 内部動作に比べスピ−ドの異なる各種の CPU あるいは周辺制御 IC とインターフェイスできるようにここ で一旦制御情報を記憶して、内部動作を起動します。 データは MSB ファーストにて書き込みを行います。 RAM データは、必ずアドレスセットの後に入力 して下さい。インストラクションの一覧表を表 5 に示します。 表 5 インストラクション一覧 インストラクション一覧 スタート条件 インストラクション インストラクションコード DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 a メーカーテスト (Maker Test) b 表示クリア (Clear Display) c アドレスホーム (Return Home) 1 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 0 1 * * * * 1 0 1 0 0 0 0 0 0 0 1 0 * * * * d エントリーモード セット (Entry Mode Set) 1 0 1 0 0 0 0 0 0 0 1 1 * * I/D S e デューティセット (Set Duty) f 表示オン/オフ コントロール (Display ON/OFF Control) 1 0 1 0 0 0 0 0 0 1 0 0 * * * DT 1 0 1 0 0 0 0 0 0 1 0 1 * D M B g アドレスシフト (Address Shift) h 表示シフト (Display Shift) i ドットシフト (Dot Shift) 1 0 1 0 0 0 0 0 0 1 1 0 * * * ARL 1 0 1 0 0 0 0 0 0 1 1 1 * * * DRL 1 0 1 0 0 0 0 0 1 0 0 0 * DS2 DS1 DS0 j 電源制御 1 0 1 0 0 0 0 0 1 0 0 1 V RE2 RE1 RE0 (Power Management) k 汎用出力ポート 1 0 1 0 0 0 0 0 1 0 1 0 * P3 P2 P1 (Set Static Port) l 電子ボリューム 1 0 1 0 0 0 0 0 1 0 1 1 EV3 EV2 EV1 EV0 (Contrast Control) m RAM アドレスセット 1 0 1 0 1 1 0 0 アドレス (Set RAM Address) n RAM データ 1 0 1 0 0 0 1 1 Write data (DDRAM) * * * Write data (CGRAM) 書き込み * * Write data (MKRAM) (Write RAM Data) I/D=1:インクリメント、I/D=0:デクリメント、S=1:表示のシフトを伴います。 DT=1:1/8duty、DT=0:1/9duty、 D=1:表示オン、D=0:表示オフ、M=1:マークオン、M=0:マークオフ、B=1:ブリンクオン、B=0:ブリンクオフ、 ARL=1:アドレスを+1、ARL=0:アドレスを-1、 DRL=1:右シフト、DRL=0:左シフト、 DSx:ドットシフト量 V=1:昇圧回路オン、V=0:昇圧回路オフ、REx:内蔵レギュレータ設定値、 Px:汎用出力ポートの設定値 EVx:電子ボリューム設定値 説 明 何も実行しませんが、内部で判断のた め時間を費やします。 表示クリア後、アドレスカウンタに DDRAM の 0 番地をセットします。 アドレスカウンタに DDRAM の 0 番地 をセットします。シフトしていた表示 も元に戻します。 DDRAM の内容は変化しません。 アドレスの進む方向、表示をシフトす るかどうかの設定を行います。 データの書き込み時に上記動作が行 われます。 デ ュ ー テ ィ (1/8,1/9Duty)を 選 択 し ま す。 全表示オン/オフ(D)、マークのオン/ オフ(M)、セットされたアドレス位置 の 文 字 の ブ リ ン ク (B)を セ ッ ト し ま す。 表示データの書き込みをせずに、アド レス位置を左右にシフトします。 表示データの書き込みをせずに、表示 を左右にシフトします。 0~5 ビットのドットシフトを実行し ます。表示シフトの併用により、横方 向スムーススクロールを実行します。 昇圧回路のオン/オフ、内蔵レギュレ ータ値を設定します。 汎用出力ポート(P3~P1)の出力をセッ トします。 電子ボリュームレベルを設定します。 DD RAM, CG RAM, MK RAM のアド レスをセットします。 DD RAM, CG RAM, MK RAM データ 書き込みます。 DDRAM:表示データ RAM CGRAM:キャラクタ ジェネレータ RAM MKRAM:マーク RAM AC :アドレスカウンタで、 DDRAM, CG RAM, MKRAM に使います。 *:無効(Don't care) 電源制御のインストラクション実行時間は、内部回路でインストラクションが処理され、電源系回路 に命令が伝えられるまでの時間です。実際には、電源系回路が安定するまでに更に時間を必要としま す。 *2) 上記コード以外は入力しないで下さい。 *1) - 16 - Ver.2006-08-22 Preliminary NJU6515 NJU3555 (3-1) インストラクションコードの説明 (a) メーカテスト (Maker Test) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 上記のコード入力は、メーカーテストモード設定コードなので使用しないで下さい。 (b) 表示クリア (Clear Display) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 0 0 0 1 * * * * このインストラクションを実行すると、DD RAM の全アドレスにスペース文字コード(20)H を 書き込まれ、アドレスカウンタに DD RAM アドレスの 00 番地がセットされ、エントリーモード の I/D がインクリメントにセットされます。文字表示シフト、ドットシフトは初期状態にセット され、オフになります。 MK / CG RAM の内容は変化しません。 注) カスタム ROM の場合にも、文字コードは(20)H はスペースコードとなるようにして下さい。 (c) アドレスホーム (Return Home) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 0 0 1 0 * * * * アドレスホームを実行すると、アドレスカウンタに DD RAM アドレスの 00 番地がセットされ ます。 また、エントリーモードの I/D がインクリメントにセットされ、表示シフト、ドットシ フトは初期状態にセットされます。 本インストラクションでは DD RAM の内容は変化しません。ブリンクが表示されているとき は、表示の左端に移動します。 Ver.2006-08-22 - 17 - Preliminary NJU6515 (d) エントリーモードセット (Entry Mode Set) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 0 0 1 1 * * I/D S エントリーモードセットは、アドレスの進む方向及び表示シフトの有無を設定するものです。 I/D は文字コードを DD RAM, CG RAM, MK RAM に書き込んだとき、アドレスを+1 または-1 にします。CG RAM データを連続して入力する場合には、無効アドレスは自動的に飛ばされま す。 S は DD RAM 書き込み時に表示全体をシフトするか否かを設定します。 I/D 1 機 能 アドレスインクリメントで DD RAM,CG RAM または MK RAM のアドレ スを+1 します。表示位置(DDRAM アドレス)は右に移動します。 アドレスデクリメントで DD RAM,CG RAM または MK RAM のアドレス を-1 します。表示位置(DDRAM アドレス)は左に移動します。 0 S 1 機 表示全体をシフトします。 シフト方向は I/D で決められ、I/D=1 のとき表示全体を左に、I/D=0 のと き右にシフトします。 従って表示だけ動いたように見えます。 尚、CG RAM, MK RAM の書き込み時には表示のシフトは行いません。 表示シフトしません。 0 (e) 能 デューティセット (Set Duty) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 0 1 0 0 * * * DT デューティセットは、LCD 表示デューティの設定を行います。 1/9Duty 時にはマーク表示用コモン信号を 2 本使用し、1/8Duty 時にはマーク表示用コモン信 号を 1 本使用します。 DT 1 0 機 能 1/8Duty, マークは最大 59 種使用可能。 1/9Duty, マークは最大 118 種使用可能。 1/9Duty から 1/8Duty に変更した場合、有効なマークアドレスを再度設定してからマーク RAM へのデータ書き込みを行って下さい。 - 18 - Ver.2006-08-22 Preliminary (f) NJU6515 NJU3555 表示オン/オフコントロール (Display ON/OFF Control) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 0 1 0 1 * D M B 表示コントロールは、全表示のオン/オフ、マークのオン/オフ、DD RAM アドレス位置の文 字のブリンクを設定するもので、以下のコードを書き込むことにより実行します。 D 1 0 機 表示オン。 表示オフ。 この時、表示データは DD RAM に残っており D=1 で再表示できます。 表示オフ時の COM/SEG 信号は VSS レベルになります。 M 1 0 機 能 マーク表示オン。(D=0 の場合、マーク表示はオフとなる) マーク表示オフ。 B 1 機 能 DDRAM のアドレス位置に相当する文字がブリンク(点滅)し続けます。 ブ リ ン ク は 、 全 ド ッ ト 黒 ⇔ 表 示 文 字 を fOSC=380kHz で 400.16ms(1/9duty 時)または、355.71ms(1/8duty 時)ごとに切り替え表示 を行います。 6xn 本目の SEG はブリンクしません。 文字はブリンクしません。 0 FJJJF JFFFJ JFFFJ JFFFJ JJJJJ JFFFJ JFFFJ 文字フォント 5X7 ドット (1) カーソル表示例 注) 能 FJJJF JFFFJ JFFFJ JFFFJ JJJJJ JFFFJ JFFFJ JJJJJ JJJJJ JJJJJ JJJJJ JJJJJ JJJJJ JJJJJ 交互に表示 (2) ブリンク表示例 CG RAM、MK RAM をアクセスする時に、ブリンクがオンしていると意図しない場所にブリンクが表 示されることがありますので、ブリンクをオフしてから CG RAM、MK RAM をアクセス後に有効な DD RAM アドレスに設定し、再度ブリンクをオンして下さい。 Ver.2006-08-22 - 19 - Preliminary NJU6515 (g) アドレスシフト (Address Shift) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 0 1 1 0 * * * ARL アドレスシフトは、表示データの書き込みをせずにアドレス位置を左右にシフトします。 ARL 1 0 機 能 アドレス位置を右にシフトします(AC を+1 します)。 アドレス位置を左にシフトします(AC を-1 します)。 アドレスが CGRAM, MKRAM に選択されている場合、アドレスシフトインストラクションに より、アドレスは DDRAM に設定されます。 CGRAM, MKRAM 選択時にアドレスシフトインス トラクションを入力し、その後 DDRAM データ書き込みをする場合には、再度 DDRAM アドレ ス入力後、データを入力して下さい。 (h) 表示シフト (Display Shift) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 0 1 1 1 * * * DRL 表示シフトは、表示データを書き込みせずに表示を左右にシフトします。 この時、アドレス カウンタ(AC)の内容は変化しません。 DRL 1 0 (i) 機 能 表示全体を右にシフトします(アドレスは変化しません)。 表示全体を左にシフトします(アドレスは変化しません)。 ドットシフト (Dot Shift) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 1 0 0 0 * DS2 DS1 DS0 ドットシフトと(h)に示す表示シフトのインストラクションの併用により、横方向のスムースス クロールを実行します。 DS2 DS1 DS0 機 能 0 0 0 0 ドットシフト (シフト無し)。 0 0 1 1 ドット左にシフトします。 0 1 0 2 ドット左にシフトします。 0 1 1 3 ドット左にシフトします。 1 0 0 4 ドット左にシフトします。 1 0 1 5 ドット左にシフトします。 1 1 0 無効 1 1 1 注 1) スムーススクロール実行時はエントリーモードセットにおいて、I/D=1、S=0 を設定して下さい。 注 2) 表示シフトのインストラクションを実行することにより、ドットシフト量は"0"にセットされます。 注 3) ドットシフトによりシフトするのは文字表示のみです。 - 20 - Ver.2006-08-22 Preliminary • NJU6515 NJU3555 スムーススクロール方法とシーケンス DS2~DS0 のシフト量の設定により、下記に示す 3 種類のスクロール方法(1 ドットスムーススクロ ール、2 ドットスムーススクロール、3 ドットスムーススクロール)から選ぶことができます。 2 ドットスムーススクロール 1 ドットスムーススクロール シフト量 シフト量 DS2 DS1 DS0 DS2 DS1 DS0 1 ドットシフト 0 0 1 2 ドットシフト 0 1 0 2 ドットシフト 0 1 0 4 ドットシフト 1 0 0 3 ドットシフト 0 1 1 表示シフト 4 ドットシフト 1 0 0 5 ドットシフト 1 0 1 表示シフト ドットシフト量"0"にセット 2 ドットシフト 0 1 0 4 ドットシフト 1 0 0 表示シフト 1 ドットシフト 0 0 1 2 ドットシフト 0 1 0 3 ドットシフト 0 1 1 4 ドットシフト 1 0 0 ドットシフト量"0"にセット ドットシフト量"0"にセット 3 ドットスムーススクロール シフト量 5 ドットシフト 1 0 DS2 DS1 DS0 1 3 ドットシフト 表示シフト 表示シフト 3 ドットシフト 表示シフト Ver.2006-08-22 0 1 1 ドットシフト量"0"にセット ドットシフト量"0"にセット 0 1 1 ドットシフト量"0"にセット - 21 - NJU6515 • Preliminary 2 ドットスムーススクロール実行例 2 ドットシフト、4 ドットシフトのインストラクションを使用し、スムーススクロールを実行する 場合のシーケンス、液晶表示及び DD RAM、アドレスを下記に示します。 <液晶表示> 電源投入 RAM への データ書き込み DDRAM ア ド レ ス (00~09)H に文字コー ド書き込み <DD RAM アドレス> 太枠は AC(アドレスカウンタ)に セットされているアドレスを示 します。 スクロール用 メモリ 1桁 表示オン/オフ コントロール RAM アドレスセット スクロール用メモリ の DDRAM アドレス (0A)H をセット 2 3 8 9 10 00 01 02 07 08 09 0A 00 01 02 07 08 09 0A 注)スクロール用メモリの DD RAM アドレスは RAM データの書き込みによっ て自動的に+1 されるため、これ以降はスクロール用メモリのアドレスセット を行う必要はありません。 RAM 書き込み スクロール用メモリの DDRAM アドレス(0A)H に 文字コード書き込み ドットシフト 2 ドットシフト 00 01 02 07 08 09 0A ドットシフト 4 ドットシフト 00 01 02 07 08 09 0A 表示上、さらに 2 ドッ トシフトします。 01 02 03 08 09 0A 00 表示シフト RAM 書き込み スクロール用メモリの DDRAM アドレス(00)H に 文字コード書き込み ドットシフト 2 ドットシフト 01 02 03 08 09 0A 00 ドットシフト 4 ドットシフト 01 02 03 08 09 0A 00 表示上、さらに 2 ドッ トシフトします。 02 03 04 09 0A 00 01 表示シフト RAM 書き込み - 22 - スクロール用メモリの DDRAM アドレス(01)H に 文字コード書き込み Ver.2006-08-22 Preliminary • NJU6515 NJU3555 3 ドットスムーススクロール実行例 3 ドットシフトのインストラクションを使用し、スムーススクロールを実行する場合のシーケンス、 液晶表示及び DD RAM、アドレスを下記に示します。 <液晶表示> 電源投入 RAM への データ書き込み DDRAM ア ド レ ス (00~09)H に文字コー ド書き込み <DD RAM アドレス> 太枠は AC(アドレスカウンタ)に セットされているアドレスを示 します。 スクロール用 メモリ 1桁 表示オン/オフ コントロール RAM アドレスセット スクロール用メモリ の DDRAM アドレス (0A)H をセット 2 3 8 9 10 00 01 02 07 08 09 0A 00 01 02 07 08 09 0A 注)スクロール用メモリの DD RAM アドレスは RAM データの書き込みによっ て自動的に+1 されるため、これ以降はスクロール用メモリのアドレスセット を行う必要はありません。 RAM 書き込み スクロール用メモリの DDRAM アドレス(0A)H に 文字コード書き込み ドットシフト 3 ドットシフト 00 01 02 07 08 09 0A 表示上、さらに 3 ドッ トシフトします。 01 02 03 08 09 0A 00 表示シフト RAM 書き込み スクロール用メモリの DDRAM アドレス(00)H に 文字コード書き込み ドットシフト 3 ドットシフト 01 02 03 08 09 0A 00 表示上、さらに 3 ドッ トシフトします。 02 03 04 09 0A 00 01 表示シフト RAM 書き込み Ver.2006-08-22 スクロール用メモリの DDRAM アドレス(01)H に 文字コード書き込み - 23 - Preliminary NJU6515 (j) 電源制御 (Power Control) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 1 0 0 1 V RE2 RE1 RE0 電源制御は、昇圧オン/オフと内蔵レギュレータ値を設定します。 内蔵レギュレータ値は、8 段階の電圧状態のうちから 1 状態を選ぶことができます。 内蔵レギュレータに関しては、(5-1) ボルテージレギュレータを参照して下さい。 V 1 0 機 昇圧オン。 昇圧オフ。 RE2 0 0 0 0 1 1 1 1 (k) 能 RE1 0 0 1 1 0 0 1 1 RE0 0 1 0 1 0 1 0 1 レギュレータ出力電圧 (VREG 端子) 1.9V (Default) 2.0V 2.1V 2.2V 2.3V 2.4V 2.5V 2.6V 汎用出力ポート (Set Static Port) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 1 0 1 0 * P3 P2 P1 汎用ポート(P3, P2, P1)の出力をセットします。 LED の点灯等に使用できます。 汎用出力ポ ートの初期状態は"L"です。 Px 1 0 (l) 汎用出力ポート "H"出力 "L"出力 電子ボリューム (Contrast Control) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 0 0 1 0 1 1 EV3 EV2 EV1 EV0 電子ボリュームレジスタセットは、液晶表示のコントラストを調整するもので、液晶駆動電圧 VLCD を 16 段階の電圧状態のうちから 1 状態を選ぶことができます。 この機能を使用しない場 合は、(EV3,EV2,EV1,EV0) = (0,0,0,0)に設定します。 EV3 0 0 0 : : 1 1 1 - 24 - EV2 0 0 0 : : 1 1 1 EV1 0 0 1 : : 0 1 1 EV0 0 1 0 : : 1 0 1 液晶駆動電圧 VLCD 小 : : : : : : 大 VLCD=VLCD2-VSS Ver.2006-08-22 Preliminary (m) NJU6515 NJU3555 RAM アドレスセット (Set RAM Address) DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 1 1 0 0 A A A A A A A A RAM アドレスセットは、DB11~DB8 = (1,1,0,0)を書き込み、DB7~DB0 にアドレスデータを書 き込むことにより実行します。 このインストラクションを実行することで、RAM アドレスがア ドレスカウンタにセットされ、インストラクション実行後の CPU からのデータ書き込みは、セ ットした RAM に関して行われます。 DD / CG / MK RAM のアドレスを以下に示します。 0101 0110 0111 * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * B C D E ① (00)H ③ (02)H ⑤ (04)H ⑦ (06)H ⑨ (08)H ⑪ (0A)H F 1111 0100 * * * * * * * * * * * * * * * * UPPER 4bit 9 A 1110 0011 * * * * * * * * * * * * * * * * * * * * * 8 1101 7 1100 6 1011 5 1010 4 1001 3 1000 2 0010 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 1 0001 0 1 2 3 4 5 6 7 8 9 A B C D E F 0 0000 LOWER 4bit DD RAM : (00)H ~ (0A)H CG RAM : (80)H ~ (D6)H MK RAM : (E0)H ~ (F3)H COMMK2 ▲ * * * * * * * * * * * * COMMK1 * ② (01)H * DD RAM Address * ④ (03)H * * ⑥ (05)H * * ⑧ (07)H * CG RAM Address * ⑩ (09)H * * * * * * * * * * ▲ COMMK2 MK RAM Address --- DD RAM : 1 アドレスに 8 ビットのデータ --- CG RAM : 1 アドレスに 5 ビットのデータ --- MK RAM : 1 アドレスに 6 ビットのデータ * 印のアドレスは設定禁止です。 MKRAM アドレス(E9)H, (F3)H の LSB ビットのデータは無効です(▲印部分)。 Ver.2006-08-22 - 25 - Preliminary NJU6515 (n) RAM データ書き込み (Write RAM Data) -DD RAM DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 1 コード 0 1 0 0 0 1 1 D D D D D D D D -CG RAM DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 1 コード 0 1 0 0 0 1 1 * * * D D D D D -MK RAM DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 コード 1 0 1 0 0 0 1 1 * * D D D D D D RAM データ書き込みは、DB11~DB8 = (0,0,1,1)を書き込み、DB7~DB0 に RAM データを書き 込むことにより実行します。 DD RAM は 8 ビット、CG RAM は 5 ビット、MK RAM は 6 ビッ トのデータにより決まります。 書き込み後、アドレスはエントリーモードに従って自動的に+1 または-1 されます。 アドレスは DDRAM, CGRAM, MKRAM の各アドレス内で自動インクリメ ントします。 表示シフトも同様に、エントリーモードに従います。 CG RAM データを連続して入力する場 合には、無効アドレスは自動的に次の有効アドレスに飛びます。 ・インクリメントの場合のアドレス遷移 -DDRAM : (00)H → (01)H --- (0A)H → (00)H -CGRAM : (80)H → (81)H --- (D6)H → (80)H -MKRAM(1/8Duty) : (E0)H → (E1)H --- (E9)H → (E0)H -MKRAM(1/9Duty) : (E0)H → (E1)H --- (F3)H → (E0)H ・デクリメントの場合のアドレス遷移 -DDRAM : (0A)H → (09)H --- (00)H → (0A)H -CGRAM : (D6)H → (D5)H --- (80)H→ (D6)H -MKRAM(1/8Duty) : (E9)H → (E8)H --- (E0)H → (E9)H -MKRAM(1/9Duty) : (F3)H → (F2)H --- (E0)H → (F3)H - 26 - Ver.2006-08-22 Preliminary NJU6515 NJU3555 (3-2) インストラクションと表示の対応例 表示の前にファンクションセットにより、NJU6515 の機能の設定を行う必要があります。 表示用 の RAM は既に述べたように 11 文字分記憶できますので、表示シフト動作と組み合わせて電光板の表 示のように使えます。 表示のシフト動作は表示位置のみ変えるだけで DD RAM の内容は変化しませ んので、アドレスホーム動作を行えば最初に入れた表示を出すことができます。 (ドットシフト表示 例は前記"スムーススクロール実行例"参照) 注) 内蔵リセットを使う場合には、 「内蔵リセット回路を使用するときの電源条件」に示されている電源条 件を満足する必要があります。 電源条件を満足できない場合には、インストラクションにより NJU6515 の初期設定を行う必要があります。 (「リセット機能」参照) Ver.2006-08-22 - 27 - NJU6515 Preliminary 表 6 表示例 (内蔵 内蔵リセット 内蔵リセット使 リセット使用) No. 1 インストラクション 電源投入(内蔵リセット回路により NJU6515 は、初期設定されます。) 表示 動作 初期設定され、表示されません。 電源制御 2 昇圧回路オン DB11~DB0 (0000 1001 1XXX) 表示オン/オフコントロール 表示オン、ブリンクをオンします。初期設定に より表示は全部スペースになります。 3 (0000 0101 0101) エントリーモードセット DD RAM / CG RAM への書き込み時に、アドレ スは+1 されるモードを設定します。表示のシフ トはされません。 "N"を書き込みます。初期設定により既に DD RAM が選ばれています。アドレスは+1 されま す。 "E"を書き込みます。 4 (0000 0011 0010) RAM データ書き込み 5 (0011 0100 1110) N RAM データ書き込み 6 (0011 0100 0101) RAM データ書き込み 7 NE "W"を書き込みます。 NEW (0011 0101 0111) エントリーモードセット 書き込み時に表示のシフトを行うモードに設定 します。 NEW 8 (0000 0011 0011) RAM データ書き込み "スペース"を書き込みます。 EW 9 (0011 0010 0000) RAM データ書き込み 10 11 (0011 0100 1010) RAM データ書き込み 12 "J"を書き込みます。 WJ N "N"を書き込みます。 PON NEW J PON NEW J PON NEW J (0011 0100 1110) アドレスシフト 13 (0000 0110 0000) アドレスシフト 14 (0000 0110 0000) RAM データ書き込み 15 (0011 0100 0001) アドレスホーム 16 アドレス位置のみを左にシフトします。 アドレス位置のみを左にシフトします。 AN NEW JAPAN NEW JA "A"を書き込みます。(修正) 表示が左に動いてしまいます。 表示・アドレス共にもとの位置(00 番地)に戻し ます。 (0000 0010 0000) - 28 - Ver.2006-08-22 Preliminary NJU6515 NJU3555 (3-3) インストラクションによる初期設定 内蔵リセット回路が正しく動作するための電源条件が満足されない場合には、インストラクション により初期設定を行う必要があります。 初期設定は、以下の手順に従って行って下さい。 電源オン ↓ DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 1 0 0 0 0 1 1 0 0 0 1 0 1 0 0 1 0 1 V RE2 RE1 RE0 1 EV3 EV2 EV1 EV0 1 * * * * 1 * * I/D S 0 * * * DT 1 * D M B 0 * P3 P2 P1 0 * DS2 DS1 DS0 内蔵レギュレータ値セット/昇圧回路設定 電子ボリューム値セット 表示クリア エントリーモードセット デューティセット 表示、マーク、ブリンク オン/オフセット 汎用ポートセット ドットシフトセット ↓ 初期設定終了 注) 「CPU とのインターフェイス機能」に記載の初期設定期間後、上記インストラクションが入力可能と なります。 Ver.2006-08-22 - 29 - Preliminary NJU6515 (4) 液晶表示駆動用電源 (4-1) ボルテージレギュレータ/昇圧回路 NJU6515 は、ボルテージレギュレータを内蔵しています。Vci から供給される電源をボルテージレ ギュレータでインストラクション設定された RE 値に従って変換し、昇圧回路(2 倍昇圧/3 倍昇圧) に供給します。 ボルテージレギュレータは、REGON 端子の設定によりオン/オフすることができます。 REGON = "H" : ボルテージレギュレータ オン (設定した RE 値に伴い VREG 端子に電圧を出力し昇圧回路に供給します。 ) REGON = "L" : ボルテージレギュレータ オフ (Vci に供給した電圧を昇圧回路に供給します。 ) 注) VOUT には 5.5V を超える電圧がかからないように設定して下さい。 <2 倍昇圧時> Vci≦2.7V の場合はボルテージレギュレータ オフとし、直接昇圧回路に Vci を供給することができ ます。 Vci≧3.3V の場合はボルテージレギュレータ オンとし、昇圧回路への供給電圧を下げて供給するこ とができます。 2.7V<Vci<3.3V の場合はボルテージレギュレータ オンとし、昇圧回路への供給電圧を下げて供給 することができますが、使用できる RE 値に制約があります。 (高い出力電圧値に設定した場合、特 性上制約を受けます。) *電気的特性:レギュレータの項目参照。 RE 値の設定により、下記の表に従い電圧値をインストラクションで設定可能です。 *安定化のため、VREG 端子にコンデンサを接続するこ とを推奨します。容量値は実機での確認が必要です。 *昇圧回路はその特性上、多少リップルが発生します。 表示に影響がある場合は、内蔵レギュレータ、昇圧回路 を使用せず、外部から VLCD1,VLCD2 へ電源を供給し て下さい。 (外部印加時 VLCD1≧VLCD2) *電源投入直後、 液晶駆動用電源回路の起動には数 10ms 時間がかかりますので、表示オンするまでに Wait 時間 が必要です。 レギュレータ出力電圧 (VREG 端子) 1.9V (default) 2.0V 2.1V 2.2V 2.3V 2.4V 2.5V 2.6V RE2,RE1,RE0 000 001 010 011 100 101 110 111 Vci 昇圧回路へ REGON VREG C1+ + *推奨容量値:1uF C1- - VREG C2+ C2- VSS VOUT ボルテージレギュレータ/昇圧回路構成図 <3 倍昇圧時> レギュレータは使用できません。 - 30 - Ver.2006-08-22 Preliminary NJU6515 NJU3555 (4-2) 電子ボリューム機能/内部ブリーダ抵抗 NJU6515 は電子ボリューム機能を用いることにより、インストラクションで液晶駆動電圧 VLCD レベルを制御し、液晶表示の濃淡を調整することができます。 電子ボリュームは、電子ボリューム レジスタに 4 ビットのデータをセットすることにより、液晶駆動電圧 VLCD は 16 通りの電圧値より 1 レベルを選択することができます。 また、液晶表示の駆動波形を与えるため、内部のブリーダ抵 抗でそれぞれのレベルの一定電圧を用意しています。 VLCD は液晶表示駆動波形のピークを与えま す。 VLCD1 電子ボリューム(16 ステップ) 37.5kΩ(EVR=max) VLCD VLCD2 40kΩ V1 V1 40kΩ V2 (V3) V2 (V3) VLCD 40kΩ V4 V4 40kΩ VSS VSS Ver.2006-08-22 - 31 - Preliminary NJU6515 (4-3) 発振周波数と液晶表示のフレーム周波数との関係 下記の液晶表示フレーム周波数の例は、発振周波数が 380kHz の場合です。 (1 クロック = 2.631µs) <1/8 デューティ> 528 クロック 1 2 3 4 --- 7 MK1 1 2 3 4 7 MK1 MK2 1 2 3 --- 7 MK1 1 2 VLCD V1 V2 (V3) V4 VSS <1/9 デューティ> 528 クロック 1 2 3 4 --- 4 --- 7 MK1 MK2 1 2 VLCD V1 V2 (V3) V4 VSS <1/9Duty> 1 フレーム = 2.631(µs) x 528 x 9 = 12.503(ms) フレーム周波数 = 1/12.503(ms) = 79.984(Hz) <1/8Duty> 1 フレーム = 2.631(µs) x 528 x 8 = 11.113(ms) フレーム周波数 = 1/11.113(ms) = 89.982(Hz) * 電源オン/オフ時の注意事項 ①内蔵レギュレータ/昇圧回路を使用して液晶駆動電圧を供給する場合 電源オン時:VDD 立ち上げ後に Vci を立ち上げて下さい。 内蔵レギュレータが起動し、VREG 電圧が 安定した後に昇圧回路を動作させて下さい。 表示オンは昇圧回路安定後行って下さい。 電源オフ時:表示オフ後、昇圧回路の動作を停止してから Vci を立ち下げて下さい。 その後、VDD を 立ち下げて下さい。 ②内蔵レギュレータ/昇圧回路を使用せず、直接 VLCD に液晶駆動電圧を供給する場合 電源オン時:VDD 立ち上げ後に VLCD を立ち上げて下さい。 電源オフ時:表示オフ後、VLCD を立ち下げて下さい。 その後、VDD を立ち下げて下さい。 - 32 - Ver.2006-08-22 Preliminary NJU6515 NJU3555 (5) CPU とのインターフェイス機能 NJU6515 は、インストラクションとデータの入力を全て 1 線シリアルによって行います。 1 ワード 16 ビットを基本とし、"H"レベル期間の長さにより、"1"と"0"を判別します。 一定のウェイト時間を設けた 後、引き続き入力されるデータの MSB の 4 ビットがスタート信号("1010")である場合、それ以降の 12 ビ ットをインストラクション及びアドレスデータ、表示データとして読み込みます。 また、外部端子 IF1, IF2 により、1 ビットの周期を 4 通りから選択することができます。 SI 端子は、 必ず電源が 1.7V に達した後、発振回路起動時間(=0.1ms(Typ.)) + リセット時間(=138tCLK) + 命 令ウェイト時間(=645tCLK)の期間以上 SI="L"を維持してから最初のデータを入力して下さい(下図参照)。 注) 発振回路起動時間は DC 特性の発振周波数の項目に規定した CR 値の場合です。 また、ここで命令ウ ェイト時間(tW)はシリアルインターフェイスタイミング特性に規定の命令ウェイト時間(tW1, tW2)とは異 なり、初期設定時のみ適用されます。 ・電源投入後の SI 端子の入力方法 初期設定期間 VDD 最初のデータ 発振回路 起動時間 0.1ms(Typ.) SI リセット時間 138tCLK 命令ウェイト時間 tW =645tCLK tCLK = 1/fOSC ・データ"1" / "0"判別イメージ データ"1" 保持時間 SI データ"1" シリアルクロック サイクル時間 SI データ"0" データ"0" 保持時間 Ver.2006-08-22 - 33 - Preliminary NJU6515 ・データ入力例 WAIT 1 0 1 0 (12 ビット) ウェイト期間 スタート条件 インストラクション / データ WAIT 1 0 1 0 DB9 DB10 DB11 DB12 DB13 DB14 DB15 DB0 DB1 DB2 DB3 DB4 DB5 DB6 DB7 DB8 DB9 DB10 DB11 DB12 DB13 DB14 DB15 ウェイト期間の後に入力されるデータを順に DB15,14,13 --- 1,0 とする。 (12 ビット) ウェイト期間 スタート条件 SI 波形 0/1 判定 1 0 1 0 1 1 0 0 1 0 0 1 0 1 1 1 1 ワード目=アドレス"1001 0111"セット データ取り込み / インストラクション実行開始 1 0 1 0 0 0 1 2 ワード目 インストラクション 実行終了 インターフェイスリセット/ 次インストラクション受付可能状態 ウェイト期間中にインストラクションの実行を完了し、次のインストラクションを受け付け可能な状態 にします。 17 ビット以上入力した場合は、MSB の 16 ビットが有効となり、17 ビット以降は無視されま す。 15 ビット以下でウェイト期間が入力された場合はインターフェイス部がリセットされ、それまでの 入力データは無効となり、次の 16 ビットが有効となります。 インストラクションデータは 16 ビット目 のシリアルクロックサイクル時間の中間で内部に取り込まれ、インストラクションを実行開始します。 - 34 - Ver.2006-08-22 Preliminary 絶対最大定格 項 目 電 源 電 圧 (1) 電 源 電 圧 (2) 電 源 電 圧 (3) 電 源 電 圧 (4) 入 力 電 圧 動作温度範囲 保 存 温 度 NJU6515 NJU3555 (Ta=25°C) 記号 VDD VLCD1 VLCD2 Vci Vt Topr Tstg 条件 VSS(0V) 基準 定 格 値 -0.3 ~ +7.0 -0.3 ~ +7.0 -0.3 ~ +7.0 -0.3 ~ +7.0 -0.3 ~ VDD+0.3 -40 ~ +85 -55 ~ +125 単位 V V V V V °C °C 注 1) 絶対最大定格をこえて LSI を使用した場合、LSI が破壊することがあります。 注 2) VDD>VSS, Vci>VSS, VSS=0V の条件を満たすことが必要です。 VLCD1 は VDD(主電源)投入後に投 入して下さい。 注 3) LSI 安定動作のため、VDD-VSS, Vci-VSS, VLCD1,2-VSS 間にデカップリングコンデンサを挿入する ことを推奨します。 Ver.2006-08-22 - 35 - Preliminary NJU6515 電気的特性 (VDD=1.7 ~ 3.6V, Ta=-40 ~ +85°C) 項 目 電源電圧 入力電圧 ヒステリシス電圧 ドライバ ON 抵抗(COM) ドライバ ON 抵抗(SEG) 入力リーク電流 電源電流(1) 電源電流(2) 電源電流(3) 出力電圧 液晶表示電圧 液晶駆動電圧 ブリーダ抵抗値 発振周波数 外部クロック動作周波数 外部クロックデューティ レギュレータ 出力電圧 入出力間電位差 入力電圧 レギュレータ電流 負荷安定度 昇圧出力電圧 - 36 - 記 号 条 件 MIN VDD VDD 端子に適用 1.7 VIH 0.8VDD 0 VIL SI 端子 VDD=2V VH SI 端子 VDD=3V RCOM ±Id=1µA, VLCD1=VLCD2=3V/5.5V RSEG ±Id=1µA, VLCD1=VLCD2=3V/5.5V ILI VIN=0V ~ VDD -1 IDD1 VDD=2V, Vci=3.3V, 表示オン, 2 倍昇圧設定(DC=VSS), SI=VSS 内蔵レギュレータオン: (RE2,1,0)=(000) Ici1 VIN=0V or 2V, Ta=25℃, 発振周波数は規定範囲内 IF2=IF1=VSS IDD2 VDD=1.8V, Vci=1.8V, 表示オン, 3 倍昇圧設定(DC=VDD), SI=VSS 内蔵レギュレータオフ: (RE2,1,0)=(000) Ici2 VIN=0V or 1.8V, Ta=25℃, 発振周波数は規定範囲内 IF2=IF1=VSS VDD=3V, Vci=3.3V, 表示オン, SI=VSS, ILCD1 VIN=0V or 3V, Ta=25℃, 発振周波数は規定範囲内 VDD-0.4 VOH VDD=2V, IO=0.4mA, P3~P1 端子 VOL VDD=2V, IO=0.4mA, P3~P1 端子 VLCD1 VLCD1 端子, VDD=3V, VLCD>VDD 3.0 V1 Ta=25℃ 3.45 V2(V3) VDD=3V, VLCD1= VLCD2=5V, VSS=0V 2.2 V4 0.95 VLCD2-VSS=5V, Ta=25℃, RB RB=(VLCD2-VSS)/IB, EVR=(1111), 130 IB:ブリーダ抵抗電流, Ta=25℃ VDD=3V,Ta=25℃, FSEL=VSS, 342 fOSC R=51kΩ, C=120pF fCP OSC1 端子から入力, FSEL=VDD 342 Duty OSC1 端子から入力, FSEL=VDD 45 (RE2,1,0)=(000) 1.80 (RE2,1,0)=(001) 1.90 (RE2,1,0)=(010) 1.99 Vci=3.3V (RE2,1,0)=(011) 2.09 VREG Ta=25°C (RE2,1,0)=(100) 2.18 (RE2,1,0)=(101) 2.28 (RE2,1,0)=(110) 2.37 (RE2,1,0)=(111) 2.47 ⊿VIO IOUT=1mA, Ta=25℃ Vci 端子に適用, Vci レギュレータ使用時, Ta=25℃ Vci=3.3V, 内 蔵 レ ギ ュ レ ー タ オ ン : (RE2,1,0)=(000), Ta=25℃, Vci 端子。 IREG VOUT は Open。 VLCD1=5V, 昇圧回路オフ。 VREG-VSS 間 1µF 接続。 ⊿VREG Vci=3.3V, IOUT=1~5mA, Ta=25℃ Vci=2.7V,REGON=0V,DC=0(2 倍昇圧), 5.0 Ta=25°C VOUT Vci=1.8V,REGON=0V, DC=1(3 倍昇圧), 5.0 Ta=25°C 単位 V V V V V kΩ kΩ µA 注 µA 7 µA 7 60 µA 7 3.75 2.5 1.25 0.4 5.5 4.05 2.8 1.55 V V V 160 190 kΩ 380 418 kHz 380 50 1.90 2.00 2.10 2.20 2.30 2.40 2.50 2.60 0.2 418 55 2.00 2.1 2.21 2.31 2.42 2.52 2.63 2.73 0.6 kHz % - TYP 0.5 0.6 55 MAX 5.5 VDD 0.2VDD 20 30 1 100 55 100 50 100 110 170 30 4 5 6 V V 8 V 8 5.5 V 8 6 20 µA - 200 mV 8 5.3 - V 9 5.3 - Ver.2006-08-22 Preliminary NJU6515 NJU3555 注 4) 適用端子 : OSC1, SEL1, SEL2, REGON, IF2, IF1, DC, SI 注 5) 各コモン/セグメント端子各々に Id を流したときの VLCD, VSS, V1, V2, V4 電源端子から各コモン 信号端子 (COM1~COM7, COMMK1, COMMK2)までの抵抗値 (RCOM)と、各セグメント信号端子 (SEG1~SEG59)までの抵抗値(RSEG)に適用。 注 6) 適用端子 : SI, SEL1, SEL2, REGON, IF2, IF1, DC, FSEL 注 7) IDD : VDD 端子。 VOUT と VLCD1 は接続。 昇圧回路オン。 EVR=(1111)。 Ici : Vci 端子。 VOUT と VLCD1 は接続。 昇圧回路オン。 EVR=(1111)。 ILCD1 : VLCD1 端子。 VOUT はオープン, VLCD1=5V。 昇圧回路オフ。 EVR=(1111)。 *全て VREG-VSS 間、C1-, C1+間、C2-, C2+間、VOUT-VSS 間に 1µF 接続。 注 8) Vci-VSS 間、VREG-VSS 間に 1µF 接続。 VREG 端子で評価。 入力電圧の MIN.は出力電圧及び入出 力間電位差の規定で制限される。 注 9) VOUT と VLCD1 は接続。 VREG-VSS 間、C1-, C1+間、C2-, C2+間、VOUT-VSS 間に 1µF 接続。 注 10) 条件内に VIN と記載されている場合、その条件内で記載されていない入力端子を表す。 Ver.2006-08-22 - 37 - Preliminary NJU6515 システムインターフェイスタイミング特性 システムインターフェイスタイミング特性 • 1 線シリアルインターフェイスシーケンス 項 目 命令ウェイト時間 1 *1 命令ウェイト時間 2 *2 シリアルクロックサイクル時間 1 シリアルクロックサイクル時間 2 シリアルクロックサイクル時間 3 シリアルクロックサイクル時間 4 データ"1"保持時間 1 データ"1"保持時間 2 データ"1"保持時間 3 データ"1"保持時間 4 データ"0"保持時間 1 データ"0"保持時間 2 データ"0"保持時間 3 データ"0"保持時間 4 シリアルクロック立ち上がり時間 シリアルクロック立ち下がり時間 (VDD=1.7 ~ MIN 記 号 600tCLK tW1 280tCLK tW2 30tCLK tCYCE1 62tCLK tCYCE2 tCYCE3 126tCLK 254tCLK tCYCE4 22tCLK tHH1 46tCLK tHH2 94tCLK tHH3 190tCLK tHH4 2tCLK tLH1 6tCLK tLH2 14tCLK tLH3 30tCLK tLH4 tr tf - 3.6V, VSS=0V, Ta=-40 ~ +85°C, fosc=380kHz) TYP MAX 単位 IF2 端子 IF1 端子 µs µs 32tCLK 34tCLK µs L L 64tCLK 66tCLK µs L H 128tCLK 130tCLK µs H L 256tCLK 258tCLK µs H H 24tCLK 26tCLK µs L L 48tCLK 50tCLK µs L H 96tCLK 98tCLK µs H L 192tCLK 194tCLK µs H H 4tCLK 6tCLK µs L L 8tCLK 10tCLK µs L H 16tCLK 18tCLK µs H L 32tCLK 34tCLK µs H H 100 ns 100 ns - *1 : 表示クリアインストラクション後 *2 : 表示クリア以外のインストラクション後 ※tCLK = 1/fosc tHHn tr SI データ"1" VIH VIH tf VIL VIL tLHn SI データ"0" tCYCEn n=1~4 16bit SI - 38 - 16bit tW Ver.2006-08-22 Preliminary • NJU6515 NJU3555 電源立ち上げ条件 項 目 電源立ち上がり時間 電源オフ時間 記 号 trDD tOFF MIN 0.1 1 TYP - (Ta=-40 ~ +85°C) MAX 単位 5 ms ms 以上の電源条件が満たせない場合は、内蔵リセット回路が正しく動作しません。 必ず上記条件を満たす ようにして下さい。 trDD VDD Ver.2006-08-22 tOFF 1.5V 0.2V tOFF は 電 源 の 瞬 断 及 び 電 源 が ON/OFF を繰り返す場合に、電源 が OFF している時間を規定しま す。 - 39 - NJU6515 Preliminary 液晶駆動波形例 (1)1/9Duty COMMK1 COM1 COM2 COM3 COM4 COM5 COM6 COM7 COMMK2 SEG 123456 1 - 40 - COM1 VLCD V1 V2 V4 VSS COM2 VLCD V1 V2 V4 VSS COM7 VLCD V1 V2 V4 VSS COMMK1 VLCD V1 V2 V4 VSS COMMK2 VLCD V1 V2 V4 VSS SEG1 VLCD V1 V2 V4 VSS SEG2 VLCD V1 V2 V4 VSS 2 3 --- 7 MK1 MK2 1 2 3 --- 7 MK1 MK2 1 Ver.2006-08-22 Preliminary NJU6515 NJU3555 (2)1/8Duty COMMK1 COM1 COM2 COM3 COM4 COM5 COM6 COM7 COMMK2 SEG 123456 1 Ver.2006-08-22 COM1 VLCD V1 V2 V4 VSS COM2 VLCD V1 V2 V4 VSS COM7 VLCD V1 V2 V4 VSS COMMK1 VLCD V1 V2 V4 VSS COMMK2 VLCD V1 V2 V4 VSS SEG1 VLCD V1 V2 V4 VSS SEG2 VLCD V1 V2 V4 VSS 2 3 --- 7 MK1 1 2 3 --- 7 MK1 1 - 41 - NJU6515 Preliminary 応用回路例 SEG59 SEG6 COMMK2 COM7 SEG1 (1-1)液晶表示とのインターフェイス、SEL1=0, SEL2=0 NJU6515 TOP VIEW COM1 COMMK1 (1-2)液晶表示とのインターフェイス、SEL1=1, SEL2=1 (COM, SEG 共入れ替え) COMMK2 COM7 - 42 - SEG59 SEG6 SEG1 NJU6515 TOP VIEW COM1 COMMK1 Ver.2006-08-22 Preliminary NJU6515 NJU3555 (1-3)液晶表示とのインターフェイス、SEL1=1, SEL2=0 (COM のみ入れ替え) COMMK2 COM7 SEG59 SEG6 SEG1 COM1 COMMK1 NJU6515 BOTTOM VIEW SEG59 SEG6 SEG1 (1-4)液晶表示とのインターフェイス、SEL1=0, SEL2=1 (SEG のみ入れ替え) NJU6515 BOTTOM VIEW Ver.2006-08-22 COMMK2 COM7 COM1 COMMK1 - 43 - NJU6515 Preliminary (2-1)内蔵電源使用例 1 (昇圧回路使用、レギュレータ未使用、電子ボリューム使用、3 倍昇圧) Vci=1.8V VDD=2V VDD C1+ Vci C1- VREG C2+ VOUT VLCD1 VSS VDD C2- NJU6515 VLCD2 DC V1 V2 REGON V4 (2-2)内蔵電源使用例 2 (昇圧回路使用、レギュレータ使用、電子ボリューム使用、2 倍昇圧) Vci=3V VDD=3V VDD C1+ Vci C1- VREG C2+ VOUT VLCD1 VSS VLCD2 OPEN C2- NJU6515 DC VDD V1 V2 V4 - 44 - REGON Ver.2006-08-22 Preliminary NJU6515 NJU3555 (2-3)外部電源使用例 1 (昇圧回路未使用、レギュレータ未使用、電子ボリューム使用) Vci=4V VDD=3V VDD C1+ Vci C1- VREG C2+ VOUT C2- VLCD1 VSS OPEN NJU6515 VLCD2 DC V1 V2 REGON V4 (2-4)外部電源使用例 2 (昇圧回路未使用、レギュレータ未使用、電子ボリューム未使用) Vci=4V VDD=3V VDD C1+ Vci C1- VREG C2+ VOUT C2- VLCD1 VSS VLCD2 OPEN NJU6515 DC V1 V2 V4 Ver.2006-08-22 REGON - 45 - NJU6515 Preliminary (3-1)外付け CR による発振使用例 VDD 51kΩ OSC1 120pF NJU6515 FSEL (3-2)外部クロック使用例 OSC1 外部クロック NJU6515 VDD FSEL - 46 - Ver.2006-08-22 Preliminary NJU6515 NJU3555 <注意事項> このデータブックの掲載内容の正確さには 万全を期しておりますが、掲載内容について 何らかの法的な保証を行うものではありませ ん。とくに応用回路については、製品の代表 的な応用例を説明するためのものです。また、 工業所有権その他の権利の実施権の許諾を伴 うものではなく、第三者の権利を侵害しない ことを保証するものでもありません。 Ver.2006-08-22 - 47 -