本ドキュメントはCypress (サイプレス) 製品に関する情報が記載されております。 FUJITSU SEMICONDUCTOR DATA SHEET DS07–16706–4 32 ビット・マイクロコントローラ CMOS FR60 MB91313A シリーズ MB91F313A ■ 概要 FR ファミリ * は , 32 ビット高性能 RISC CPU を使用し , 高性能 / 高速な CPU 処理を要求される組込み制御用に各種 I/O リソースを内蔵したマイクロコントローラです。 通信系マクロを複数チャネル搭載し , TV 制御用などの組込み用途に最適です。 *:FR は , FUJITSU RISC controller の略で , 富士通セミコンダクター株式会社の製品です。 ■ 特長 1. FR CPU ・ 32 ビット RISC, ロード / ストアアーキテクチャ, パイプライン 5 段 ・ 動作周波数 33 MHz[PLL 使用:原発振 16.5 MHz:2 逓倍] ・ 16 ビット固定長命令 ( 基本命令 ) , 1 命令 /1 サイクル ・ メモリ−メモリ間転送 , ビット処理 , バレルシフトなどの命令:組込み用途に適した命令 ・ 関数入口 / 出口命令 , レジスタ内容のマルチロードストア命令:高級言語対応命令 ・ レジスタ インターロック機能−アセンブラ記述の容易化 ・ 乗算器の内蔵 / 命令レベルでのサポート - 符号付き 32 ビット乗算:5 サイクル - 符号付き 16 ビット乗算:3 サイクル ・ 割込み (PC, PS の退避 ) :6 サイクル , 16 プライオリティレベル ・ ハーバードアーキテクチャにより , プログラムアクセスとデータアクセスを同時に実行可能 ・ CPU 内の 4 ワードのキューにより , 命令の先取り機能を追加 ・ FR ファミリとの命令互換 (続く) 富士通セミコンダクターのマイコンを効率的に開発するための情報を下記 URL にてご紹介いたします。 ご採用を検討中 , またはご採用いただいたお客様に有益な情報を公開しています。 http://edevice.fujitsu.com/micom/jp-support/ Copyright©2007-2011 FUJITSU SEMICONDUCTOR LIMITED All rights reserved 2011.3 MB91313A シリーズ 2. 簡易外バスインタフェース ・ プログラム設定よる 8 ビットまたは 16 ビットのマルチプレックスバス機能 ・ 動作周波数:最大 16.5 MHz ・ 8/16 ビットデータ / アドレスマルチプレックス入出力 ・ 最小 64 K バイト単位で設定可能かつ完全独立な 4 領域のチップセレクト出力が可能 ・ 基本バスサイクル:3 サイクル ・ 領域ごとにプログラマブルな自動ウェイトサイクル発生機構 ・ 未使用データ / アドレス / 制御信号端子は汎用入出力に使用可能 3. 内蔵メモリ 544 K バイト Flash, 32 K バイト RAM 4. DMAC (DMA コントローラ ) ・ 5 チャネル ・ 2 つの転送要因:内部ペリフェラル / ソフトウェア ・ アドレッシングモード:20/24 ビットアドレス指定 ( 増加 / 減少 / 固定 ) ・ 転送モード:バースト転送 / ステップ転送 / ブロック転送 ・ 転送データサイズ:8/16/32 ビット から選択可能 5. ビットサーチモジュール (REALOS 使用 ) 1 ワード中の MSB から最初の “1”/“0” の変化ビット位置をサーチ 6. 16 ビットリロードタイマ (REALOS 用 1 チャネル含む ) ・ 6 チャネル ・ 内部クロック:2/8/32 分周から選択可能 7. マルチファンクションインタフェース ・ 11 チャネル ・ 全二重ダブルバッファ ・ 通信モード:非同期 (Start-Stop 同期 ) 通信,クロック同期通信 ( 最大 8.25 Mbps) , I2C 標準モード ( 最大 100 kbps) , 高速 モード ( 最大 400 kbps) ・ パリティあり / なし選択可能 ・ チャネルごとにボーレートジェネレータ搭載 ・ 豊富なエラー検出機能:パリティ, フレーム , オーバラン ・ 外部クロックを転送クロックとして使用可能 ・ ch.0 ∼ ch.2:DMA 転送対応 / 送受信各 16 バイトの FIFO 機能搭載 ・ ch.8 ∼ ch.10:5 V トレラント ・ ch.8:オープンドレイン出力対応 ・ I2C ブリッジ機能付き (ch.0, ch.1, ch.2 の間 ) ・ SPI モード対応 8. 割込みコントローラ ・ 外部割込み:合計 24 本 ( 外部割込み端子 INT23 ∼ INT0) ・ 内部ペリフェラルからの割込み ・ 優先レベルをプログラマブルに設定可能 (16 レベル ) ・ STOP 時の ウェイクアップ用として使用可能 9. 10 ビット A/D コンバータ ・ 10 チャネル ・ 逐次比較変換型:変換時間:約 7.94 μs ・ 変換モード:単発変換モード,スキャン変換モード ・ 起動要因:ソフトウェア / 外部トリガ (続く) 2 DS07–16706–4 MB91313A シリーズ (続き) 10.PPG ・ 4 チャネル ・ 16 ビットダウンカウンタ,周期設定用バッファ付き 16 ビットデータレジスタ ・ 内部クロック:1/4/16/64 分周から選択可能 ・ DMA 転送による自動周期設定に対応 ・ リモコン送信サポート機能 ・ オープンドレイン出力対応 11.PWC ・ 1 チャネル (1 入力 ) ・ 16 ビットアップカウンタ ・ 簡易デジタルローパスフィルタ 12.多機能タイマ ・ 4 チャネル ・ ローパスフィルタにより設定クロック以下のノイズを除去 ・ 7 種類のクロック信号を使ったパルス幅計測が可能 ・ 端子入力からのイベントカウント機能 ・ 7 種類のクロックおよび , 外部入力クロックを使用したインターバルタイマ機能 ・ HSYNC カウンタモード内蔵 13.HDMI-CEC / リモコン受信 ・ 2 チャネル ・ HDMI-CEC 受信機能 ( 自動 ACK 応答機能あり ) ・ リモコン受信機能 (4 バイトの受信バッファ搭載 ) 14.その他のインターバルタイマ ・ 時計タイマ (32 kHz, 最大 60 s カウント ) ・ ウォッチドッグタイマ 15.I/O ポート 最大 86 ポート 16.その他の特長 ・ クロックソースとして発振回路内蔵 ・ リセット端子として INITX を用意 ・ ウォッチドッグタイマリセット , ソフトウェアリセットあり ・ 低消費電力モードとしてストップモードとスリープモードをサポート ・ ギア機能 ・ タイムベースタイマ内蔵 ・ 5 V トレラント I/O ( 一部の端子 ) ・ パッケージ LQFP-120, 0.50 mm ピッチ , 16.0 mm × 16.0 mm ・ CMOS テクノロジ 0.18 μm ・ 電源電圧 3.3 V ± 0.3 V, 1.8 V ± 0.15 V 2 電源 DS07–16706–4 3 VSS PF0/RCIN0 PF1/RCIN1 PF2/RCACK0 PF3/RCACK1 PF4 PF5 PF6 PF7 VDDE VSS AVSS AVRH AVCC PD0/AN0 PD1/AN1 PD2/AN2 PD3/AN3 PD4/AN4 PD5/AN5 PD6/AN6 PD7/AN7 PE0/AN8/INT0 PE1/AN9/PPG0/INT1 PE2/PPG1/INT2/ATRG PE3/PPG2/INT3 VDDE INITX X0A X1A 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 120 119 118 117 116 115 114 113 112 111 110 109 108 107 106 105 104 103 102 101 100 99 98 97 96 95 94 93 92 91 VDDE P22/SCK0/SCL0 (I2C bridge) P21/SOT0/SDA0 (I2C bridge) P20/SIN0 P57/WR1X P56/WR0X P55/RDX P54/ASX P53/CS3X/PPG3 P52/CS2X/PPG2 P51/CS1X/PPG1 P50/CS0X/PPG0 P17/AD15 P16/AD14/SCK7/SCL7 P15/AD13/SOT7/SDA7 P14/AD12/SIN7 P13/AD11/SCK6/SCL6 P12/AD10/SOT6/SDA6 P11/AD09/SIN6 P10/AD08/SCK5/SCL5 P07/AD07/SOT5/SDA5/INT15 P06/AD06/SIN5/INT14 P05/AD05/SCK4/SCL4/INT13 P04/AD04/SOT4/SDA4/INT12 P03/AD03/SIN4/INT11 P02/AD02/SCK3/SCL3/INT10 P01/AD01/SOT3/SDA3/INT9 P00/AD00/SIN3/INT8 VDDI VSS MB91313A シリーズ ■ 端子配列図 (TOP VIEW) VSS VDDI P23/SIN1 P24/SOT1/SDA1 (I2C bridge) P25/SCK1/SCL1 (I2C bridge) P26/SIN2 P27/SOT2/SDA2 (I2C bridge) 2 P30/SCK2/SCL2 (I C bridge) P31/TOT0 P32/TOT1 P33/TOT2 P34/TIN0 P35/TIN1 P36/TIN2 P37/RIN P40/TMO0/INT16 P41/TMO1/INT17 P42/TMO2/INT18 P43/TMO3/INT19 P44/TMI0/INT20 P45/TMI1/INT21/SIN10 P46/TMI2/INT22/SOT10/SDA10 P47/TMI3/INT23/SCK10/SCL10 P60/TOT3/TRG2 P61/TOT4/TRG3 P62/TOT5/RDY P63/TIN3/CLK P64/TIN4 P65/TIN5 VDDE 4 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 LQFP-120 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61 VDDE IBREAK ICLK ICS2 ICS1 ICS0 ICD3 ICD2 ICD1 ICD0 TRSTX PC7/TRG1 PC6/TRG0 PC5/PPGB PC4/PPGA PC3 PC2/SCK9/SCL9 PC1/SOT9/SDA9 PC0/SIN9 PE7/SCK8/SCL8/INT7 PE6/SOT8/SDA8/INT6 PE5/SIN8/INT5 PE4/PPG3/INT4 MD2 MD1 MD0 VDDI X0 X1 VSS (FPT-120P-M21) DS07–16706–4 MB91313A シリーズ ■ 端子機能説明 端子番号 端子名 入出力 回路形式* 1 1 VSS ⎯ GND 端子です。 2 VDDI ⎯ 1.8 V 電源端子です。 P23 3 4 5 SIN1 P24 2 SOT1/SDA1 (I C bridge) P25 2 SCK1/SCL1 (I C bridge) P26 6 7 8 SIN2 P27 2 SOT2/SDA2 (I C bridge) P30 2 SCK2/SCL2 (I C bridge) 9 10 11 12 13 14 15 P31 TOT0 P32 TOT1 P33 TOT2 P34 TIN0 P35 TIN1 P36 TIN2 P37 RIN D TMO0 L L D L L D INT19 汎用ポートです。 リロードタイマ用出力端子です。 D 汎用ポートです。 リロードタイマ用出力端子です。 D 汎用ポートです。 リロードタイマ用出力端子です。 D 汎用ポートです。 リロードタイマ用イベント入力端子です。 D 汎用ポートです。 リロードタイマ用イベント入力端子です。 D 汎用ポートです。 リロードタイマ用イベント入力端子です。 D 汎用ポートです。 PWC 入力端子です。 汎用ポートです。 B 多機能タイマ出力端子です。 外部割込み要求入力端子です。 汎用ポートです。 B 多機能タイマ出力端子です。 外部割込み要求入力端子です。 汎用ポートです。 B 多機能タイマ出力端子です。 外部割込み要求入力端子です。 P43 TMO3 汎用ポートです。 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 INT18 19 汎用ポートです。 シリアルデータ出力端子 /I2C データ入出力端子です。 P42 TMO2 汎用ポートです。 シリアルデータ入力端子です。 INT17 18 汎用ポートです。 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 P41 TMO1 汎用ポートです。 シリアルデータ出力端子 /I2C データ入出力端子です。 INT16 17 汎用ポートです。 シリアルデータ入力端子です。 P40 16 機能 汎用ポートです。 B 多機能タイマ出力端子です。 外部割込み要求入力端子です。 (続く) DS07–16706–4 5 MB91313A シリーズ 端子番号 端子名 入出力 回路形式* 1 P44 20 TMI0 汎用ポートです。 B INT20 21 INT21 汎用ポートです。 B シリアルデータ入力端子です。 P46 TMI2 INT22 汎用ポートです。 B シリアルデータ出力端子 /I2C データ入出力端子です。 P47 TMI3 INT23 汎用ポートです。 B シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 P60 TOT3 汎用ポートです。 C TRG2 TOT4 汎用ポートです。 C TRG3 TOT5 汎用ポートです。 C RDY TIN3 汎用ポートです。 C CLK 28 29 P64 TIN4 P65 TIN5 リロードタイマ用出力端子です。 外部レディ入力端子です。 P63 27 リロードタイマ用出力端子です。 PPG トリガ入力端子です。 P62 26 リロードタイマ用出力端子です。 PPG トリガ入力端子です。 P61 25 多機能タイマ入力端子です。 外部割込み要求入力端子です。 SCK10/SCL10 24 多機能タイマ入力端子です。 外部割込み要求入力端子です。 SOT10/SDA10 23 多機能タイマ入力端子です。 外部割込み要求入力端子です。 SIN10 22 多機能タイマ入力端子です。 外部割込み要求入力端子です。 P45 TMI1 機能 リロードタイマ用イベント入力端子です。 外部クロック出力端子です。 C 汎用ポートです。 リロードタイマ用イベント入力端子です。 C 汎用ポートです。 リロードタイマ用イベント入力端子です。 30 VDDE ⎯ 3.3 V 電源端子です。 31 VSS ⎯ GND 端子です。 32 33 34 35 PF0 RCIN0 PF1 RCIN1 PF2 RCACK0 PF3 RCACK1 B 汎用ポートです。 HDMI-CEC / リモコン 0 入出力端子です。 B 汎用ポートです。 HDMI-CEC / リモコン 1 入出力端子です。 D 汎用ポートです。 HDMI-CEC / リモコン 0 ACK 出力端子です。 D 汎用ポートです。 HDMI-CEC / リモコン 1 ACK 出力端子です。 (続く) 6 DS07–16706–4 MB91313A シリーズ 端子番号 端子名 入出力 回路形式* 1 36 PF4 D 汎用ポートです。 37 PF5 D 汎用ポートです。 38 PF6 D 汎用ポートです。 39 PF7 D 汎用ポートです。 40 VDDE ⎯ 3.3 V 電源端子です。 41 VSS ⎯ GND 端子です。 42 AVSS ⎯ A/D コンバータ GND 端子です。 43 AVRH ⎯ A/D コンバータ基準電圧端子です。 44 AVCC ⎯ A/D コンバータ電源端子です。 45 46 47 48 49 50 51 52 PD0 L AN0 54 PD1 L AN1 汎用ポートです。 A/D コンバータアナログ入力端子です。 PD2 L AN2 汎用ポートです。 A/D コンバータアナログ入力端子です。 PD3 L AN3 汎用ポートです。 A/D コンバータアナログ入力端子です。 PD4 L AN4 汎用ポートです。 A/D コンバータアナログ入力端子です。 PD5 L AN5 汎用ポートです。 A/D コンバータアナログ入力端子です。 PD6 L AN6 汎用ポートです。 A/D コンバータアナログ入力端子です。 PD7 L AN7 汎用ポートです。 A/D コンバータアナログ入力端子です。 汎用ポートです。 AN8 L A/D コンバータアナログ入力端子です。 INT0 外部割込み要求入力端子です。 PE1 汎用ポートです。 AN9 PPG0* 2 L 外部割込み要求入力端子です。 PE2 PPG1* A/D コンバータアナログ入力端子です。 PPG 用出力端子です。 INT1 55 汎用ポートです。 A/D コンバータアナログ入力端子です。 PE0 53 機能 汎用ポートです。 2 B INT2 PPG 用出力端子です。 外部割込み要求入力端子です。 ATRG A/D コンバータ用トリガ入力端子です。 PE3 汎用ポートです。 56 PPG2* 2 B 57 VDDE ⎯ 3.3 V 電源端子です。 58 INITX G イニシャルリセット端子です。 INT3 PPG 用出力端子です。 外部割込み要求入力端子です。 (続く) DS07–16706–4 7 MB91313A シリーズ 端子番号 端子名 入出力 回路形式* 1 59 X0A A サブクロック入力端子です。 60 X1A A サブクロック出力端子です。 61 VSS ⎯ GND 端子です。 62 X1 A メインクロック出力端子です。 63 X0 A メインクロック入力端子です。 64 VDDI ⎯ 1.8 V 電源端子です。 65 MD0 F モード端子です。 66 MD1 F モード端子です。 67 MD2 F モード端子です。 PE4 68 PPG3*2 汎用ポートです。 B INT4 SIN8 汎用ポートです。 B INT5 SOT8/SDA8 汎用ポートです。 B INT6 SCK8/SCL8 汎用ポートです。 B INT7 72 73 74 75 76 77 78 79 PC0 SIN9 PC1 SOT9/SDA9 PC2 SCK9/SCL9 PC3 PC4 PPGA PC5 PPGB PC6 TRG0 PC7 TRG1 シリアルデータ出力端子 /I2C データ入出力端子です。 外部割込み要求入力端子です。 PE7 71 シリアルデータ入力端子です。 外部割込み要求入力端子です。 PE6 70 PPG 用出力端子です。 外部割込み要求入力端子です。 PE5 69 機能 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 外部割込み要求入力端子です。 B 汎用ポートです。 シリアルデータ入力端子です。 B 汎用ポートです。 シリアルデータ出力端子 /I2C データ入出力端子です。 B 汎用ポートです。 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 B B 汎用ポートです。 汎用ポートです。 PPG 用出力端子です。 B 汎用ポートです。 PPG 用出力端子です。 B 汎用ポートです。 PPG トリガ入力端子です。 B 汎用ポートです。 PPG トリガ入力端子です。 80 TRSTX G 開発ツール用リセット端子です。 81 ICD0 K 開発ツール用データ端子です。 82 ICD1 K 開発ツール用データ端子です。 83 ICD2 K 開発ツール用データ端子です。 (続く) 8 DS07–16706–4 MB91313A シリーズ 端子番号 端子名 入出力 回路形式* 1 84 ICD3 K 85 ICS0 H 開発ツール用ステータス端子です。 86 ICS1 H 開発ツール用ステータス端子です。 87 ICS2 H 開発ツール用ステータス端子です。 88 ICLK H 開発ツール用クロック端子です。 89 IBREAK I 開発ツール用ブレーク端子です。 90 VDDE ⎯ 3.3 V 電源端子です。 91 VSS ⎯ GND 端子です。 92 VDDI ⎯ 1.8 V 電源端子です。 P00 AD00 93 SIN3 O SOT3/SDA3 外部割込み要求入力端子です。 汎用ポートです。 O 外部割込み要求入力端子です。 P02 AD02 SCK3/SCL3 汎用ポートです。 O 外部割込み要求入力端子です。 P03 96 SIN4 汎用ポートです。 O 外部割込み要求入力端子です。 P04 AD04 SOT4/SDA4 汎用ポートです。 O 外部割込み要求入力端子です。 P05 98 SCK4/SCL4 汎用ポートです。 O 外部割込み要求入力端子です。 P06 AD06 SIN5 汎用ポートです。 O 外部割込み要求入力端子です。 P07 AD07 SOT5/SDA5 INT15 外部アドレス / データバス入出力端子です。 シリアルデータ入力端子です。 INT14 100 外部アドレス / データバス入出力端子です。 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 INT13 99 外部アドレス / データバス入出力端子です。 シリアルデータ出力端子 /I2C データ入出力端子です。 INT12 AD05 外部アドレス / データバス入出力端子です。 シリアルデータ入力端子です。 INT11 97 外部アドレス / データバス入出力端子です。 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 INT10 AD03 外部アドレス / データバス入出力端子です。 シリアルデータ出力端子 /I2C データ入出力端子です。 INT9 95 外部アドレス / データバス入出力端子です。 シリアルデータ入力端子です。 P01 AD01 開発ツール用データ端子です。 汎用ポートです。 INT8 94 機能 汎用ポートです。 O 外部アドレス / データバス入出力端子です。 シリアルデータ出力端子 /I2C データ入出力端子です。 外部割込み要求入力端子です。 (続く) DS07–16706–4 9 MB91313A シリーズ 端子番号 端子名 入出力 回路形式* 1 P10 101 汎用ポートです。 AD08 O SCK5/SCL5 103 汎用ポートです。 AD09 O シリアルデータ入力端子です。 P12 汎用ポートです。 AD10 O 汎用ポートです。 AD11 O SCK6/SCL6 汎用ポートです。 AD12 O シリアルデータ入力端子です。 P15 汎用ポートです。 AD13 O 汎用ポートです。 AD14 O SCK7/SCL7 P17 O AD15 汎用ポートです。 CS0X C 汎用ポートです。 CS1X C 2 汎用ポートです。 CS2X PPG2* C 2 113 114 115 汎用ポートです。 CS3X PPG3* 外部チップセレクト端子です。 PPG 用出力端子です。 P53 112 外部チップセレクト端子です。 PPG 用出力端子です。 P52 111 外部チップセレクト端子です。 PPG 用出力端子です。 P51 PPG1* 汎用ポートです。 外部アドレス / データバス入出力端子です。 PPG0*2 110 外部アドレス / データバス入出力端子です。 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 P50 109 外部アドレス / データバス入出力端子です。 シリアルデータ出力端子 /I2C データ入出力端子です。 P16 108 外部アドレス / データバス入出力端子です。 SIN7 SOT7/SDA7 107 外部アドレス / データバス入出力端子です。 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 P14 106 外部アドレス / データバス入出力端子です。 シリアルデータ出力端子 /I2C データ入出力端子です。 P13 105 外部アドレス / データバス入出力端子です。 SIN6 SOT6/SDA6 104 外部アドレス / データバス入出力端子です。 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 P11 102 機能 C 2 P54 ASX P55 RDX P56 WR0X 外部チップセレクト端子です。 PPG 用出力端子です。 C 汎用ポートです。 外部アドレスストローブ出力端子です。 C 汎用ポートです。 外部リードストローブ出力端子です。 C 汎用ポートです。 外部データバスライトストローブ出力端子です。 (続く) 10 DS07–16706–4 MB91313A シリーズ (続き) 端子番号 端子名 P57 116 WR1X P20 117 118 119 SIN0 P21 2 SOT0/SDA0 (I C bridge) P22 2 SCK0/SCL0 (I C bridge) 120 VDDE 入出力 回路形式* 1 C 機能 汎用ポートです。 外部データバスライトストローブ出力端子です。 D 汎用ポートです。 シリアルデータ入力端子です。 L 汎用ポートです。 シリアルデータ出力端子 /I2C データ入出力端子です。 L 汎用ポートです。 シリアル通信用クロック入出力端子 /I2C クロック入出力端子です。 ⎯ 3.3 V 電源端子です。 * 1:入出力回路形式については , 「■ 入出力回路形式」を参照してください。 * 2:端子番号 54, 55, 56, 68 の PPG0, PPG1, PPG2, PPG3 と , 端子番号 109, 110, 111, 112 の PPG0, PPG1,PPG2, PPG3 は , どちらか一方をPFRで選択して使用してください。PFRについては,ハードウェアマニュアルの 「 第4章 I/Oポート」を 参照してください。 DS07–16706–4 11 MB91313A シリーズ ■ 入出力回路形式 分類 A 回路形式 備考 X1, X1A クロック入力 発振回路 内蔵帰還抵抗 X0:1 MΩ X0A:なし X0, X0A スタンバイ制御 B P-ch デジタル出力 ・ CMOS レベル出力 ・ CMOS レベルヒステリシス入力 VIH = 0.7 × VDDE ・ スタンバイ制御あり ・ 5 V トレラント デジタル出力 N-ch デジタル入力 スタンバイ制御 C プルアップ制御 P-ch P-ch デジタル出力 デジタル出力 ・ CMOS レベル出力 ・ CMOS レベルヒステリシス入力 VIH = 0.8 × VDDE ・ スタンバイ制御あり ・ プルアップ制御あり ・ プルアップ抵抗付き (33 kΩ) N-ch デジタル入力 スタンバイ制御 D P-ch デジタル出力 ・ CMOS レベル出力 ・ CMOS レベルヒステリシス入力 VIH = 0.8 × VDDE ・ スタンバイ制御あり ・ プルアップ抵抗なし デジタル出力 N-ch デジタル入力 スタンバイ制御 (続く) 12 DS07–16706–4 MB91313A シリーズ 分類 回路形式 備考 F ・ CMOS レベル入力 ・ スタンバイ制御なし P-ch N-ch デジタル入力 G P-ch ・ CMOS ヒステリシス入力 ・ プルアップ抵抗付き P-ch N-ch デジタル入力 H CMOS レベル出力 P-ch デジタル出力 デジタル出力 N-ch I ・ CMOS ヒステリシス入力 ・ プルダウン抵抗付き ・ スタンバイ制御なし P-ch N-ch N-ch デジタル入力 (続く) DS07–16706–4 13 MB91313A シリーズ (続き) 分類 回路形式 備考 K P-ch デジタル出力 ・ CMOS レベル出力 ・ CMOS レベル入力 ・ スタンバイ制御なし ・ プルダウン抵抗付き デジタル出力 N-ch N-ch デジタル入力 L P-ch デジタル出力 ・ CMOS レベル出力 ・ CMOS レベルヒステリシス入力 ・ スタンバイ制御あり ・ アナログ入力 スイッチ付き デジタル出力 N-ch アナログ入力 制御 デジタル入力 スタンバイ制御 O プルアップ制御 P-ch P-ch デジタル出力 デジタル出力 N-ch ・ CMOS レベル出力 ・ CMOS 入力 ( 外バス IF) ・ CMOS レベルヒステリシス入力 ( ポート , リソース ) VIH = 0.8 × VDDE ・ スタンバイ制御あり ・ プルアップ制御あり ・ プルアップ抵抗付き (33 kΩ) ポート入力 リソース入力 外バス入力 スタンバイ制御 14 DS07–16706–4 MB91313A シリーズ ■ デバイス使用上の注意 ・ラッチアップ防止のために CMOS IC では入力端子や出力端子に VDDE または VDDI より高い電圧や VSS より低い電圧を印加した場合 , または , VDDE 端子と VSS 端子または VDDI 端子と VSS 端子の間に定格を超える電圧を印加した場合に , ラッチアップ現象を生じるこ とがあります。ラッチアップが生じると電源電流が激増し , 素子の熱破壊に至ることがあります。使用に際しては最大定格 を超えることのないよう十分に注意してください。 ・未使用入力端子の処理について 使用していない入力端子を開放のままにしておくと誤動作の原因になります。プルアップまたはプルダウンの処理をし てください。 ・電源端子について MB91313A シリーズは , VDDE 端子または VDDI 端子 , VSS 端子が複数あります。 そのため , デバイス設計上ラッチアッ プなどの誤動作を防止するためにデバイス内部で同電位にすべきものどうしを接続してあります。不要輻射の低減・グラ ンドレベルの上昇によるストローブ信号の誤動作の防止・総出力電流規格を遵守などのために , 必ずそれらすべてを外部 で電源およびグランドに接続してください。 また , 電流供給源からできるかぎり低インピーダンスで本デバイスの VDDE 端子または VDDI 端子 , VSS 端子に接続するような配慮をお願いします。 さらに , 本デバイスの近くで , VDDE 端子または VDDI 端子 , VSS 端子の間に 0.1 μF 程度のセラミックコンデンサをバ イパスコンデンサとして接続することをお勧めいたします。 ・水晶発振回路について X0, X1 (X0A, X1A) 端子の近辺のノイズは本デバイスの誤動作のもととなります。X0 (X0A) と X1 (X1A) 端子および水晶 発振子さらにグランドへのバイパスコンデンサはできるかぎり近くに配置するようにプリント板を設計してください。 また , X0, X1 (X0A, X1A) 端子の回りをグランドで囲むようなプリント板アートワークは安定した動作を期待できるの で , 強くお勧めします。 各量産品において , ご使用される発振子メーカに発振評価依頼をしてください。 ・モード端子 (MD0 ∼ MD2) について これらの端子は , 電源端子または GND 端子に直接つないで使用してください。ノイズにより誤ってテストモードに入っ てしまうことを防ぐために , プリント板上の各モード端子と電源端子または GND 端子間のパターン長をできる限り短く し , これらを低インピーダンスで接続するようにしてください。 ・電源投入時について 電源投入直後は必ず INITX 端子にて設定初期化リセット (INIT) を行ってください。 また , 電源投入直後は , 発振回路の発振安定待ち時間を確保するため , INITX 端子への “L” レベル入力を発振回路の要求 する安定待ち時間の間持続してください (INITX 端子による INIT では , 発振安定待ち時間の設定は最小値に初期化されて います ) 。 ・電源投入時の原発振入力について 電源投入時は , 必ず発振安定待ち解除されるまでの間クロックを入力してください。 ・VDDI 端子 ( 内部電源 1.8 V 系 ) と VDDE 端子 ( 外部端子電源 3.3 V 系 ) の電源投入 / 切断時の注意事項 VDDI 端子 ( 内部電源 ) が切断されている条件で VDDE 端子 ( 外部電源 ) のみを継続的 (1 分間を目安 ) に印加すること は , LSI の信頼性上の問題がありますので避けてください。 VDDE 端子 ( 外部電源 ) を OFF 状態から ON 状態に復帰させる際には , 電源ノイズなどの影響により , 回路の内部状態 が保持できない場合があります。 投入時 VDDI 端子 ( 内部電源 ) → VDDE 端子 ( 外部電源 ) →アナログ→ 信号 切断時 信号 →アナログ → VDDE 端子 ( 外部電源 ) → VDDI 端子 ( 内部電源 ) 電源 (VDDI/ アナログ /VDDE) を同時に投入 / 切断することは , 問題ありません。 電源投入時は内部電源が安定するまでの間 , 出力端子が不定となる可能性があります。 DS07–16706–4 15 MB91313A シリーズ ・外部クロック使用時の注意について 外部クロックを使用する際には , 原則として X0 ( X0A ) 端子と X1 (X1A) 端子へ同時に供給してください。 また X1 (X1A) 端子には X0 (X0A) と逆相のクロックを供給してください。ただし , この場合には STOP モード ( 発振停止モード ) は使 用しないでください (STOP 時 X1 端子が“H”出力で停止するため )。また , 12.5 MHz 以下では X0 (X0A) 端子のみの供給 で使用できます 。 外部クロック使用方法 ( 通常 ) X0, X0A X1, X1A MB91313A シリーズ STOP モード ( 発振停止モード ) では使用できません。 外部クロック使用方法 (12.5 MHz 以下の場合は可能 ) X0, X0A 開放 X1, X1A MB91313A シリーズ (注意事項)X0 (X0A) の信号に対して X1 は 10 MHz のときに 15 ns 以内の遅延となるように設計してください。 ・AVCC 端子について MB91313A シリーズは A/D コンバータを内蔵しています。AVCC 端子と AVSS 端子の間に 0.1 μF 程度のコンデンサを必 ず入れてください。 AVCC MB91313A シリーズ 0.1μF AVSS ・エミュレータを使用しない場合の注意について エミュレータを接続しない状態でユーザシステム上の評価 MCU を動作させる場合 , ユーザシステム上でエミュレータ インタフェースと接続している評価 MCU の各入力端子を以下のように処理してください。 ユーザシステム上に切換え回路などが必要になる場合がありますので設計時にはご注意ください。 エミュレータインタフェース端子処理 評価 MCU 端子名 端子処理 TRSTX ユーザシステム上のリセット出力回路に接続してください。 INITX ユーザシステム上のリセット出力回路に接続してください。 その他 開放としてください。 ・PLL クロック選択時の注意について 本マイクロコントローラで PLL クロックを選択しているときに発振子が外れたり , クロック入力が停止した場合には PLL 内部の自励発振回路の自走周波数で動作を継続し続ける場合があります。 この動作は保証外の動作です。 16 DS07–16706–4 MB91313A シリーズ ■ 制限事項 1) クロック制御部 INITX 端子への “L” 入力時には , 発振安定待ち時間を確保してください。 2) ビットサーチモジュール 0 検出用データレジスタ (BSD0) , 1 検出用データレジスタ (BSD1) , 変化点検出用データレジスタ (BSDC) はワード アクセスのみです。 3) I/O ポート ポートへのアクセスはバイトアクセスのみです。 4) 低消費電力モード スタンバイモードに入れる場合は,同期スタンバイモード (TBCR: タイムベースカウンタ制御レジスタの bit8 SYNCS bit にて設定します ) を使用した上で,以下のシーケンスを必ず使用してください。 (LDI#value_of_standby, r0) ;value_of_standby は , STCR へのライトデータ (LDI#_STCR, R12) ;_STCR は , STCR のアドレス (481H) STB R0, @R12 ;スタンバイ制御レジスタ (STCR) への書込み LDUB @R12, R0 ;同期スタンバイのための STCR リード LDUB @R12, R0 ;もう一度 STCR をダミーリード NOP ;タイミング調整用の NOP × 5 NOP NOP NOP NOP ・ モニタデバッガを使用する場合は , 以下のことを行わないでください。 ・上記命令列に対するブレークポイントの設定 ・上記命令列に対するステップ実行 5) PS レジスタに関する注意事項 一部の命令で PS レジスタを先行処理しているため , 例外動作により , デバッガ使用時に割込み処理ルーチンで ブレークしたり , PS レジスタ内のフラグの表示内容が更新されたりする場合があります。いずれの場合も , EIT か ら復帰後以降に正しく再処理を行うように設計されていますので , EIT 前後の動作は仕様どおりの処理を行います。 ・ DIV0U/DIV0S 命令の直前の命令では , 以下の場合に , (1) ∼ (3) の処理を行うことがあります。 - ユーザ割込み /NMI を受け付けた場合 - ステップ実行を行った場合 - データイベント / エミュレータメニューでブレークした場合 (1) D0, D1 フラグが先行して更新されます。 (2) EIT 処理ルーチン ( ユーザ割込み /NMI またはエミュレータ ) を実行します。 (3) EIT から復帰後 , DIV0U/DIV0S 命令が実行され , D0/D1 フラグが (1) と同じ値に更新されます。 ・ ユーザ割込み /NMI 要因が発生している状態で割込みを許可するために OR CCR, ST ILM, MOV Ri, PS の各命令が 実行されると , 以下のような動作を行います。 (1) PS レジスタが先行して更新されます。 (2) EIT 処理ルーチン ( ユーザ割込み /NMI, またはエミュレータ ) を実行します。 (3) EIT から復帰後 , 上記命令が実行され , PS レジスタが (1) と同じ値に更新されます。 6) ウォッチドッグタイマ機能について ウォッチドッグタイマは,プログラムが一定時間内にリセット延期動作を行うことを監視し, プログラムの暴走によ りリセット延期動作が行われなかったときに, CPU をリセットするための機能です。そのため,いったんウォッチ ドッグタイマ機能を有効にすると , リセットを掛けるまで動作を続けます。例外として,CPU のプログラム実行が停 止する条件では自動的にリセット延期を行います。 なお,システムの暴走により上記状態となってしまった場合, ウォッチドッグリセットが発生しない可能性があります。その場合,外部 INITX 端子よりリセット (INIT) をかけてく ださい。 DS07–16706–4 17 MB91313A シリーズ 7) A/D 使用時の注意について AVCC 端子には VDDE 端子より高い電圧を供給しないでください。 8) 同期モードのソフトウェアリセットについて 同期モードのソフトウェアリセットを使用するときは , STCR ( スタンバイ制御レジスタ ) の SRST ビットに “0” を 設定する前に , 以下の 2 つの条件を必ず満たしてください。 ・割込み許可フラグ (I-Flag) を割込み禁止 (I-Flag = 0) に設定する。 ・NMI を使用しない。 18 DS07–16706–4 MB91313A シリーズ ■ ブロックダイヤグラム FR CPU コア 32 32 Flash 544 K バイト ビットサーチ RAM 32 K バイト バスコンバータ 32 ↔ 16 アダプタ DMAC 5 チャネル 簡易外バス I/F 8/16 ビット マルチプレックスバス クロック 制御 割込み コントローラ マルチファンクション インタフェース 11 チャネル A/D コンバータ 10 チャネル HDMI-CEC/ リモコン受信 2 チャネル 外部割込み 24 チャネル ポート DS07–16706–4 PWC 1 チャネル PPG 4 チャネル リロード タイマ 6 チャネル 多機能タイマ 4 チャネル 19 MB91313A シリーズ ■ CPU および制御部 内部アーキテクチャ FR ファミリ CPU は,RISC アーキテクチャを採用すると同時に,組込み用途に向けた高機能命令を導入した高性能コア です。 1. 特長 ・ RISC アーキテクチャの採用 基本命令 1 命令 1 サイクル ・ 32 ビットアーキテクチャ 汎用レジスタ 32 ビット× 16 本 ・ 4 G バイトのリニアなメモリ空間 ・ 乗算器の搭載 32 ビット× 32 ビット乗算 5 サイクル 16 ビット× 16 ビット乗算 3 サイクル ・ 割込処理機能の強化 高速応答速度 (6 サイクル ) 多重割込のサポート レベルマスク機能 (16 レベル ) ・ I/O 操作用命令の強化 メモリ - メモリ転送命令 ビット処理命令 ・ 基本命令語長 16 ビット ・ 低消費電力 スリープモード / ストップモード ギア機能 20 DS07–16706–4 MB91313A シリーズ 2. 内部アーキテクチャ FR ファミリの CPU は命令バスとデータバスが独立したハーバードアーキテクチャ構造を採用しています。 32 ビット←→ 16 ビットバスコンバータは 32 ビットバス (F-bus) に接続され, CPU と周辺リソースとのインタフェース を実現します。 ハーバード←→プリンストン バスコンバータはI-bus,D-bus双方に接続され,CPUとバスコントローラとのインタフェー スを実現します。 FR-CPU I-bus 内蔵 RAM 内蔵 ROM D-bus 32 32 32 32 ハーバード ↔ プリンストン バスコンバータ F-bus 32 32 X-bus 32 32 Real Bus 32 bit ↔ 16 bit バスコンバータ 24 アドレス バスコントローラ 16 16 R-bus 周辺リソース , ポート DS07–16706–4 21 MB91313A シリーズ 3. プログラミング・モデル 32 ビット [ 初期値 ] R0 XXXX XXXXH R1 ... ... ... 汎用レジスタ 22 AC ... R14 FP XXXX XXXXH R15 SP 0000 0000H プログラムステータス PS ILM SCR CCR TBR RP システムスタックポインタ SSP ユーザスタックポインタ USP 乗除算結果レジスタ ... R13 PC リターンポインタ ... ... R12 プログラムカウンタ テーブルベースレジスタ ... ... MDH MDL DS07–16706–4 MB91313A シリーズ 4. レジスタ ・汎用レジスタ 32 ビット [ 初期値 ] R0 XXXX XXXXH R1 ... ... ... ... ... ... ... ... R12 R13 AC ... R14 FP XXXX XXXXH R15 SP 0000 0000H レジスタ R0 ∼ R15 は汎用レジスタです。各種演算におけるアキュムレータおよびメモリアクセスのポインタとして使 用されます。 16本のレジスタのうち, 以下に示すレジスタは特殊な用途を想定しており, そのために一部の命令が強化されています。 ・ R13:仮想アキュムレータ (AC) ・ R14:フレームポインタ (FP) ・ R15:スタックポインタ (SP) リセットによる初期値は , R0 ∼ R14 は不定です。R15 は 00000000H (SSP の値 ) となります。 ・PS (Program Status) プログラムステータスを保持するレジスタで,ILM と SCR,CCR の 3 つのパートに分かれています。 未定義のビットはすべて予約ビットです。読出し時,常に “0” が読み出されます。書込みは無効です。 bit 31 bit 20 bit 16 ILM DS07–16706–4 bit 10 bit 8 bit 7 SCR bit 0 CCR 23 MB91313A シリーズ ・CCR (Condition Code Register) bit 7 bit 6 bit 5 bit 4 bit 3 bit 2 bit 1 bit 0 [ 初期値 ] S I N Z V C --00XXXXB bit 10 bit 9 bit 8 [ 初期値 ] D1 D0 T XX0B S:スタックフラグ I :割込み許可フラグ N:ネガティブフラグ Z:ゼロフラグ V:オーバフローフラグ C:キャリフラグ ・SCR (System Condition code Register) D1, D0:ステップ除算用フラグ ステップ除算実行時の中間データを保持します。 T:ステップトレーストラップフラグ ステップトレーストラップを有効にするかどうかを指定するフラグです。 ステップトレーストラップの機能はエミュレータが使用します。エミュレータ使用時,ユーザプログラム中で使用する ことはできません。 ・ILM (Interrupt Level Mask Register) bit 20 bit 19 bit 18 bit 17 bit 16 [ 初期値 ] ILM4 ILM3 ILM2 ILM1 ILM0 01111B 割込みレベルマスク値を保持するレジスタで,この ILM の保持する値がレベルマスクに使用されます。 リセットにより,15 (01111B) に初期化されます。 ・PC (Program Counter) bit 31 bit 0 [ 初期値 ] XXXXXXXXH プログラムカウンタで,実行している命令のアドレスを示しています。 リセットによる初期値は不定です。 24 DS07–16706–4 MB91313A シリーズ ・TBR (Table Base Register) bit 31 bit 0 [ 初期値 ] 000FFC00H テーブルベースレジスタで,EIT 処理の際に使用されるベクタテーブルの先頭アドレスを保持します。 リセットによる初期値は,000FFC00H です。 ・RP (Return Pointer) bit 31 bit 0 [ 初期値 ] XXXXXXXXH リターンポインタで,サブルーチンから復帰するアドレスを保持します。 CALL 命令実行時,PC の値がこの RP に転送されます。 RET 命令実行時,RP の内容が PC に転送されます。 リセットによる初期値は不定です。 ・SSP (System Stack Pointer) bit 31 bit 0 [ 初期値 ] 00000000H SSP は,システムスタックポインタです。 S フラグが “0” のとき,R15 として機能します。 SSP を明示的に指定することも可能です。また,EIT 発生時に,PS と PC を退避するスタックを指定するスタックポイン タとしても使用されます。 リセットによる初期値は 00000000H です。 ・USP (User Stack Pointer) bit 31 bit 0 [ 初期値 ] XXXXXXXXH USP は,ユーザスタックポインタです。 S フラグが “1” のとき,R15 として機能します。 USP を明示的に指定することも可能です。 リセットによる初期値は不定です。 RETI 命令で使用することはできません。 ・MDH, MDL (Multiply & Divide register:乗除算結果レジスタ ) bit 31 bit 0 MDH MDL 乗除算用のレジスタで,各々32 ビット長です。 リセットによる初期値は不定です。 DS07–16706–4 25 MB91313A シリーズ ■ メモリ空間 1. メモリ空間 FR ファミリの論理アドレス空間は 4 G バイト (232 番地 ) あり , CPU はリニアにアクセスを行います。 ダイレクトアドレッシング領域 アドレス空間の下記の領域は I/O 用に使用されます。 この領域をダイレクトアドレッシング領域とよび , 命令中で直接オペランドのアドレスを指定できます。 ダイレクト領域は , アクセスするデータのサイズにより , 以下のように異なります。 → バイトデータアクセス :000H ∼ 0FFH → ハーフワードデータアクセス :000H ∼ 1FFH → ワードデータアクセス :000H ∼ 3FFH 2. メモリマップ シングルチップ モード 内 ROM 外バス モード I/O I/O I/O I/O アクセス禁止 アクセス禁止 内蔵 RAM 32 K バイト 内蔵 RAM 32 K バイト 00000000H 00000400H 00010000H ダイレクト アドレッシング領域 「■ I/O マップ」を参照して ください。 00038000H 00040000H アクセス禁止 アクセス禁止 00050000H 外部領域 00078000H 内蔵 Flash 544 K バイト 内蔵 Flash 544 K バイト 00100000H アクセス禁止 00200000H アクセス禁止 外部領域 007FFFFFH アクセス禁止 FFFFFFFFH 26 DS07–16706–4 MB91313A シリーズ ■ I/O マップ メモリ空間領域と周辺リソースの各レジスタの対応を示します。 [表の見方] アドレス 000000H レジスタ +0 +1 +2 +3 PDR0 [R/W] XXXXXXXX PDR1 [R/W] XXXXXXXX PDR2 [R/W] XXXXXXXX PDR3 [R/W] XXXXXXXX ブロック T-unit ポートデータ レジスタ リード / ライト 属性 リセット後のレジスタ初期値 レジスタ名 (1 コラムのレジスタが 4n 番地 , 2 コラムが 4n + 1 番地・・・) 最左のレジスタ番地 ( ワードでアクセスした際は , 1 コラム目のレジスタが データの MSB 側となる。) (注意事項)レジスタのビット値は , 以下のように初期値を表します。 ・“1”:初期値 “1” ・“0”:初期値 “0” ・“X”:初期値 “ 不定 ” ・“-”:その位置に物理的にレジスタがない 記述されていないデータアクセス属性によるアクセスは禁止です。 DS07–16706–4 27 MB91313A シリーズ アドレス レジスタ 0 1 2 3 000000H PDR0 [R/W] XXXXXXXX PDR1 [R/W] XXXXXXXX PDR2 [R/W] XXXXXXXX PDR3 [R/W] XXXXXXXX 000004H PDR4 [R/W] XXXXXXXX PDR5 [R/W] XXXXXXXX PDR6 [R/W] --XXXXXX 予約 PDRE [R/W] XXXXXXXX PDRF [R/W] XXXXXXXX 000008H 00000CH 予約 PDRC [R/W] XXXXXXXX PDRD [R/W] XXXXXXXX ブロック ポートデータ レジスタ 000010H ∼ 00001CH 000020H 予約 ADCTH[R/W] 00000000 ADCTL[R/W] 00000000 予約 ADCH[R/W] 00000000 00000000 000024H ADAT0[R] XXXXXX00 00000000 ADAT1[R] XXXXXX00 00000000 000028H ADAT2[R] XXXXXX00 00000000 ADAT3[R] XXXXXX00 00000000 00002CH ADAT4[R] XXXXXX00 00000000 ADAT5[R] XXXXXX00 00000000 000030H ADAT6[R] XXXXXX00 00000000 ADAT7[R] XXXXXX00 00000000 000034H ADAT8[R] XXXXXX00 00000000 ADAT9[R] XXXXXX00 00000000 000038H, 00003CH 予約 10 ビット A/D コンバータ 予約 000040H EIRR0 [R/W] 00000000 ENIR0 [R/W] 00000000 ELVR0 [R/W] 00000000 00000000 外部割込み 0∼7 000044H DICR [R/W] -------0 HRCL [R, R/W] ---11111 予約 遅延 / I- ユニット TMRLR0 [W] XXXXXXXX XXXXXXXX TMR0 [R] XXXXXXXX XXXXXXXX 00004CH 予約 TMCSR0 [R, R/W] 00000000 00000000 000050H TMRLR1 [W] XXXXXXXX XXXXXXXX TMR1 [R] XXXXXXXX XXXXXXXX 000054H 予約 TMCSR1 [R, R/W] 00000000 00000000 000058H TMRLR2 [W] XXXXXXXX XXXXXXXX TMR2 [R] XXXXXXXX XXXXXXXX 予約 TMCSR2 [R, R/W] 00000000 00000000 000048H 00005CH リロードタイマ 0 リロードタイマ 1 リロードタイマ 2 (続く) 28 DS07–16706–4 MB91313A シリーズ レジスタ アドレス 000060H 0 1 2 3 SCR0 [R, R/W] 0--00000 SMR0 [W, R/W] 000-0000 SSR0 [R, R/W] 0-000011 ESCR0 [R/W] --000000 BGR01 [R/W] 00000000 BGR00 [R/W] 00000000 FCR01 [R/W] 00-00100 FCR00 [R/W] 00000000 RDR0/TDR0 [R/W] 000064H -------- 00000000:RDR0 -------- 11111111:TDR0 000068H ISMK0 [R/W] 01111110 IBSA [R/W] 00000000 00006CH FBYTE01 [R/W] 00000000 FBYTE00 [R/W] 00000000 000070H SCR1 [R, R/W] 0--00000 SMR1 [W, R/W] 000-0000 -------- 00000000:RDR1 -------- 11111111:TDR1 000078H ISMK1 [R/W] 01111110 IBSA1 [R/W] 00000000 00007CH FBYTE11 [R/W] 00000000 FBYTE10 [R/W] 00000000 000080H SCR2 [R, R/W] 0--00000 SMR2 [W, R/W] 000-0000 -------- 00000000:RDR2 -------- 11111111:TDR2 000088H ISMK2 [R/W] 01111110 IBSA2 [R/W] 00000000 00008CH FBYTE21 [R/W] 00000000 FBYTE20 [R/W] 00000000 000090H SCR3 [R, R/W] 0--00000 SMR3 [W, R/W] 000-0000 000098H -------- 00000000:RDR3 -------- 11111111:TDR3 ISMK3 [R/W] 01111110 IBSA3 [R/W] 00000000 SCR4 [R, R/W] 0--00000 SMR4 [W, R/W] 000-0000 00009CH 0000A0H BGR11 [R/W] 00000000 BGR10 [R/W] 00000000 FCR11 [R/W] 00-00100 FCR10 [R/W] 00000000 マルチ ファンクション シリアル インタフェース 1 FIFO 1 SSR2 [R, R/W] 0-000011 ESCR2 [R/W] --000000 BGR21 [R/W] 00000000 BGR20 [R/W] 00000000 FCR21 [R/W] 00-00100 FCR20 [R/W] 00000000 マルチ ファンクション シリアル インタフェース 2 FIFO 2 SSR3 [R, R/W] 0-000011 ESCR3 [R/W] --000000 BGR31 [R/W] 00000000 BGR30 [R/W] 00000000 予約 マルチ ファンクション シリアル インタフェース 3 予約 RDR4/TDR4 [R/W] 0000A4H 0000A8H ESCR1 [R/W] --000000 予約 RDR3/TDR3 [R/W] 000094H SSR1 [R, R/W] 0-000011 予約 RDR2/TDR2 [R/W] 000084H マルチ ファンクション シリアル インタフェース 0 FIFO 0 予約 RDR1/TDR1 [R/W] 000074H ブロック -------- 00000000:RDR4 -------- 11111111:TDR4 ISMK4 [R/W] 01111110 0000ACH IBSA4 [R/W] 00000000 SSR4 [R, R/W] 0-000011 ESCR4 [R/W] --000000 BGR41 [R/W] 00000000 BGR40 [R/W] 00000000 予約 マルチ ファンクション シリアル インタフェース 4 予約 (続く) DS07–16706–4 29 MB91313A シリーズ アドレス 0000B0H レジスタ 0 1 2 3 SCR5 [R, R/W] 0--00000 SMR5 [W, R/W] 000-0000 SSR5 [R, R/W] 0-000011 ESCR5 [R/W] --000000 BGR51 [R/W] 00000000 BGR50 [R/W] 00000000 RDR5/TDR5 [R/W] 0000B4H 0000B8H -------- 00000000:RDR5 -------- 11111111:TDR5 ISMK5 [R/W] 01111110 IBSA5 [R/W] 00000000 0000BCH 予約 ブロック マルチ ファンクション シリアル インタフェース 5 予約 0000C0H EIRR1 [R/W] 00000000 ENIR1 [R/W] 00000000 ELVR1 [R/W] 00000000 00000000 外部割込み 8 ∼ 15 0000C4H EIRR2 [R/W] 00000000 ENIR2 [R/W] 00000000 ELVR2 [R/W] 00000000 00000000 外部割込み 16 ∼ 23 0000C8H, 0000CCH 0000D0H 0000D4H 0000D8H 0000DCH 予約 PWCCL[R/W] 0000--00 予約 PWCCH[R/W] 00-00000 予約 PWCD[R] XXXXXXXX XXXXXXXX 予約 PWC PWCC2[R/W] 000----- 予約 PWCUD[R/W] XXXXXXXX XXXXXXXX 予約 0000E0H ∼ 0000ECH 0000F0H 0000F4H 0000F8H 0000FCH 000100H 000104H 000108H 予約 T0LPCR [R/W] -----000 T0CCR [R/W] 0-000000 T0DRR [R/W] XXXXXXXX XXXXXXXX T1LPCR [R/W] -----000 T1CCR [R/W] 0-000000 T1DRR [R/W] XXXXXXXX XXXXXXXX T2LPCR [R/W] -----000 T2CCR [R/W] 0-000000 T2DRR [R/W] XXXXXXXX XXXXXXXX T3LPCR [R/W] -----000 T3CCR [R/W] 0-000000 予約 T0TCR [R/W] 00000000 T0R [R/W] ---00000 T0CRR [R/W] XXXXXXXX XXXXXXXX T1TCR [R/W] 00000000 T1R [R/W] ---00000 T1CRR [R/W] XXXXXXXX XXXXXXXX T2TCR [R/W] 00000000 T2R [R/W] ---00000 多機能タイマ T2CRR [R/W] XXXXXXXX XXXXXXXX T3TCR [R/W] 00000000 T3R [R/W] ---00000 00010CH T3DRR [R/W] XXXXXXXX XXXXXXXX T3CRR [R/W] XXXXXXXX XXXXXXXX 000110H TMODE [R/W] 00000000 00000000 予約 (続く) 30 DS07–16706–4 MB91313A シリーズ レジスタ アドレス 0 1 2 3 ブロック 000114H ∼ 00011CH 予約 000120H PDUT0[W] XXXXXXXX XXXXXXXX 000124H PTMR0[R] 11111111 11111111 000128H PDUT1[W] XXXXXXXX XXXXXXXX 00012CH PTMR1[R] 11111111 11111111 000130H PDUT2[W] XXXXXXXX XXXXXXXX 000134H PTMR2[R] 11111111 11111111 000138H PDUT3[W] XXXXXXXX XXXXXXXX 00013CH PTMR3[R] 11111111 11111111 000140H, 000144H 予約 PCSR0[W] XXXXXXXX XXXXXXXX PCNH0[R/W] 0000000- PCNL0[R/W] 000000-0 PCSR1[W] XXXXXXXX XXXXXXXX PCNH1[R/W] 0000000- PCNL1[R/W] 000000-0 PCSR2[W] XXXXXXXX XXXXXXXX PCNH2[R/W] 0000000- PCNL2[R/W] 000000-0 PCSR3[W] XXXXXXXX XXXXXXXX PCNH3[R/W] 0000000- PCNL3[R/W] 000000-0 予約 TMR3 [R] XXXXXXXX XXXXXXXX 00014CH 予約 TMCSR3 [R, R/W] 00000000 00000000 000150H TMRLR4 [W] XXXXXXXX XXXXXXXX TMR4 [R] XXXXXXXX XXXXXXXX 000154H 予約 TMCSR4 [R, R/W] 00000000 00000000 000158H TMRLR5 [W] XXXXXXXX XXXXXXXX TMR5 [R] XXXXXXXX XXXXXXXX 予約 TMCSR5 [R, R/W] 00000000 00000000 00015CH PPG1 PPG2 PPG3 予約 TMRLR3 [W] XXXXXXXX XXXXXXXX 000148H PPG0 リロードタイマ 3 リロードタイマ 4 リロードタイマ 5 000160H ∼ 00017CH 予約 予約 000180H RCCR0 [R/W] 0---0000 RCST0 [R/W] 00000000 RCSHW0 [R/W] 00000000 RCDAHW0 [R/W] 00000000 000184H RCDBHW0 [R/W] 00000000 予約 RCADR01 [R/W] 00000000 RCADR02 [R/W] 00000000 000188H RCDT0HH [R] 00000000 RCDT0HL [R] 00000000 RCDT0LH [R] 00000000 RCDT0LL [R] 00000000 00018CH RCCKD0 [R/W] 00000000 00000000 HDMI-CEC / リモコン 0 予約 (続く) DS07–16706–4 31 MB91313A シリーズ アドレス レジスタ 0 1 2 3 000190H RCCR1 [R/W] 0---0000 RCST1 [R/W] 00000000 RCSHW1 [R/W] 00000000 RCDAHW1 [R/W] 00000000 000194H RCDBHW1 [R/W] 00000000 予約 RCADR11 [R/W] 00000000 RCADR12 [R/W] 00000000 000198H RCDT1HH [R] 00000000 RCDT1HL [R] 00000000 RCDT1LH [R] 00000000 RCDT1LL [R] 00000000 00019CH RCCKD1 [R/W] 00000000 00000000 ブロック HDMI-CEC / リモコン 1 予約 0001A0H ∼ 0001ACH 0001B0H 予約 SCR6 [R, R/W] 0--00000 SMR6 [W, R/W] 000-0000 RDR6/TDR6 [R/W] 0001B4H 0001B8H -------- 00000000:RDR6 -------- 11111111:TDR6 ISMK6 [R/W] 01111110 0001C8H SCR7 [R, R/W] 0--00000 SMR7 [W, R/W] 000-0000 -------- 00000000:RDR7 -------- 11111111:TDR7 ISMK7 [R/W] 01111110 0001D8H 0001E8H 0001ECH SSR7 [R, R/W] 0-000011 ESCR7 [R/W] --000000 BGR71 [R/W] 00000000 BGR70 [R/W] 00000000 予約 SCR8 [R, R/W] 0--00000 SMR8 [W, R/W] 000-0000 -------- 00000000:RDR8 -------- 11111111:TDR8 ISMK8 [R/W] 01111110 SSR8 [R, R/W] 0-000011 ESCR8 [R/W] --000000 BGR81 [R/W] 00000000 BGR80 [R/W] 00000000 IBSA8 [R/W] 00000000 予約 マルチ ファンクション シリアル インタフェース 7 マルチ ファンクション シリアル インタフェース 8 予約 SCR9 [R, R/W] 0--00000 SMR9 [W, R/W] 000-0000 RDR9/TDR9 [R/W] 0001E4H マルチ ファンクション シリアル インタフェース 6 予約 0001DCH 0001E0H BGR60 [R/W] 00000000 IBSA7 [R/W] 00000000 RDR8/TDR8 [R/W] 0001D4H BGR61 [R/W] 00000000 予約 0001CCH 0001D0H ESCR6 [R/W] --000000 予約 RDR7/TDR7 [R/W] 0001C4H SSR6 [R, R/W] 0-000011 IBSA6 [R/W] 00000000 0001BCH 0001C0H 予約 -------- 00000000:RDR9 -------- 11111111:TDR9 ISMK9 [R/W] 01111110 IBSA9 [R/W] 00000000 SSR9 [R, R/W] 0-000011 ESCR9 [R/W] --000000 BGR91 [R/W] 00000000 BGR90 [R/W] 00000000 予約 マルチ ファンクション シリアル インタフェース 9 予約 (続く) 32 DS07–16706–4 MB91313A シリーズ レジスタ アドレス 0001F0H 0 1 2 3 SCRA[R, R/W] 0--00000 SMRA [W, R/W] 000-0000 SSRA [R, R/W] 0-000011 ESCRA[R/W] --000000 BGRA1 [R/W] 00000000 BGRA0 [R/W] 00000000 RDRA/TDRA [R/W] 0001F4H 0001F8H -------- 00000000:RDRA -------- 11111111:TDRA ISMKA [R/W] 01111110 IBSAA [R/W] 00000000 予約 0001FCH 予約 000200H DMACA0 [R/W] 00000000 00000000 00000000 00000000 000204H DMACB0 [R/W] 00000000 00000000 00000000 00000000 000208H DMACA1 [R/W] 00000000 00000000 00000000 00000000 00020CH DMACB1 [R/W] 00000000 00000000 00000000 00000000 000210H DMACA2 [R/W] 00000000 00000000 00000000 00000000 000214H DMACB2 [R/W] 00000000 00000000 00000000 00000000 000218H DMACA3 [R/W] 00000000 00000000 00000000 00000000 00021CH DMACB3 [R/W] 00000000 00000000 00000000 00000000 000220H DMACA4 [R/W] 00000000 00000000 00000000 00000000 000224H DMACB4 [R/W] 00000000 00000000 00000000 00000000 ブロック マルチ ファンクション シリアル インタフェース 10 DMAC 000228H ∼ 00023CH 000240H 予約 DMACR [R/W] 0XX00000 XXXXXXXX XXXXXXXX XXXXXXXX 000244H ∼ 0003ECH 予約 予約 (続く) DS07–16706–4 33 MB91313A シリーズ アドレス レジスタ 0 1 2 3 0003F0H BSD0 [W] XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 0003F4H BSD1 [R/W] XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 0003F8H BSDC [W] XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 0003FCH BSRR [R] XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX ビットサーチ モジュール 000400H DDR0 [R/W] 00000000 DDR1 [R/W] 00000000 DDR2 [R/W] 00000000 DDR3 [R/W] 00000000 000404H DDR4 [R/W] 00000000 DDR5 [R/W] 00000000 DDR6 [R/W] --000000 予約 DDRE [R/W] 00000000 DDRF [R/W] 00000000 000408H 00040CH データ方向 レジスタ 予約 DDRC [R/W] 00000000 DDRD [R/W] 00000000 000410H ブロック 予約 000414H ∼ 00041CH 予約 予約 000420H PFR0 [R/W] 00000000 PFR1 [R/W] 00000000 PFR2 [R/W] 00000000 PFR3 [R/W] 00000000 000424H PFR4 [R/W] 00000000 PFR5 [R/W] 00000000 PFR6 [R/W] --000000 予約 PFRE [R/W] 00000000 PFRF [R/W] 00000000 000428H 00042CH 予約 PFRC [R/W] 00000000 PFRD [R/W] 00000000 000430H ポート ファンクション レジスタ 予約 000434H ∼ 00043CH 予約 予約 000440H ICR00 [R, R/W] ---11111 ICR01 [R, R/W] ---11111 ICR02 [R, R/W] ---11111 ICR03 [R, R/W] ---11111 000444H ICR04 [R, R/W] ---11111 ICR05 [R, R/W] ---11111 ICR06 [R, R/W] ---11111 ICR07 [R, R/W] ---11111 000448H ICR08 [R, R/W] ---11111 ICR09 [R, R/W] ---11111 ICR10 [R, R/W] ---11111 ICR11 [R, R/W] ---11111 00044CH ICR12 [R, R/W] ---11111 ICR13 [R, R/W] ---11111 ICR14 [R, R/W] ---11111 ICR15 [R, R/W] ---11111 000450H ICR16 [R, R/W] ---11111 ICR17 [R, R/W] ---11111 ICR18 [R, R/W] ---11111 ICR19 [R, R/W] ---11111 000454H ICR20 [R, R/W] ---11111 ICR21 [R, R/W] ---11111 ICR22 [R, R/W] ---11111 ICR23 [R, R/W] ---11111 割込み コントロール ユニット (続く) 34 DS07–16706–4 MB91313A シリーズ レジスタ アドレス 0 1 2 3 000458H ICR24 [R, R/W] ---11111 ICR25 [R, R/W] ---11111 ICR26 [R, R/W] ---11111 ICR27 [R, R/W] ---11111 00045CH ICR28 [R, R/W] ---11111 ICR29 [R, R/W] ---11111 ICR30 [R, R/W] ---11111 ICR31 [R, R/W] ---11111 000460H ICR32 [R, R/W] ---11111 ICR33 [R, R/W] ---11111 ICR34 [R, R/W] ---11111 ICR35 [R, R/W] ---11111 000464H ICR36 [R, R/W] ---11111 ICR37 [R, R/W] ---11111 ICR38 [R, R/W] ---11111 ICR39 [R, R/W] ---11111 000468H ICR40 [R, R/W] ---11111 ICR41 [R, R/W] ---11111 ICR42 [R, R/W] ---11111 ICR43 [R, R/W] ---11111 00046CH ICR44 [R, R/W] ---11111 ICR45 [R, R/W] ---11111 ICR46 [R, R/W] ---11111 ICR47 [R, R/W] ---11111 ブロック 割込み コントロール ユニット 000470H ∼ 00047CH 予約 予約 000480H RSRR [R, R/W] 10000000 STCR [R/W] 00110011 TBCR [R/W] 00XXXX00 CTBR [W] XXXXXXXX 000484H CLKR [R/W] 00000000 WPR [W] XXXXXXXX DIVR0 [R/W] 00000011 DIVR1 [R/W] 00000000 OSCCR [R/W] XXXXXXX0 予約 000488H 予約 00048CH WPCR [R/W] 00000000 000490H OSCR [R/W] 00000000 予約 OSCT [R/W] XXXXXXXX クロック コントロール ユニット 時計タイマ 予約 安定待ちタイマ 000494H ∼ 0004FCH 予約 000500H PCR0 [R/W] 00000000 PCR1 [R/W] 00000000 000504H 予約 PCR5 [R/W] 00000000 予約 予約 PCR6 [R/W] --000000 予約 000508H ∼ 000510H ポートプルアップ 制御レジスタ 予約 000514H ∼ 00051CH 予約 予約 000520H EPFR0 [R/W] 00000000 EPFR1 [R/W] 00000000 EPFR2 [R/W] 11111111 EPFR3 [R/W] 11111111 000524H EPFR4 [R/W] 11111111 EPFR5 [R/W] 11111111 EPFR6 [R/W] --001000 予約 外部ポート ファンクション レジスタ (続く) DS07–16706–4 35 MB91313A シリーズ アドレス レジスタ 0 1 000528H 00052CH 2 3 EPFRE [R/W] 00000000 EPFRF [R/W] 00000000 ブロック 予約 EPFRC [R/W] 00000000 EPFRD [R/W] 00000000 000530H 外部ポート ファンクション レジスタ 予約 000534H ∼ 00056CH 000570H 予約 予約 ADER[R/W] 00000011 11111111 000574H 予約 予約 予約 NSF[R/W] -----000 00000000 000578H EXT/I2C/ A/D 予約 I2C ノイズフィルタ 00057CH ∼ 00063CH 予約 予約 000640H ASR0 [R/W] 00000000 00000000 ACR0 [R/W] 00110X00 00000000 000644H ASR1 [R/W] 00000000 XXXXXXXX ACR1 [R/W] 00XX0X00 00X0XXXX 000648H ASR2 [R/W] 00000000 XXXXXXXX ACR2 [R/W] 00XX0X00 00X0XXXX 00064CH ASR3 [R/W] 00000000 XXXXXXXX ACR3 [R/W] 00XX0X00 00X0XXXX 000650H ∼ 00065CH 予約 000660H AWR0 [R/W] 01110000 01011011 AWR1 [R/W] 0XXX0000 0X0X1XXX 000664H AWR2 [R/W] 0XXX0000 0X0X1XXX AWR3 [R/W] 0XXX0000 0X0X1XXX 外部バス インタフェース 000668H ∼ 00067CH 000680H 予約 CSER[R/W] 00000001 予約 000684H 予約 000688H ⎯ ∼ 0007F8H 0007FCH 予約 MODR [W] XXXXXXXX 未使用 予約 ⎯ 000800H ∼ 000AFCH ⎯ 未使用 (続く) 36 DS07–16706–4 MB91313A シリーズ (続き) アドレス レジスタ 0 1 2 3 ブロック 000B00H ∼ 000FFCH 予約 予約 001000H DMASA0 [R/W] 00000000 00000000 00000000 00000000 001004H DMADA0 [R/W] 00000000 00000000 00000000 00000000 001008H DMASA1 [R/W] 00000000 00000000 00000000 00000000 00100CH DMADA1 [R/W] 00000000 00000000 00000000 00000000 001010H DMASA2 [R/W] 00000000 00000000 00000000 00000000 001014H DMADA2 [R/W] 00000000 00000000 00000000 00000000 001018H DMASA3 [R/W] 00000000 00000000 00000000 00000000 00101CH DMADA3 [R/W] 00000000 00000000 00000000 00000000 001020H DMASA4 [R/W] 00000000 00000000 00000000 00000000 001024H DMADA4 [R/W] 00000000 00000000 00000000 00000000 DMAC 001028H ∼ 006FFCH 予約 予約 007000H FLCR[R/W] 0000X000 予約 007004H FLWC[R/W] 00011011 予約 DS07–16706–4 Flash I/F 37 MB91313A シリーズ ■ ベクタテーブル 割込み要因 割込み番号 10 進 16 進 割込み レベル オフ セット TBR デフォルト のアドレス DMAC DMA 転送 STOP 要因 リセット 0 00 ⎯ 3FCH 000FFFFCH ⎯ ⎯ モードベクタ 1 01 ⎯ 3F8H 000FFFF8H ⎯ ⎯ システム予約 2 02 ⎯ 3F4H 000FFFF4H ⎯ ⎯ システム予約 3 03 ⎯ 3F0H 000FFFF0H ⎯ ⎯ システム予約 4 04 ⎯ 3ECH 000FFFECH ⎯ ⎯ システム予約 5 05 ⎯ 3E8H 000FFFE8H ⎯ ⎯ システム予約 6 06 ⎯ 3E4H 000FFFE4H ⎯ ⎯ コプロセッサ不在トラップ 7 07 ⎯ 3E0H 000FFFE0H ⎯ ⎯ コプロセッサエラートラップ 8 08 ⎯ 3DCH 000FFFDCH ⎯ ⎯ INTE 命令 9 09 ⎯ 3D8H 000FFFD8H ⎯ ⎯ システム予約 10 0A ⎯ 3D4H 000FFFD4H ⎯ ⎯ システム予約 11 0B ⎯ 3D0H 000FFFD0H ⎯ ⎯ ステップトレーストラップ 12 0C ⎯ 3CCH 000FFFCCH ⎯ ⎯ NMI 要求 (tool) 13 0D ⎯ 3C8H 000FFFC8H ⎯ ⎯ 未定義命令例外 14 0E ⎯ 3C4H 000FFFC4H ⎯ ⎯ システム予約 15 0F 15 (FH) 固定 3C0H 000FFFC0H ⎯ ⎯ 外部割込み 0 16 10 ICR00 3BCH 000FFFBCH ⎯ ⎯ 外部割込み 1 17 11 ICR01 3B8H 000FFFB8H ⎯ ⎯ 外部割込み 2 18 12 ICR02 3B4H 000FFFB4H ⎯ ⎯ 外部割込み 3 19 13 ICR03 3B0H 000FFFB0H ⎯ ⎯ 外部割込み 4 20 14 ICR04 3ACH 000FFFACH ⎯ ⎯ 外部割込み 5 21 15 ICR05 3A8H 000FFFA8H ⎯ ⎯ 外部割込み 6 22 16 ICR06 3A4H 000FFFA4H ⎯ ⎯ 外部割込み 7 23 17 ICR07 3A0H 000FFFA0H ⎯ ⎯ リロードタイマ 0 24 18 ICR08 39CH 000FFF9CH ⎯ ⎯ リロードタイマ 1 25 19 ICR09 398H 000FFF98H ⎯ ⎯ リロードタイマ 2 26 1A ICR10 394H 000FFF94H ⎯ ⎯ UART0 RX/I2C ステータス 27 1B ICR11 390H 000FFF90H ○ STOP UART0 TX 28 1C ICR12 38CH 000FFF8CH ○ ⎯ UART1 RX/I2C ステータス 29 1D ICR13 388H 000FFF88H ○ STOP UART1 TX 30 1E ICR14 384H 000FFF84H ○ ⎯ UART2 RX/I2C ステータス 31 1F ICR15 380H 000FFF80H ○ STOP UART2 TX 32 20 ICR16 37CH 000FFF7CH ○ ⎯ UART3 RX/TX/I2C ステータス 33 21 ICR17 378H 000FFF78H ⎯ ⎯ UART4 RX/TX/I2C ステータス 34 22 ICR18 374H 000FFF74H ⎯ ⎯ UART5 RX/TX/I2C ステータス 35 23 ICR19 370H 000FFF70H ⎯ ⎯ UART6 RX/TX/I2C ステータス 36 24 ICR20 36CH 000FFF6CH ⎯ ⎯ UART7 RX/TX/I2C ステータス 37 25 ICR21 368H 000FFF68H ⎯ ⎯ UART8 RX/TX/I2C ステータス 38 26 ICR22 364H 000FFF64H ⎯ ⎯ (続く) 38 DS07–16706–4 MB91313A シリーズ 割込み要因 割込み番号 10 進 16 進 割込み レベル オフ セット TBR デフォルト のアドレス DMAC DMA STOP 要因 転送 UART9 RX/TX/I2C ステータス 39 27 ICR23 360H 000FFF60H ⎯ ⎯ UART10 RX/TX/I2C ステータス 40 28 ICR24 35CH 000FFF5CH ⎯ ⎯ A/D コンバータ 41 29 ICR25 358H 000FFF58H ⎯ ⎯ PPG0 42 2A ICR26 354H 000FFF54H ○ ⎯ PWC 43 2B ICR27 350H 000FFF50H ⎯ ⎯ HDMI-CEC/ リモコン 0, 1 44 2C ICR28 34CH 000FFF4CH ⎯ ⎯ 時計タイマ 45 2D ICR29 348H 000FFF48H ⎯ ⎯ メイン発振待ち 46 2E ICR30 344H 000FFF44H ⎯ ⎯ タイムベースタイマ 47 2F ICR31 340H 000FFF40H ⎯ ⎯ リロードタイマ 3 48 30 ICR32 33CH 000FFF3CH ⎯ ⎯ リロードタイマ 4 49 31 ICR33 338H 000FFF38H ⎯ ⎯ リロードタイマ 5 50 32 ICR34 334H 000FFF34H ⎯ ⎯ PPG1 51 33 ICR35 330H 000FFF30H ○ ⎯ PPG2 52 34 ICR36 32CH 000FFF2CH ○ ⎯ PPG3 53 35 ICR37 328H 000FFF28H ○ ⎯ DMAC0 54 36 ICR38 324H 000FFF24H ⎯ ⎯ DMAC1 55 37 ICR39 320H 000FFF20H ⎯ ⎯ DMAC2 56 38 ICR40 31CH 000FFF1CH ⎯ ⎯ DMAC3 57 39 ICR41 318H 000FFF18H ⎯ ⎯ DMAC4 58 3A ICR42 314H 000FFF14H ⎯ ⎯ 外部割込み 8 ∼ 15 59 3B ICR43 310H 000FFF10H ⎯ ⎯ 外部割込み 16 ∼ 23 60 3C ICR44 30CH 000FFF0CH ⎯ ⎯ 多機能タイマ 0, 1 61 3D ICR45 308H 000FFF08H ⎯ ⎯ 多機能タイマ 2, 3 62 3E ICR46 304H 000FFF04H ⎯ ⎯ 遅延割込み 63 3F ICR47 300H 000FFF00H ⎯ ⎯ システム予約 (REALOS で使用 ) 64 40 ⎯ 2FCH 000FFEFCH ⎯ ⎯ システム予約 (REALOS で使用 ) 65 41 ⎯ 2F8H 000FFEF8H ⎯ ⎯ システム予約 66 42 ⎯ 2F4H 000FFEF4H ⎯ ⎯ システム予約 67 43 ⎯ 2F0H 000FFEF0H ⎯ ⎯ システム予約 68 44 ⎯ 2ECH 000FFEECH ⎯ ⎯ システム予約 69 45 ⎯ 2E8H 000FFEE8H ⎯ ⎯ システム予約 70 46 ⎯ 2E4H 000FFEE4H ⎯ ⎯ システム予約 71 47 ⎯ 2E0H 000FFEE0H ⎯ ⎯ システム予約 72 48 ⎯ 2DCH 000FFEDCH ⎯ ⎯ システム予約 73 49 ⎯ 2D8H 000FFED8H ⎯ ⎯ システム予約 74 4A ⎯ 2D4H 000FFED4H ⎯ ⎯ システム予約 75 4B ⎯ 2D0H 000FFED0H ⎯ ⎯ (続く) DS07–16706–4 39 MB91313A シリーズ (続き) 割込み番号 オフセット TBR デフォルトの アドレス DMAC DMA STOP 要因 転送 10 進 16 進 割込み レベル システム予約 76 4C ⎯ 2CCH 000FFECCH ⎯ ⎯ システム予約 77 4D ⎯ 2C8H 000FFEC8H ⎯ ⎯ システム予約 78 4E ⎯ 2C4H 000FFEC4H ⎯ ⎯ システム予約 79 4F ⎯ 2C0H 000FFEC0H ⎯ ⎯ 80 50 2BCH 000FFEBCH ∼ 000H ∼ 000FFC00H ⎯ ⎯ 割込み要因 INT 命令で使用 40 ∼ 255 ∼ FF ⎯ DS07–16706–4 MB91313A シリーズ ■ 電気的特性 1. 絶対最大定格 項目 定格値 記号 電源電圧* 1 アナログ電源電圧* 1 入力電圧 アナログ端子入力電圧* 1 VDDE (3.3 V) Vss − 0.5 Vss + 4.0 V VDDI (1.8 V) Vss − 0.3 Vss + 2.5 V AVCC Vss − 0.5 Vss + 4.0 V AVRH Vss − 0.5 Vss + 4.0 V Vss − 0.5 VDDE + 0.5 V Vss − 0.5 Vss + 6.0 V 5 V トレラント端子 Vss − 0.5 Vss + 3.63 V 5 V トレラント端子* 5 VIA Vss − 0.5 AVcc + 0.5 V VO Vss − 0.5 VDDE + 0.5 V “L” レベル最大出力電流 *2 IOL ⎯ 8 mA “L” レベル平均出力電流 *3 IOLAV ⎯ 4 mA “L” レベル最大総出力電流 ΣIOL ⎯ 60 mA *1 出力電圧 ΣIOLAV ⎯ 30 mA *2 IOH ⎯ −8 mA *3 IOHAV ⎯ −4 mA “H” レベル最大総出力電流 ΣIOH ⎯ − 60 mA ΣIOHAV ⎯ − 30 mA 消費電力 PD ⎯ 300 mW 保存温度 Tstg − 40 + 125 °C *4 “L” レベル平均総出力電流 “H” レベル最大出力電流 “H” レベル平均出力電流 “H” レベル平均総出力電流 *4 備考 最大 VI *1 単位 最小 * 1:VSS = AVSS = 0.0 V を基準にしています。 * 2:最大出力電流は , 該当する端子一本のピーク電流値を規定します。 * 3:平均出力電流は , 該当する端子一本に流れる電流の 100 ms の期間内での平均電流を規定します。 * 4:平均総出力電流は , 該当する端子すべてに流れる電流の 100 ms の期間内での平均電流を規定します。 * 5:VDDE = VDDI = AVCC = AVRH = AVSS = VSS = 0.0 V のとき <注意事項> 絶対最大定格を超えるストレス ( 電圧 , 電流 , 温度など ) の印加は , 半導体デバイスを破壊する可能性があ ります。したがって , 定格を一項目でも超えることのないようご注意ください。 2. 推奨動作条件 (VSS = AVSS = 0.0 V) 項目 動作温度 電源電圧 アナログ電源電圧 5 V トレラント端子入力電圧 記号 規格値 単位 最小 最大 Ta − 40 + 85 VDDE (3.3 V) 3.0 3.6 VDDI (1.8 V) 1.65 1.95 AVCC 3.0 VDDE V VI ⎯ VSS + 5.5 V °C V <注意事項> 推奨動作条件は , 半導体デバイスの正常な動作を保証する条件です。電気的特性の規格値は , すべてこの条 件の範囲内で保証されます。常に推奨動作条件下で使用してください。この条件を超えて使用すると , 信頼 性に悪影響を及ぼすことがあります。 データシートに記載されていない項目 , 使用条件 , 論理の組合せでの使用は , 保証していません。記載され ている以外の条件での使用をお考えの場合は , 必ず事前に営業部門までご相談ください。 DS07–16706–4 41 MB91313A シリーズ 3. 直流規格 (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 記号 端子名 最大 ⎯ 200 400 ⎯ 100 300 ⎯ 55 80 ⎯ 25 40 ⎯ 30 50 ⎯ 15 30 ⎯ 250 450 ⎯ 150 400 ⎯ 150 300 ⎯ 40 80 ⎯ 400 800 ⎯ 100 200 VDDE × 0.8 ⎯ VDDE V PE2 ∼ PE7, PC0 ∼ PC7, P40 ∼ P47, PF0, PF1 VDDE × 0.7 ⎯ VDDE V P00 ∼ P07, P10 ∼ P17, P20 ∼ P27, P30 ∼ P37, P50 ∼ P57, P60 ∼ P65, PD0 ∼ PD7, PE0, PE1, PF2 ∼ PF7 VSS ⎯ VDDE × 0.2 V VSS ⎯ VDDE × 0.3 V ⎯ ⎯ ⎯ 消費電流 ( 上段:1.8 V 系 下段:3.3 V 系 ) ICCS ⎯ ⎯ ICCL ⎯ ⎯ ⎯ ICCH ⎯ ⎯ “H” レベル 入力電圧 “L” レベル 入力電圧 VIH VIL 単位 標準 ⎯ ICC 規格値 最小 ⎯ ICCT 条件 P00 ∼ P07, P10 ∼ P17, P20 ∼ P27, P30 ∼ P37, P50 ∼ P57, P60 ∼ P65, PD0 ∼ PD7, PE0, PE1, PF2 ∼ PF7 時計モード Ta =+ 25 °C, fclk = 32 kHz 通常動作 Ta =+ 25 °C, fcp = 33 MHz, fcpp = 33 MHz メインスリープモード Ta =+ 25 °C, fcp = 33 MHz, fcpp = 33 MHz サブ RUN モード Ta =+ 25 °C, fclk = 32 kHz メインストップモード Ta =+ 25 °C, fclk = 0 メインストップモード Ta =+ 70 °C, fclk = 0 μA mA mA μA μA μA VDDE = 3.3 V VDDE = 3.3 V PE2 ∼ PE7, PC0 ∼ PC7, P40 ∼ P47, PF0, PF1 “H” レベル 出力電圧 VOH 全ポート端子 VDDE = 3.3 V, IOH =− 4 mA VDDE − 0.5 ⎯ VDDE V “L” レベル 出力電圧 VOL 全ポート端子 VDDE = 3.3 V, IOL = 4 mA VSS ⎯ 0.4 V (続く) 42 DS07–16706–4 MB91313A シリーズ (続き) (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 記号 端子名 I2C バススイッチ 接続抵抗 DS07–16706–4 単位 標準 最大 −5 ⎯ +5 μA − 10 ⎯ + 10 μA PF0, PF1, P44, P45 VDDE = VDDI = AVCC = AVRH = AVSS = VSS = 0.0 V ⎯ ⎯ 0.9 μA RP プルアップ: P00 ∼ P07, P10 ∼ P17, P50 ∼ P57, P60 ∼ P65, INITX, TRSTX プルダウン: ICD0 ∼ ICD3, IBREAK プルアップ: VIL = 0 V プルダウン: VIH = VDDE 10 33 80 kΩ RBS P21 と P24 の間 P22 と P25 の間 P24 と P27 の間 P25 と P30 の間 ⎯ ⎯ 130 Ω PD0 ∼ PD7, PE0, PE1 プルアップ / プルダウン抵抗 規格値 最小 PD0 ∼ PD7, PE0, PE1 以外 入力リーク電流 条件 IIL ⎯ ⎯ 43 MB91313A シリーズ 4. 交流規格 (1) クロックタイミング規格 (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 クロック周波数 サブクロック周波数 記号 端子名 条件 fC X0, X1 fclk X0A, X1A 規格値 ⎯ fCPP 備考 標準 最大 ⎯ 10 16.5 33 PLL 系 ( 自励発振 16.5 MHz MHz PLL 経由 2 逓倍で内部最高 33 MHz 動作 ) ⎯ ⎯ 32.768 ⎯ kHz ⎯ ⎯ 33 MHz CPU 系 ⎯ ⎯ 33 MHz 周辺系 ⎯ ⎯ 16.5 fCP 内部動作クロック 周波数 単位 最小 ⎯ fCPT MHz 外部バス系 (2) クロック出力タイミング (VDDE = AVCC = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = AVSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 記号 端子名 サイクル時間 tCYC CLK CLK ↑→ CLK ↓ tCHCL CLK CLK ↓→ CLK ↑ tCLCH CLK 条件 ⎯ 規格値 単位 備考 最小 最大 60.7 ⎯ ns *1 1/2 × tCYC − 5 1/2 × tCYC + 5 ns *2 1/2 × tCYC − 5 1/2 × tCYC + 5 ns *3 * 1: tCYC はギア周期を含む 1 クロックサイクルの周波数です。 * 2: 本規格はギア周期× 1 の場合の値です。 ギア周期 1/2, 1/4, 1/8 を設定した場合には , 下記計算式の n にそれぞれ 1/2, 1/4, 1/8 を代入して計算してください。 (1/2 × 1/n) × tCYC − 10 * 3:本規格はギア周期× 1 の場合の値です。 tCYC tCHCL VOH CLK tCLCH VOL VOH (3) PLL 発振安定待ち時間 (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 PLL 発振安定待ち時間 44 記号 tLOCK 規格値 最小 最大 600 ⎯ 単位 μs 備考 PLL の発振が安定するまでの 待ち時間 DS07–16706–4 MB91313A シリーズ (4) リセット入力規格 (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0V, Ta =− 40 °C ∼+ 85 °C) 項目 記号 端子名 INITX 入力時間 ( 電源投入時 ) INITX 入力時間 ( 電源投入時以外 ) tINTL INITX 入力時間 ( ストップ復帰時 ) INITX 規格値 条件 単位 最小 最大 振動子の発振安定待ち時間+ tcp × 10 ⎯ μs tcp × 10 ⎯ ns 振動子の発振安定待ち時間+ tcp × 10 ⎯ μs ⎯ tINTL INITX DS07–16706–4 0.2 VCC 45 MB91313A シリーズ (5) マルチプレクスバスアクセス リード / ライト動作 (Ta =− 40 °C ∼+ 85 °C, VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V) 項目 記号 CS0X ∼ CS3X セットアップ tCSLCH AD15 ∼ AD00 アドレス セットアップ時間 → CLK ↑ tASCH CLK ↑→ AD15 ∼ AD00 アドレスホールド時間 tCHAX AD15 ∼ AD00 アドレス セットアップ時間 → ASX ↑ tASASH ASX ↑→ AD15 ∼ AD00 アドレスホールド時間 tASHAX WR0X, WR1X 遅延時間 tCHWL WR0X, WR1X 遅延時間 tCHWH WR0X, WR1X 最小パルス幅 tWLWH データセットアップ → WRxX ↑ tDSWH WRxX ↑ → データホールド時間 tWHDX RDX 遅延時間 tCHRL RDX 遅延時間 tCHRH RDX ↓ → 有効データ入力時間 tRLDV データセットアップ → RDX ↑時間 tDSRH RDX ↑ → データホールド時間 tRHDX RDX 最小パルス幅 tRLRH ASX セットアップ tASLCH ASX ホールド tASHCH 端子名 条件 CLK AWRxL: W02 = 0 規格値 単位 備考 最小 最大 3 ⎯ ns 3 ⎯ ns 3 ⎯ ns 12 ⎯ ns *2 tCYC − 6 tCYC + 6 ns *2 ⎯ 6 ns ⎯ 6 ns tCYC − 3 ⎯ ns tCYC ⎯ ns 3 ⎯ ns ⎯ 6 ns ⎯ 6 ns ⎯ tCYC − 30 ns 30 ⎯ ns 0 ⎯ ns RDX tCYC − 3 ⎯ ns CLK ASX 3 ⎯ ns 3 ⎯ ns CS0X ∼ CS3X CLK AD15 ∼ AD00 ( アドレス ) ASX AD15 ∼ AD00 ( アドレス ) WR0X, WR1X WR0X, WR1X ⎯ WR0X, WR1X AD15 ∼ AD00 CLK RDX RDX AD15 ∼ AD00 *1 *3 * 1:AWRxL:Area Wait Register * 2:CSxX → RDX/WRxX セットアップ延長= 1 のとき * 3:自動ウェイト挿入や RDY 入力でバスを延ばしている場合には , (tCYC ×延ばしたサイクル数 ) の時間を本規格値に 追加してください。 (注意事項)外部負荷容量 C = 50 pF 時 46 DS07–16706–4 MB91313A シリーズ ・CSxX → RDX/WRxX セットアップ延長= 1 のとき tCYC BA1 CLK VOH ASX BA2 BA1W VOH VOH tASLCH tASHCH BA3 VOH VOH VOH VOH VOL tASASH tASHAX tCSLCH CS0X ~ CS3X VOL tASCH AD15 ~ AD00 VOH VOL tCHAX アドレス VOH VIH VOL VIL VIH リードデータ VIL tDSRH tRHDX tRLDV VOH RDX VOL tRLRH tCHRH tCHRL AD15 ~ AD00 VOH VOL アドレス VOH VOH VOL VOL tDSWH WR0X, WR1X VOH ライトデータ VOL tWHDX VOH VOL tWLWH tCHWL DS07–16706–4 tCHWH 47 MB91313A シリーズ ・CSxX → RDX/WRxX セットアップ延長= 0 のとき tCYC BA1 CLK VOH ASX BA2 VOH BA3 VOH VOH VOH VOH VOH tASLCH tASHCH tCSLCH CS0X ~ CS3X VOL tASCH AD15 ~ AD00 VOH VOL tCHAX アドレス VOH VIH VOL VIL VIH リードデータ tDSRH VIL tRHDX tRLDV RDX VOH VOL tRLRH tCHRH tCHRL AD15 ~ AD00 VOH VOL アドレス VOH VOH ライトデータ VOL VOL tDSWH WR0X, WR1X tWHDX VOH VOL tWLWH tCHWL 48 tCHWH DS07–16706–4 MB91313A シリーズ (6) レディ入力タイミング (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 記号 端子名 条件 RDY セットアップ時間 → CLK ↓ tRDYS CLK, RDY CLK ↓→ RDY ホールド時間 tRDYH CLK, RDY 規格値 単位 最小 最大 ⎯ 25 ⎯ ns ⎯ 0 ⎯ ns tCYC CLK VOH VOH VOL VOL tRDYS tRDYH RDY ウェイトをかけるとき RDY ウェイトをかけないとき DS07–16706–4 tRDYS tRDYH VIH VIL VIH VIL VIH VIH VIL VIL 49 MB91313A シリーズ (7) UART タイミング (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 記号 端子名 シリアルクロックサイクルタイム tSCYC SCK ↓→ SOT 遅延時間 条件 規格値 単位 最小 最大 SCK0 ∼ SCK10 4 tCYCP ⎯ ns tSLOV SCK0 ∼ SCK10 SOT0 ∼ SOT10 − 20 + 20 ns 有効 SIN → SCK ↑ tIVSH SCK0 ∼ SCK10 SIN0 ∼ SIN10 30 ⎯ ns SCK ↑→ 有効 SIN ホールド時間 tSHIX SCK0 ∼ SCK10 SIN0 ∼ SIN10 20 ⎯ ns シリアルクロック “H” パルス幅 tSHSL SCK0 ∼ SCK10 2 tCYCP ⎯ ns シリアルクロック “L” パルス幅 tSLSH SCK0 ∼ SCK10 2 tCYCP ⎯ ns SCK ↓→ SOT 遅延時間 tSLOV SCK0 ∼ SCK10 SOT0 ∼ SOT10 ⎯ 30 ns 有効 SIN → SCK ↑ tIVSH SCK0 ∼ SCK10 SIN0 ∼ SIN10 20 ⎯ ns SCK ↑→ 有効 SIN ホールド時間 tSHIX SCK0 ∼ SCK10 SIN0 ∼ SIN10 20 ⎯ ns 内部シフト クロック動作 外部シフト クロック動作 (注意事項)・上記規格は , CLK 同期モード時の場合です。 ・tCYCP は , 周辺系クロックのサイクル時間です。 ・外部負荷容量 C = 50 pF 時 50 DS07–16706–4 MB91313A シリーズ ・内部シフトクロックモード tSCYC SCK0 ~ SCK10 VOH VOL VOL tSLOV VOH VOL SOT0 ~ SOT10 tIVSH tSHIX VIH VIL SIN0 ~ SIN10 VIH VIL ・外部シフトクロックモード tSLSH SCK0 ~ SCK10 tSHSL VOL VOL VOH VOH tSLOV SOT0 ~ SOT10 VOH VOL tIVSH SIN0 ~ SIN10 DS07–16706–4 VIH VIL tSHIX VIH VIL 51 MB91313A シリーズ (8) リロードタイマクロック , PPG タイマ入力 , 多機能タイマ入力タイミング (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 記号 tTIWH tTIWL 入力パルス幅 端子名 規格値 条件 TMI0 ∼ TMI3 TIN0 ∼ TIN5 TRG0 ∼ TRG3 単位 備考 ⎯ ns *1 3 tCYCP ⎯ ns *1 1.0 ⎯ μs *2 最小 最大 2 tCYCP ⎯ INT0 ∼ INT23 * 1:tCYCP は , 周辺系クロックのサイクル時間です ( ストップ時は除く )。 * 2:ストップ時 VIH TMI0 ~ TMI3 TIN0 ~ TIN5 TRG0 ~TRG3 INT0 ~ INT23 VIH VIL tTIWH VIL tTIWL (9) トリガ系入力タイミング (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 A/D 起動トリガ入力時間 記号 端子名 条件 tATRG ATRG ⎯ 規格値 最小 最大 5 tCYCP ⎯ 単位 ns (注意事項)tCYCP は , 周辺系クロックのサイクル時間です。 tATRG ATRG VIL 52 VIL DS07–16706–4 MB91313A シリーズ (10) リモコン信号入力タイミング (VDDE = 3.3 V + 0.3 V, VDDI = 1.8 V + 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 リモコン入力パルス幅 記号 端子名 条件 tRCIN RCIN0 RCIN1 32.768 kHz 時 規格値 最小 最大 62 ⎯ 単位 備考 μs カウントクロック 2 クロック以上 tRCIN RCIN0 RCIN1 DS07–16706–4 VIH VIL VIH VIL 53 MB91313A シリーズ (11) I2C タイミング ・マスタモード動作時 (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 記号 端子名 fSCL 条件 標準モード 高速モード *1 単位 最小 最大 最小 最大 SCKn (SCLn) 0 100 0 400 kHz tHDSTA SOTn (SDAn) SCKn (SCLn) 4.0 ⎯ 0.6 ⎯ μs SCL クロック “L” 幅 tLOW SCKn (SCLn) 4.7 ⎯ 1.3 ⎯ μs SCL クロック “H” 幅 tHIGH SCKn (SCLn) 4.0 ⎯ 0.6 ⎯ μs tSUSTA SCKn (SCLn) 4.7 ⎯ 0.6 ⎯ μs tHDDAT SOTn (SDAn) SCKn (SCLn) 0 3.45*2 0 0.9*3 μs tSUDAT SOTn (SDAn) SCKn (SCLn) 250 ⎯ 100 ⎯ ns tSUSTO SOTn (SDAn) SCKn (SCLn) 4.0 ⎯ 0.6 ⎯ μs tBUF ⎯ 4.7 ⎯ 1.3 ⎯ μs tSP ⎯ 2 tCYCP*4 ⎯ 2 tCYCP*4 ⎯ ns SCL クロック周波数 「反復 START 条件」ホールド時間 SDA ↓→ SCL ↓ 「反復 START 条件」セットアップ時間 SCL ↑→ SDA ↓ データホールド時間 SCL ↓→ SDA ↓↑ データセットアップ時間 SDA ↓↑→ SCL ↑ 「STOP 条件」セットアップ時間 SCL ↑→ SDA ↑ 「STOP 条件」と「START 条件」との 間のバスフリー時間 ノイズフィルタ CL = 50 pF, R = (Vp/IOL)*1 ⎯ * 1: R, C は , SCL, SDA ラインのプルアップ抵抗 , 負荷容量です。Vp はプルアップ抵抗の電源電圧 , IOL は VOL 保証電流 を示します。 * 2: 最大 tHDDAT は少なくともデバイスの SCL 信号の “L” 区間 (tLOW) を延長していないということを満たしていなければ なりません。 * 3: 高速モード I2C バスデバイスを標準モード I2C バスシステムに使用する事はできますが , 要求される条件 tSUDAT ≧ 250 ns を満足しなければなりません。 * 4: tCYCP は , 周辺系クロックのサイクル時間です。I2C 使用時は , 周辺バスクロックは 8 MHz 以上にしてください。 VOH VOL SDA tLOW tSUSTA tSUDAT tBUF VOH VOL SCL tHDSTA 54 tHDDAT tHIGH tHDSTA tSP tSUSTO DS07–16706–4 MB91313A シリーズ ・スレーブモード動作時 (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 項目 記号 標準モード 条件 高速モード *1 単位 備考 最小 最大 最小 最大 fSCL 0 100 0 400 kHz SCL クロックの “L” 期間 tLOW 4.7 ⎯ 1.3 ⎯ μs SCL クロックの “H” 期間 tHIGH 4.0 ⎯ 0.6 ⎯ μs tBUS 4.7 ⎯ 1.3 ⎯ μs SCL ↓→ SDA 出力遅延時間 tDLDAT ⎯ 5 × M*3 ⎯ 5 × M*3 ns 『反復 START 条件』のセット アップ時間 SCL ↑→ SDA ↓ tSUSTA 4.7 ⎯ 0.6 ⎯ μs 『反復 START 条件』のホールド 時間 SDA ↓→ SCL ↓ tHDSTA 4.0 ⎯ 0.6 ⎯ μs この後,最初の クロックパルス が生成される 『STOP 条件』のセットアップ 時間 SCL ↑→ SDA ↑ tSUSTO 4.0 ⎯ 0.6 ⎯ μs SDA データ入力ホールド時間 ( 対 SCL ↓ ) tHDDAT 2 × M*3 ⎯ 2 × M*3 ⎯ μs SDA データ入力セットアップ 時間 ( 対 SCL ↑ ) tSUDAT 250 ⎯ 100*4 ⎯ ns SCL クロック周波数 『STOP 条件』と『START 条件』 の間のバスフリータイム R = 1 kΩ, C = 50 pF*2 * 1:100 kHz を超えて使用する場合には , リソースクロックを 6 MHz 以上に設定してください。 * 2:R, C は , SCL, SDA 出力ラインのプルアップ抵抗 , 負荷容量です。 * 3:M = リソースクロックサイクル (ns) * 4:高速モード I2C バスデバイスを標準モード I2C バスシステムに使用できますが , 要求される条件 tSUDAT ≧ 250 ns を 満足しなければなりません。 あるデバイスが SCL 信号の “L” 期間を延長しない場合には , SCL ラインが開放される 1250 ns (SDA,SCL 立上り Max 時間+ tSUDAT) 以前に,次のデータを SDA ラインに出力しなければなりません。 ・I2C タイミング 0.8 VDDE SDA 0.2 VDDE tBUS tLOW tHIGH tHDSTA 0.8 VDDE SCL 0.2 VDDE tHDSTA tHDDAT tSUDAT tSUSTA tSUSTO fSCL DS07–16706–4 55 MB91313A シリーズ 5. A/D 変換部電気的特性 (1) 電気的特性 (VDDE = 3.3 V ± 0.3 V, VDDI = 1.8 V ± 0.15 V, VSS = 0 V, Ta =− 40 °C ∼+ 85 °C) 規格値 項目 単位 最小 標準 最大 分解能 ⎯ ⎯ 10 bit 総合誤差 * 1 ⎯ ⎯ ± 5.5 LSB 非直線性誤差 * 1 ⎯ ⎯ ± 3.5 LSB 微分直線性誤差 * 1 ⎯ ⎯ ± 2.0 LSB ゼロトランジション電圧 * 1 AVSS − 4.0 LSB ⎯ AVSS + 6.0 LSB V フルトランジション電圧 * 1 AVRH − 5.5 LSB ⎯ AVRH + 3.0 LSB V 7.94 * 2 ⎯ ⎯ μs 電源電流 ( アナログ + デジタル ) ⎯ ⎯ 3 mA 基準電源電流 (AVRH と AVSS の間 ) ⎯ ⎯ 100 μA アナログ入力容量 ⎯ ⎯ 21 pF チャネル間ばらつき ⎯ ⎯ 4 LSB 変換時間 備考 AVcc = 3.3 V, AVRH = 3.3 V 時 (CPU スリープ時 ) AVRH = 3.0 V, AVSS = 0.0 V 時 * 1:CPU スリープ状態で測定 * 2:周辺リソースに供給されるクロック周期に依存します。 コンパレータ RIN AN9 ∼ AN0 アナログ入力端子 CIN RIN = 5 kΩ CIN = 21 pF ・周辺クロックと外部インピーダンスとの関係 ( 周辺クロック周波数と外部インピーダンスの場合 ) ( 周辺クロックサイクルと外部インピーダンスの場合 ) MB91F313A 外部インピーダンス (kΩ) 外部インピーダンス (kΩ) MB91F313A 120 110 100 90 80 70 60 50 40 30 20 20 15 20 25 30 35 周辺クロック周波数 (MHz) 56 40 120 110 100 90 80 70 60 50 40 30 20 10 30 50 70 90 110 周辺クロックサイクル (ns) DS07–16706–4 MB91313A シリーズ (2) 用語の定義 ・ 分解能 ・ 直線性誤差 :A/D コンバータにより識別可能なアナログ変化 :ゼロトランジション点 (“00 0000 0000B” ←→ “00 0000 0001B”) とフルスケールトランジション点 (“11 1111 1110B” ←→ “11 1111 1111B”) とを結んだ直線と実際の変換特性との偏差 ・ 微分直線性誤差 :出力コードを 1 LSB 変化させるのに必要な入力電圧の理想値からの偏差 ・ 総合誤差 :実際の値と理想値との差を言い,ゼロトランジション誤差 / フルスケールトランジション誤差 / 直線 性誤差を含む誤差 直線性誤差 3FFH 微分直線性誤差 実際の変換特性 実際の変換特性 (N + 1)H 3FEH {1 LSB' (N − 1) + VOT} VFST デジタル出力 デジタル出力 3FDH ( 実測値 ) VNT 004H ( 実測値 ) 003H 理想特性 NH V(N + 1)T (N − 1)H ( 実測値 ) 実際の変換特性 VNT 002H ( 実測値 ) 理想特性 001H (N − 2)H VOT ( 実測値 ) AVSS AVRH 実際の変換特性 AVSS アナログ入力 デジタル出力 N の直線性誤差 = デジタル出力 N の微分直線性誤差 = 1 LSB = AVRH アナログ入力 VNT − {1 LSB' × (N − 1) + VOT} 1 LSB' V (N + 1) T − VNT 1 LSB' [LSB] − 1[LSB] VFST − VOT [V] 1022 N :A/D コンバータデジタル出力値 VOT :デジタル出力が (000) H から (001) H に遷移する電圧 VFST:デジタル出力が (3FE) H から (3FF) H に遷移する電圧 VNT :デジタル出力が (N + 1) H から NH に遷移する電圧 (続く) DS07–16706–4 57 MB91313A シリーズ (続き) 総合誤差 3FFH 1.5 LSB' 3FEH 実際の変換特性 デジタル出力 3FDH {1 LSB' (N − 1) + 0.5 LSB'} 004H VNT ( 実測値 ) 003H 実際の変換特性 002H 理想特性 001H 0.5 LSB' AVSS AVRH アナログ入力 1 LSB' ( 理想値 ) = AVRH − AVSS 1024 デジタル出力 N の総合誤差 = [V] VNT − {1 LSB' × (N − 1) + 0.5 LSB'} 1 LSB' N :A/D コンバータデジタル出力値 VNT :デジタル出力が (N + 1) H から NH に遷移する電圧 VOT ' ( 理想値 ) = AVSS + 0.5 LSB' [V] VFST' ( 理想値 ) = AVRH − 1.5 LSB' [V] 58 DS07–16706–4 MB91313A シリーズ 6. フラッシュメモリ書込み / 消去特性 (VDDE = 3.3 V, VDDI = 1.8 V, Ta =+ 25 °C) 項目 規格値 単位 備考 最小 標準 最大 セクタ消去時間 ⎯ 0.9 3.6 s 内部での消去前書込み時間は除く ワード書込み時間 ⎯ 23 370 μs システムレベルのオーバヘッド時間 は除く チップ書込み時間 ⎯ 6.2 102 s システムレベルのオーバヘッド時間 は除く 10000 ⎯ ⎯ cycle 10 * ⎯ ⎯ year 消去 / 書込みサイクル データ保持期間 平均 Ta =+ 85 °C *:テクノロジ信頼性評価結果からの推奨値です ( アレニウスの式を使用し , 高温加速試験結果を平均温度+ 85 °C へ換 算しています)。 DS07–16706–4 59 MB91313A シリーズ ■ オーダ型格 型格 MB91F313APMC-GE1 60 パッケージ プラスチック・LQFP, 120 ピン (FPT-120P-M21) DS07–16706–4 MB91313A シリーズ ■ パッケージ・外形寸法図 プラスチック・LQFP, 120ピン (FPT-120P-M21) リードピッチ 0.50 mm パッケージ幅× パッケージ長さ 16.0 × 16.0 mm リード形状 ガルウィング 封止方法 プラスチックモールド 取付け高さ 1.70 mm MAX 質量 0.88 g コード(参考) P-LFQFP120-16×16-0.50 プラスチック・LQFP, 120ピン (FPT-120P-M21) 注1)*印寸法はレジン残りを含む。 レジン残りは、片側+0.25(.010)MAX。 注2)端子幅および端子厚さはメッキ厚を含む。 注3)端子幅はタイバ切断残りを含まず。 18.00±0.20(.709±.008)SQ +0.40 * 16.00 –0.10 .630 +.016 –.004 SQ 90 61 60 91 0.08(.003) Details of "A" part +0.20 1.50 –0.10 +.008 (Mounting height) .059 –.004 INDEX 0~8° 120 LEAD No. 1 30 0.50(.020) C "A" 31 0.22±0.05 (.009±.002) 0.08(.003) M 2002-2010 FUJITSU SEMICONDUCTOR LIMITED F120033S-c-4-7 0.145 .006 +0.05 –0.03 +.002 –.001 0.60±0.15 (.024±.006) 0.10±0.05 (.004±.002) (Stand off) 0.25(.010) 単位:mm(inches) 注意:括弧内の値は参考値です。 最新の外形寸法図については , 下記 URL にてご確認ください。 http://edevice.fujitsu.com/package/jp-search/ DS07–16706–4 61 MB91313A シリーズ ■ 本版での主な変更内容 ページ 場所 ⎯ ⎯ 変更内容 MB91313/A → MB91313A に訂正 MB91313 (A なし品 ) のみに関する記述を削除 4 ■ 端子配列図 注釈を削除 6 ■ 端子機能説明 端子番号 32, 33 の入出力回路形式を変更 D/B → B ■ デバイス使用上の注意 下記の説明文を追加 電源 (VDDI/ アナログ /VDDE) を同時に投入 / 切断することは , 問題 ありません。 ■ 制限事項 下記の説明文を削除 9) 外部割込み INT17, INT19 について (MB91F313 のみ ) 15 18 変更箇所は , 本文中のページ左側の|によって示しています。 62 DS07–16706–4 MB91313A シリーズ MEMO DS07–16706–4 63 MB91313A シリーズ 富士通セミコンダクター株式会社 〒 222-0033 神奈川県横浜市港北区新横浜 2-10-23 野村不動産新横浜ビル http://jp.fujitsu.com/fsl/ 電子デバイス製品に関するお問い合わせ先 0120-198-610 受付時間 : 平日 9 時∼ 17 時 ( 土・日・祝日 , 年末年始を除きます ) 携帯電話・PHS からもお問い合わせができます。 ※電話番号はお間違えのないよう , お確かめのうえおかけください。 本資料の記載内容は , 予告なしに変更することがありますので , ご用命の際は営業部門にご確認ください。 本資料に記載された動作概要や応用回路例は , 半導体デバイスの標準的な動作や使い方を示したもので , 実際に使用する機器での動作を保証するも のではありません。従いまして , これらを使用するにあたってはお客様の責任において機器の設計を行ってください。これらの使用に起因する損害な どについては , 当社はその責任を負いません。 本資料に記載された動作概要・回路図を含む技術情報は , 当社もしくは第三者の特許権 , 著作権等の知的財産権やその他の権利の使用権または実施 権の許諾を意味するものではありません。また , これらの使用について , 第三者の知的財産権やその他の権利の実施ができることの保証を行うもので はありません。したがって , これらの使用に起因する第三者の知的財産権やその他の権利の侵害について , 当社はその責任を負いません。 本資料に記載された製品は , 通常の産業用 , 一般事務用 , パーソナル用 , 家庭用などの一般的用途に使用されることを意図して設計・製造されてい ます。極めて高度な安全性が要求され , 仮に当該安全性が確保されない場合 , 社会的に重大な影響を与えかつ直接生命・身体に対する重大な危険性を 伴う用途(原子力施設における核反応制御 , 航空機自動飛行制御 , 航空交通管制 , 大量輸送システムにおける運行制御 , 生命維持のための医療機器 , 兵 器システムにおけるミサイル発射制御をいう), ならびに極めて高い信頼性が要求される用途(海底中継器 , 宇宙衛星をいう)に使用されるよう設計・ 製造されたものではありません。したがって , これらの用途にご使用をお考えのお客様は , 必ず事前に営業部門までご相談ください。ご相談なく使用 されたことにより発生した損害などについては , 責任を負いかねますのでご了承ください。 半導体デバイスはある確率で故障が発生します。当社半導体デバイスが故障しても , 結果的に人身事故 , 火災事故 , 社会的な損害を生じさせないよ う , お客様は , 装置の冗長設計 , 延焼対策設計 , 過電流防止対策設計 , 誤動作防止設計などの安全設計をお願いします。 本資料に記載された製品を輸出または提供する場合は , 外国為替及び外国貿易法および米国輸出管理関連法規等の規制をご確認の上 , 必要な手続き をおとりください。 本書に記載されている社名および製品名などの固有名詞は , 各社の商標または登録商標です。 編集 プロモーション推進部