TN-47-03 DDR2 MODULE PINOUT DECODE TABLES TECHNICAL NOTE DDR2 MEMORY MODULE PINOUT DECODE TABLES Introduction then quickly determine which pins are related to the signal group with the pin number ordered table and then locate the pin location on the pinout figure to help determine the best possible signal routings and part placements. Further information regarding the specific pinout for a selected configuration may be obtained from the respective module datasheet at: http:// www.micron.com/products/modules. Memory module configurations continue to evolve with each new generation. The typical trend is toward higher pin count with increasingly advanced signal definitions. The following pin-out tables are derived from their respective DDR2 industry standards and, as such, every defined signal is shown for each configuration to provide a comprehensive list of the signal assignments for each module family. The intention of this technical note is to provide a group of pin assignment tables sorted both numerically by pin number and alphabetically by pin name, as well as pin location figures, all to be used as a tool for signal identification, tracing and troubleshooting industry standard DDR2 memory modules. An example of how this could be used would be a designer trying to route a particular signal group (i.e. DQ/DQS or VDD/VSS lines), and needing to identify and layout proper signal paths for the design. Selecting the signal group from the alphabetic table, the designer could pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN Disclaimer This document is not to be used for final reference designs. Under all circumstances, any discrepancies between this document and the current applicable industry standards will be considered Micron’s interpretation and the industry standard will be the correct reference. Any discrepancies of terminology within this document reflect discrepancies in the industry standard specifications. 1 ©2004 Micron Technology, Inc. All rights reserved. PRODUCTS AND SPECIFICATIONS DISCUSSED HEREIN ARE SUBJECT TO CHANGE BY MICRON WITHOUT NOTICE. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES Table 1: DDR2 SDRAM Unbuffered SODIMM Pin Descriptions PIN CK CK# CKE RAS# CAS# WE# S# A0–A9, A11–A15 A10/AP BA ODT SCL SDA SA DQ DM DQS DQS# TEST VDD VSS VREF VDDSPD NC pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN DESCRIPTION Clock inputs, positive line Clock inputs, negative line Clock Enables Row Address Strobe Column Address Strobe Write Enable Chip Selects Address inputs Address input/Autoprecharge SDRAM bank address On-die termination control Serial Presence-Detect (SPD), Clock Input SPD Data Input/Output SPD address Data Input/Output Data Masks Data Strobes Data Strobes Complement Logic Analyzer specific test pin (No connect on SODIMM) Core and I/O Power Ground Input/Output Reference SPD Power Reserved for future use 2 Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES Table 2: Pin Assignment (numeric) DDR2 200-pin SODIMM Front Table 3: Pin Assignment (numeric) DDR2 200-pin SODIMM Back PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL 1 3 5 7 9 11 13 15 17 19 21 23 25 27 29 31 33 35 37 39 41 43 45 47 49 2 4 6 8 10 12 14 16 18 20 22 24 26 28 30 32 34 36 38 40 42 44 46 48 50 VREF VSS DQ0 DQ1 VSS DQS0# DQS0 VSS DQ2 DQ3 VSS DQ8 DQ9 VSS DQS1# DQS1 Vss DQ10 DQ11 VSS VSS DQ16 DQ17 VSS DQS2# 51 53 55 57 59 61 63 65 67 69 71 73 75 77 79 81 83 85 87 89 91 93 95 97 99 DQS2 VSS DQ18 DQ19 VSS DQ24 DQ25 VSS DM3 NC VSS DQ26 DQ27 VSS CKE0 VDD NC BA2/NC VDD A12 A9 A8 VDD A5 A3 101 A1 151 DQ42 103 VDD 153 DQ43 105 A10/AP 155 VSS 107 BA0 157 DQ48 109 WE# 159 DQ49 111 VDD 161 VSS 113 CAS# 163 TEST/NC 115 S1#/NC 165 VSS 117 VDD 167 DQS6# 119 ODT1/NC 169 DQS6 121 VSS 171 VSS 123 DQ32 173 DQ50 125 DQ33 175 DQ51 127 VSS 177 VSS 129 DQS4# 179 DQ56 131 DQS4 181 DQ57 133 VSS 183 VSS 135 DQ34 185 DM7 137 DQ35 187 VSS 139 VSS 189 DQ58 141 DQ40 191 DQ59 143 DQ41 193 VSS 145 VSS 195 SDA 147 DM5 197 SCL 149 VSS 199 VDDSPD VSS DQ4 DQ5 VSS DM0 VSS DQ6 DQ7 VSS DQ12 DQ13 VSS DM1 VSS CK0 CK0# VSS DQ14 DQ15 VSS VSS DQ20 DQ21 VSS NC 52 DM2 102 A0 152 54 VSS 104 VDD 154 56 DQ22 106 BA1 156 58 DQ23 108 RAS# 158 60 VSS 110 S0# 160 62 DQ28 112 VDD 162 64 DQ29 114 ODT0 164 116 A13/NC 166 66 VSS 68 DQS3# 118 VDD 168 70 DQS3 120 NC 170 72 VSS 122 VSS 172 74 DQ30 124 DQ36 174 76 DQ31 126 DQ37 176 78 VSS 128 VSS 178 80 CKE1/NC 130 DM4 180 132 VSS 182 82 VDD 84 A15/NC 134 DQ38 184 86 A14/NC 136 DQ39 186 88 VDD 138 VSS 188 90 A11 140 DQ44 190 92 A7 142 DQ45 192 94 A6 144 VSS 194 96 VDD 146 DQS5# 196 98 A4 148 DQS5 198 100 A2 150 VSS 200 DQ46 DQ47 VSS DQ52 DQ53 VSS CK1 CK1# VSS DM6 VSS DQ54 DQ55 VSS DQ60 DQ61 VSS DQS7# DQS7 VSS DQ62 DQ63 VSS SA0 SA1 Figure 1: DDR2 200-pin SODIMM Pin Locations Front View U1 Back View U2 U3 U4 U5 U6 U8 U9 U7 PIN 1 (all odd pins) PIN 199 PIN 200 Indicates a VDD or VDDQ pin pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN 3 (all even pins) PIN 2 Indicates a VSS pin Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES Table 4: Pin Assignment (alphabetic) DDR2 200-pin SODIMM Table 5: Pin Assignment (alphabetic) DDR2 200-pin SODIMM SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10/AP A11 A12 A13/NC A14/NC A15/NC BA0 BA1 BA2/NC CAS# CK0 CK0# CK1 CK1# CKE0 DQS1# DQS1 DQS2# DQS2 DQS3# DQS3 DQS4# DQS4 DQS5# DQS5 DQS6# DQS6 DQS7# DQS7 NC NC NC NC ODT0 ODT1/NC RAS# S0# S1#/NC SA0 SA1 102 CKE1/NC 80 101 DM0 10 100 DM1 26 99 DM2 52 98 DM3 67 97 DM4 130 94 DM5 147 92 DM6 170 93 DM7 185 91 DQ0 5 105 DQ1 7 90 DQ2 17 89 DQ3 19 116 DQ4 4 86 DQ5 6 84 DQ6 14 107 DQ7 16 106 DQ8 23 85 DQ9 25 113 DQ10 35 30 DQ11 37 32 DQ12 20 164 DQ13 22 166 DQ14 36 79 DQ15 38 DQ16 DQ17 DQ18 DQ19 DQ20 DQ21 DQ22 DQ23 DQ24 DQ25 DQ26 DQ27 DQ28 DQ29 DQ30 DQ31 DQ32 DQ33 DQ34 DQ35 DQ36 DQ37 DQ38 DQ39 DQ40 43 45 55 57 44 46 56 58 61 63 73 75 62 64 74 76 123 125 135 137 124 126 134 136 141 DQ41 DQ42 DQ43 DQ44 DQ45 DQ46 DQ47 DQ48 DQ49 DQ50 DQ51 DQ52 DQ53 DQ54 DQ55 DQ56 DQ57 DQ58 DQ59 DQ60 DQ61 DQ62 DQ63 DQS0# DQS0 143 151 153 140 142 152 154 157 159 173 175 158 160 174 176 179 181 189 191 180 182 192 194 11 13 29 SCL 197 31 SDA 195 49 TEST/NC 163 51 VDD 81 68 VDD 82 70 VDD 87 129 VDD 88 131 VDD 95 146 VDD 96 148 VDD 103 167 VDD 104 169 VDD 111 186 VDD 112 188 VDD 117 50 VDD 118 69 VDDSPD 199 83 VREF 1 120 VSS 2 114 VSS 3 119 VSS 8 108 VSS 9 110 VSS 12 115 VSS 15 198 VSS 18 200 VSS 21 VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS 24 27 28 33 34 39 40 41 42 47 48 53 54 59 60 65 66 71 72 77 78 121 122 127 128 VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS WE# 132 133 138 139 144 145 149 150 155 156 161 162 165 168 171 172 177 178 183 184 187 190 193 196 109 Figure 2: DDR2 200-pin SODIMM Pin Locations Front View U1 Back View U2 U3 U4 U5 U6 U8 U9 U7 PIN 1 (all odd pins) PIN 199 PIN 200 Indicates a VDD or VDDQ pin pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN 4 (all even pins) PIN 2 Indicates a VSS pin Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES Table 6: DDR2 SDRAM Registered DIMM (RDIMM) Pin Descriptions PIN CK CK# CKE RAS# CAS# WE# S# A0–A9, A11–A15 A10/AP BA SCL SDA SA PAR_IN ERR_OUT# RESET# ODT DQ CB DM DQS DQS# TEST VDD VDDQ VSS VREF VDDSPD NC RFU pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN DESCRIPTION Clock inputs, positive line Clock inputs, negative line Clock Enables Row Address Strobe Column Address Strobe Write Enable Chip Selects Address inputs Address input/Autoprecharge SDRAM bank address Serial Presence-Detect (SPD), Clock Input SPD Data Input/Output SPD address Parity bit for the Address and Control bus Parity error found on the Address and Control bus Register and PLL control pin On-die termination control Data Input/Output Data check bits Input/Output Data Masks Data Strobes Data Strobes Complement Logic Analyzer specific test pin (No connect on SODIMM) Core and I/O Power I/O Power Ground Input/Output Reference SPD Power No Connect Reserved for Future Use 5 Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES Table 7: Pin Assignment (numeric) DDR2 240-pin RDIMM Front PIN SYMBOL PIN SYMBOL PIN 1 VREF 31 DQ19 61 2 VSS 32 VSS 62 3 DQ0 33 DQ24 63 4 DQ1 34 DQ25 64 5 VSS 35 VSS 65 6 DQS0# 36 DQS3# 66 7 DQS0 37 DQS3 67 8 VSS 38 VSS 68 9 DQ2 39 DQ26 69 10 DQ3 40 DQ27 70 11 VSS 41 VSS 71 12 DQ8 42 CB0 72 13 DQ9 43 CB1 73 14 VSS 44 VSS 74 15 DQS1# 45 DQS8# 75 16 DQS1 46 DQS8 76 17 VSS 47 VSS 77 18 RESET# 48 CB2 78 19 NC 49 CB3 79 20 VSS 50 VSS 80 21 DQ10 51 VDDQ 81 22 DQ11 52 CKE0 82 23 VSS 53 VDD 83 24 DQ16 54 BA2/NC 84 25 DQ17 55 ERR_OUT# 85 26 VSS 56 VDDQ 86 27 DQS2# 57 A11 87 28 DQS2 58 A7 88 29 VSS 59 VDD 89 30 DQ18 60 A5 90 SYMBOL A4 VDDQ A2 VDD VSS VSS VDD PAR_IN/NC VDD A10/AP BA0 VDDQ WE# CAS# VDDQ S1#/NC ODT1/NC VDDQ VSS DQ32 DQ33 VSS DQS4# DQS4 VSS DQ34 DQ35 VSS DQ40 DQ41 PIN SYMBOL 91 VSS 92 DQS5# 93 DQS5 94 VSS 95 DQ42 96 DQ43 97 VSS 98 DQ48 99 DQ49 100 VSS 101 SA2 102 TEST/NC 103 VSS 104 DQS6# 105 DQS6 106 VSS 107 DQ50 108 DQ51 109 VSS 110 DQ56 111 DQ57 112 VSS 113 DQS7# 114 DQS7 115 VSS 116 DQ58 117 DQ59 118 VSS 119 SDA 120 SCL Table 8: Pin Assignment (numeric) DDR2 240-pin RDIMM Back PIN SYMBOL 121 VSS 122 DQ4 123 DQ5 124 VSS 125 DM0/DQS9 126 DQS9#/NC 127 VSS 128 DQ6 129 DQ7 130 VSS 131 DQ12 132 DQ13 133 VSS 134 DM1/DQS10 135 DQS10#/NC 136 VSS 137 RFU 138 RFU 139 VSS 140 DQ14 141 DQ15 142 VSS 143 DQ20 144 DQ21 145 VSS 146 DM2/DQS11 147 DQS11#/NC 148 VSS 149 DQ22 150 DQ23 PIN SYMBOL 151 VSS 152 DQ28 153 DQ29 154 VSS 155 DM3/DQS12 156 DQS12#/NC 157 VSS 158 DQ30 159 DQ31 160 VSS 161 CB4 162 CB5 163 VSS 164 DM8/DQS17 165 DQS17#/NC 166 VSS 167 CB6 168 CB7 169 VSS 170 VDDQ 171 CKE1/NC 172 VDD 173 A15/NC 174 A14/NC 175 VDDQ 176 A12 177 A9 178 VDD 179 A8 180 A6 PIN SYMBOL PIN SYMBOL 181 VDDQ 211 DM5/DQS14 182 A3 212 DQS14#/NC 183 A1 213 VSS 184 VDD 214 DQ46 185 CK0 215 DQ47 186 CK0# 216 VSS 187 VDD 217 DQ52 188 A0 218 DQ53 189 VDD 219 VSS 190 BA1 220 RFU 191 VDDQ 221 RFU 192 RAS# 222 VSS 193 S0# 223 DM6/DQS15 194 VDDQ 224 DQS15#/NC 195 ODT0 225 VSS 196 A13 226 DQ54 197 VDD 227 DQ55 198 VSS 228 VSS 199 DQ36 229 DQ60 200 DQ37 230 DQ61 201 VSS 231 VSS 202 DM4/DQS13 232 DM7/DQS16 203 DQS13#/NC 233 DQS16#/NC 204 VSS 234 VSS 205 DQ38 235 DQ62 206 DQ39 236 DQ63 207 VSS 237 VSS 208 DQ44 238 VDDSPD 209 DQ45 239 SA0 210 VSS 240 SA1 Figure 3: DDR2 240-pin RDIMM Pin Locations Front View U20 U19 U1 U2 U3 U4 U6 U5 U7 U8 U9 U21 PIN 1 PIN 64 PIN 120 PIN 65 Back View U22 U10 PIN 240 U11 U12 U13 U14 PIN 185 6 U16 U17 U18 PIN 121 PIN 184 Indicates a VDD or VDDQ pin pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN U15 Indicates a VSS pin Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES Table 9: Pin Assignment (alphabetic) DDR2 240-pin RDIMM Table 10: Pin Assignment (alphabetic) DDR2 240-pin RDIMM SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10/AP A11 A12 A13/NC A14/NC A15/NC BA0 BA1 BA2/NC CAS# CB0 CB1 CB2 CB3 CB4 CB5 CB6 CB7 CK0 CK0# DM3/DQS12 DQS12#/NC DM4/DQS13 DQS13#/NC DM5/DQS14 DQS14#/NC DM6/DQS15 DQS15#/NC DM7/DQS16 DQS16#/NC DM8/DQS17 DQS17#/NC 188 CKE0 52 183 CKE1/NC 171 63 DQ0 3 182 DQ1 4 61 DQ2 9 60 DQ3 10 180 DQ4 122 58 DQ5 123 179 DQ6 128 177 DQ7 129 70 DQ8 12 57 DQ9 13 176 DQ10 21 196 DQ11 22 174 DQ12 131 173 DQ13 132 71 DQ14 140 190 DQ15 141 54 DQ16 24 74 DQ17 25 42 DQ18 30 43 DQ19 31 48 DQ20 143 49 DQ21 144 161 DQ22 149 162 DQ23 150 167 DQ24 33 168 DQ25 34 185 DQ26 39 186 DQ27 40 DQ28 DQ29 DQ30 DQ31 DQ32 DQ33 DQ34 DQ35 DQ36 DQ37 DQ38 DQ39 DQ40 DQ41 DQ42 DQ43 DQ44 DQ45 DQ46 DQ47 DQ48 DQ49 DQ50 DQ51 DQ52 DQ53 DQ54 DQ55 DQ56 DQ57 152 DQ58 116 153 DQ59 117 158 DQ60 229 159 DQ61 230 80 DQ62 235 81 DQ63 236 86 DQS0 7 87 DQS0# 6 199 DQS1 16 200 DQS1# 15 205 DQS2 28 206 DQS2# 27 89 DQS3 37 90 DQS3# 36 95 DQS4 84 96 DQS4# 83 208 DQS5 93 209 DQS5# 92 214 DQS6 105 215 DQS6# 104 98 DQS7 114 99 DQS7# 113 107 DQS8 46 108 DQS8# 45 217 DM0/DQS9 125 218 DQS9#/NC 126 226 DM1/DQS10 134 227 DQS10#/NC 135 110 DM2/DQS11 146 111 DQS11#/NC 147 ERR_OUT# NC ODT0 ODT1/NC PAR_IN/NC RAS# RESET# RFU RFU RFU RFU S0# S1#/NC SA0 SA1 SA2 SCL SDA 155 TEST/NC 102 156 VDD 53 202 VDD 59 203 VDD 64 211 VDD 67 212 VDD 69 223 VDD 172 224 VDD 178 232 VDD 184 233 VDD 187 164 VDD 189 165 VDD 197 55 VDDQ 51 19 VDDQ 56 195 VDDQ 62 77 VDDQ 72 68 VDDQ 75 192 VDDQ 78 18 VDDQ 170 137 VDDQ 175 138 VDDQ 181 220 VDDQ 191 221 VDDQ 194 193 VDDSPD 238 76 VREF 1 239 VSS 2 240 VSS 5 101 VSS 8 120 VSS 11 119 VSS 14 VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS 17 20 23 26 29 32 35 38 41 44 47 50 65 66 79 82 85 88 91 94 97 100 103 106 109 112 115 118 121 124 VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS WE# 127 130 133 136 139 142 145 148 151 154 157 160 163 166 169 198 201 204 207 210 213 216 219 222 225 228 231 234 237 73 Figure 4: DDR2 240-pin RDIMM Pin Locations Front View U20 U19 U1 U2 U3 U4 U5 U6 U7 U8 U9 U21 PIN 1 PIN 64 PIN 120 PIN 65 Back View U22 U10 PIN 240 U11 U12 U13 U14 PIN 185 7 U16 U17 U18 PIN 121 PIN 184 Indicates a VDD or VDDQ pin pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN U15 Indicates a VSS pin Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES Table 11: DDR2 SDRAM Unbuffered DIMM (UDIMM) Pin Descriptions PIN CK CK# CKE RAS# CAS# WE# S# A0–A9, A0–A15 A10/AP BA SCL SDA SA RESET# ODT DQ CB DM DQS DQS# TEST VDD VDDQ VSS VREF VDDSPD NC RFU pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN DESCRIPTION Clock inputs, positive line Clock inputs, negative line Clock Enables Row Address Strobe Column Address Strobe Write Enable Chip Selects Address inputs Address input/Autoprecharge SDRAM bank address Serial Presence-Detect (SPD), Clock Input SPD Data Input/Output SPD address REgister and PLL control pin On-die termination control Data Input/Output Data check bits Input/Output Data Masks Data Strobes Data Strobes Complement Logic Analyzer specific test pin (No connect on SODIMM) Core and I/O Power I/O Power Ground Input/Output Reference SPD Power No Connect Reserved for Future Use 8 Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES Table 12: Pin Assignment (numeric) DDR2 240-pin UDIMM Front Table 13: Pin Assignment (numeric) DDR2 240-pin UDIMM Back PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 121 VSS 122 DQ4 123 DQ5 124 VSS 125 DM0/DQS9 126 DQS9#/NC 127 VSS 128 DQ6 129 DQ7 130 VSS 131 DQ12 132 DQ13 133 VSS 134 DM1/DQS10 135 DQS10#/NC 136 VSS 137 CK1 138 CK1# 139 VSS 140 DQ14 141 DQ15 142 VSS 143 DQ20 144 DQ21 145 VSS 146 DM2/DQS11 147 DQS11#/NC 148 VSS 149 DQ22 150 DQ23 VREF VSS DQ0 DQ1 VSS DQS0# DQS0 VSS DQ2 DQ3 VSS DQ8 DQ9 VSS DQS1# DQS1 VSS NC NC VSS DQ10 DQ11 VSS DQ16 DQ17 VSS DQS2# DQS2 VSS DQ18 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 DQ19 VSS DQ24 DQ25 VSS DQS3# DQS3 VSS DQ26 DQ27 VSS CB0 CB1 VSS DQS8# DQS8 VSS CB2 CB3 VSS VDDQ CKE0 VDD BA2/NC NC VDDQ A11 A7 VDD A5 61 A4 91 62 VDDQ 92 63 A2 93 64 VDD 94 65 VSS 95 66 VSS 96 67 VDD 97 68 NC 98 69 VDD 99 70 A10/AP 100 71 BA0 101 72 VDDQ 102 73 WE# 103 74 CAS# 104 75 VDDQ 105 76 S1#/NC 106 77 ODT1/NC 107 78 VDDQ 108 79 VSS 109 80 DQ32 110 81 DQ33 111 82 VSS 112 83 DQS4# 113 84 DQS4 114 85 VSS 115 86 DQ34 116 87 DQ35 117 88 VSS 118 89 DQ40 119 90 DQ41 120 VSS DQS5# DQS5 VSS DQ42 DQ43 VSS DQ48 DQ49 VSS SA2 TEST VSS DQS6# DQS6 VSS DQ50 DQ51 VSS DQ56 DQ57 VSS DQS7# DQS7 VSS DQ58 DQ59 VSS SDA SCL 151 VSS 152 DQ28 153 DQ29 154 VSS 155 DM3/DQS12 156 DQS12#/NC 157 VSS 158 DQ30 159 DQ31 160 VSS 161 CB4 162 CB5 163 VSS 164 DM8/DQS17 165 DQS17#/NC 166 VSS 167 CB6 168 CB7 169 VSS 170 VDDQ 171 CKE1/NC 172 VDD 173 A15 174 A14 175 VDDQ 176 A12 177 A9 178 VDD 179 A8 180 A6 181 VDDQ 211 DM5/DQS14 182 A3 212 DQS14#/NC 183 A1 213 VSS 184 VDD 214 DQ46 185 CK0 215 DQ47 186 CK0# 216 VSS 187 VDD 217 DQ52 188 A0 218 DQ53 189 VDD 219 VSS 190 BA1 220 CK2 191 VDDQ 221 CK2# 192 RAS# 222 VSS 193 S0# 223 DM6/DQS15 194 VDDQ 224 DQS15#/NC 195 ODT0 225 VSS 196 A13 226 DQ54 197 VDD 227 DQ55 198 VSS 228 VSS 199 DQ36 229 DQ60 200 DQ37 230 DQ61 201 VSS 231 VSS 202 DM4/DQS13 232 DM7/DQS16 203 DQS13#/NC 233 DQS16#/NC 204 VSS 234 VSS 205 DQ38 235 DQ62 206 DQ39 236 DQ63 207 VSS 237 VSS 208 DQ44 238 VDDSPD 209 DQ45 239 SA0 210 VSS 240 SA1 Figure 5: DDR2 240-pin UDIMM Pin Locations Front View U1 U2 U3 U6 U4 U7 U8 U9 U10 PIN 64 PIN 1 PIN 65 PIN 120 Back View No Components This Side of Module PIN 240 PIN 185 Indicates a VDD or VDDQ pin pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN PIN 121 PIN 184 9 Indicates a VSS pin Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES Table 14: Pin Assignment (alphabetic) DDR2 240-pin UDIMM Table 15: Pin Assignment (alphabetic) DDR2 240-pin UDIMM SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10/AP A11 A12 A13 A14 A15 BA0 BA1 BA2/NC CAS# CB0 CB1 CB2 CB3 CB4 CB5 CB6 CB7 CK0 CK0# 188 183 63 182 61 60 180 58 179 177 70 57 176 196 174 173 71 190 54 74 42 43 48 49 161 162 167 168 185 186 CK1 CK1# CK2 CK2# CKE0 CKE1 DQ0 DQ1 DQ2 DQ3 DQ4 DQ5 DQ6 DQ7 DQ8 DQ9 DQ10 DQ11 DQ12 DQ13 DQ14 DQ15 DQ16 DQ17 DQ18 DQ19 DQ20 DQ21 DQ22 DQ23 137 138 220 221 52 171 3 4 9 10 122 123 128 129 12 13 21 22 131 132 140 141 24 25 30 31 143 144 149 150 DQ24 DQ25 DQ26 DQ27 DQ28 DQ29 DQ30 DQ31 DQ32 DQ33 DQ34 DQ35 DQ36 DQ37 DQ38 DQ39 DQ40 DQ41 DQ42 DQ43 DQ44 DQ45 DQ46 DQ47 DQ48 DQ49 DQ50 DQ51 DQ52 DQ53 SYMBOL PIN SYMBOL PIN SYMBOL PIN SYMBOL PIN 33 DQ54 226 34 DQ55 227 39 DQ56 110 40 DQ57 111 152 DQ58 116 153 DQ59 117 158 DQ60 229 159 DQ61 230 80 DQ62 235 81 DQ63 236 86 DQS0 7 87 DQS0# 6 199 DQS1 16 200 DQS1# 15 205 DQS2 28 206 DQS2# 27 89 DQS3 37 90 DQS3# 36 95 DQS4 84 96 DQS4# 83 208 DQS5 93 209 DQS5# 92 214 DQS6 105 215 DQS6# 104 98 DQS7 114 99 DQS7# 113 107 DQS8 46 108 DQS8# 45 217 DM0/DQS9 125 218 DQS9#/NC 126 DM1/DQS10 DQS10#/NC DM2/DQS11 DQS11#/NC DM3/DQS12 DQS12#/NC DM4/DQS13 DQS13#/NC DM5/DQS14 DQS14#/NC DM6/DQS15 DQS15#/NC DM7/DQS16 DQS16#/NC DM8/DQS17 DQS17#/NC NC NC NC NC ODT0 ODT1 RAS# S0# S1# SA0 SA1 SA2 SCL SDA 134 TEST 135 VDD 146 VDD 147 VDD 155 VDD 156 VDD 202 VDD 203 VDD 211 VDD 212 VDD 223 VDD 224 VDD 232 VDDQ 233 VDDQ 164 VDDQ 165 VDDQ 19 VDDQ 68 VDDQ 55 VDDQ 18 VDDQ 195 VDDQ 77 VDDQ 192 VDDQ 193 VDDSPD 76 VREF 239 VSS 240 VSS 101 VSS 120 VSS 119 VSS 102 53 59 64 67 69 172 178 184 187 189 197 51 56 62 72 75 78 170 175 181 191 194 238 1 2 5 8 11 14 VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS 17 20 23 26 29 32 35 38 41 44 47 50 65 66 79 82 85 88 91 94 97 100 103 106 109 112 115 118 121 124 VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS WE# 127 130 133 136 139 142 145 148 151 154 157 160 163 166 169 198 201 204 207 210 213 216 219 222 225 228 231 234 237 73 Figure 6: DDR2 240-pin UDIMM Pin Locations Front View U1 U2 U3 U4 U6 U7 U8 U9 U10 PIN 64 PIN 1 PIN 65 PIN 120 Back View No Components This Side of Module PIN 240 PIN 185 pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN PIN 121 PIN 184 Indicates a VDD or VDDQ pin 10 Indicates a VSS pin Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved. TN-47-03 DDR2 MODULE PINOUT DECODE TABLES References JEDEC reference design specification documents for 240-pin registered and unbuffered DIMMs and 200-pin unbuffered SODIMMs. ® 8000 S. Federal Way, P.O. Box 6, Boise, ID 83707-0006, Tel: 208-368-3900 E-mail: [email protected], Internet: http://www.micron.com, Customer Comment Line: 800-932-4992 Micron, the M logo, and the Micron logo are trademarks and/or service marks of Micron Technology, Inc. All other trademarks are the property of their respective owners. pdf: 09005aef811a40d6, source: 09005aef810424b4 TN_47_03.fm - Rev. B 8/04 EN 11 Micron Technology, Inc., reserves the right to change products or specifications without notice. ©2004 Micron Technology, Inc. All rights reserved.