AKM AK7736AVQ

[AK7736A]
AK7736A
2Ch SRC 内蔵 Audio/HF DSP
概 要
2chSRCを内蔵したシグナルプロセッサです。オーディオ処理に必要な各種データ用メモリを内蔵して
いるため、サラウンド処理、タイムアライメント処理、パラメトリックイコライザ等の音響処理を1チ
ップで実行可能です。また、データ、フィルタ係数の双方を浮動小数点データで扱うことが可能ですの
で、高精度なIIR/FIRフィルタを簡単に実現できます。AK7736AはプログラマブルDSPですので、マイ
コンI/F経由でコードを書き換えることで、音響処理に加え、AKM製の高性能ハンズフリーも実現可能
です。
特 長
□ DSP
-データ幅:
-マシンサイクル:
-ステップ数:
24bit
最速8.1ns(2560fs,fs=48kHz時)
fs=48kHz:最大2560ステップ
fs=8kHz:最大15360ステップ
fs=16kHz:最大7680ステップ
-乗算器:
20×24→44bit(倍精度演算可)
-除算器:
20÷20→20bit(浮動小数点正規化機能付)
-ALU:
48bit 算術・論理演算(オーバーフローマージン4bit)
-シフト:
乗算・DBUS±15bitシフト・間接シフト機能付き
-プログラムRAM(PRAM): 6144word×36bit
-係数RAM(CRAM):
4096word×24bit
-データRAM(DRAM):
4096word×24bit(Bankサイズ可変)
-オフセットレジスタ (OFREG):32word×15bit
-遅延用RAM(DLRAM):
16384word×24bit(Bankサイズ可変)
-レジスタ:
48bit×4個 (ACC)[ALU用]
24bit×12個 (TMP)[DBUS接続]
24bit×6段スタック(PTMP)[DBUS接続]
□ ステレオ24bit SRC
-SRC: FSI=8kHz~96kHz対応 / FSO=8kHz~96kHz対応 (FSO/FSI = 0.167~6.0 対応)
□ モノラル24bit
簡易SRC
-FSCONV: FSI=44.1kHz~48kHz対応 / FSO=8kHz~16kHz対応
□ 入出力ディジタルインタフェース
- 8chシリアルデータ入力
- 8chシリアルデータ出力
-サンプリング周波数: 8~96kHz
□ マイコンインタフェース: SPI, I2CBUS(400kHz Fast-Mode)
□ PLL内蔵
□ 電源電圧:
-VDD 3.0~3.6V typ 3.3V (内部電源用レギュレータ内蔵)
-TVDD 1.7~3.6V (1~8pin)
□ 動作温度範囲: -40℃~85℃
□ パッケージ: 48pin LQFP
MS1484-J-00-PB
2012/12
-1-
[AK7736A]
表記について
0x##, #h表記は、16進数を表します。(#=0,1,2,~,9,A,B,C,D,E,F)
コントロールレジスタ名は、bitもしくはbitsで表記します。
Figure 1.ブロック図
Note 1. N/W CONV はエラー! 参照元が見つかりません。を参照ください。
MS1484-J-00-PB
2012/12
-2-
[AK7736A]
Pointer
CP0, CP1
DP0, DP1
Data RAM
Coefficient RAM
4096w x 24-Bit
4096w×24-Bit
OFREG
32w x 15-Bit
DLP0, DLP1
Delay RAM
16384w x 24-Bit(20.4f)
CBUS(24-Bit)
DBUS(24-Bit)
MPX24
Micon I/F
MPX20
X
Control
DEC
Y
Serial I/F
PRAM
6144w×36-Bit
Multiply
24 ×20 → 44-Bit
PC
Stack : 5level(max)
24-Bit
44-Bit
TMP
12×24-Bit
PTMP(LIFO) 6×24-Bit
MUL
DBUS
2×16/20/24-Bit
DIN4
2×16/20/24-Bit
DIN3
2×16/20/24-Bit
DIN2
2×16/20/24-Bit
DIN1
ALU
2×16/20/24-Bit
DOUT4
48-Bit
2×16/20/24-Bit
DOUT3
2×16/20/24-Bit
DOUT2
2×16/20/24-Bit
DOUT1
SHIFT
48-Bit
44-Bit
A
B
Overflow Margin: 4-Bit
48-Bit
DR0 ∼ 3
48-Bit
Accelerator
Over Flow Data
Generator
Division 20÷20→20
Peak Detector
Figure 2. AK7736A メイン DSP ブロック図
MS1484-J-00-PB
2012/12
-3-
[AK7736A]
■ オーダリングガイド
-40 ∼ +85°C
48pin LQFP (0.5mm pitch)
Evaluation Board for AK7736A
AK7736AVQ
AKD7736A
■ ピン配置
AVDRV
VSS
VDD
SCLK/SCL
SDA
SI/CAD0
CSN/CAD1
SDIN4
BITCLKI2/JX1
LRCLKI2/JX2
SO
STO
36
35
34
33
32
31
30
29
28
27
26
25
AK7736ALQFP
SDIN3
37
24
CLKO
VSS
38
23
BITCLKO
VDD
39
22
LRCLKO
BITCLKI3
40
LRCLKI3
18
VDD
EXPDN
44
17
VSS
VDD
45
16
RDY
TESTI2
46
15
SDOUT2A
VSS
47
14
SDOUT3
LFLT
48
13
SDOUT4
MS1484-J-00-PB
XTO
XTI
VSS
TVDD
LRCLK1
BITCLK1
TESTI3
SDIN2B
SDIN1
SDOUT1
SDOUT2B
TESTI1
注) ***プルダウン抵抗付き
12
43
11
JX0
10
I2CSEL
9
19
8
(TOP VIEW )
7
42
6
SDIN2C
5
PDN
4
20
3
41
2
SDIN2A
1
21
48pin LQFP
PIN
Input
Output
I/O
Power
***:ピン名
2012/12
-4-
[AK7736A]
ピン/機能
No pin名称
1 TESTI1
2
3
4
5
6
SDOUT2B
SDOUT1
SDIN1
SDIN2B
TESTI3
7
8
9
10
11
BITCLK1
LRCLK1
TVDD
VSS
XTI
12 XTO
13
14
15
16
17
18
19
SDOUT4
SDOUT3
SDOUT2A
RDY
VSS
VDD
I2CSEL
20 PDN
21
22
23
24
25
26
SDIN2A
LRCLKO
BITCLKO
CLKO
STO
SO
27 LRCLKI2
JX2
28 BITCLKI2
JX1
29 SDIN4
I/O 機能
分類
I
テストピン (プルダウン抵抗付)
テスト
VSSに接続して下さい。
O シリアルデータ2B出力ピン
シリアルデータ
O シリアルデータ1出力ピン
I
シリアルデータ1入力
シリアルデータ
I
シリアルデータ2B入力
I
テストピン (プルダウン抵抗付)
テスト
VSSに接続して下さい。
I/O シリアルビットクロック1ピン (プルダウン抵抗付)
システムクロック
I/O LRチャネル選択1ピン (プルダウン抵抗付)
電源
AK7736A 1pin-8pin I/O用電源ピン 1.7~3.6V
AK7736Aグランドピン 0V
I
システムクロック
発振回路入力ピン
水晶振動子を使用する場合は、水晶振動子をXTI pinとXTO pinに接
続します。水晶振動子を使用しない場合は、外部クロックをXTI pin
に入力します。
O 発振回路出力ピン
水晶振動子を使用する場合、水晶振動子をXTI pinとXTO pinに接続
します。外部クロックを使用する場合はオープンにしてください。
O シリアルデータ4出力ピン
シリアルデータ
O シリアルデータ3出力ピン
O シリアルデータ2A出力ピン
O RDY pin
ステータス
AK7736Aグランドピン 0V
電源
AK7736A電源ピン 3.0~3.6V (typ 3.3V)
I
I2C選択
I2CBUS選択ピン
I2CSEL pin= “L”: SPIインタフェース
I2CSEL pin= “H”: I2CBUSインタフェース
I2CSEL pinは“L(VSS)”, “H(VDD)”固定で使用してください。
I
パワーダウン
パワーダウンNピン (パワーダウン用)
AK7736Aをパワーダウンするのに使用します。
電源立ち上げ時は “L”にしてください。
I
シリアルデータ2A入力
シリアルデータ
O LRチャネル選択出力ピン
システムクロック
O 出力シリアルビットクロックピン
O クロック出力ピン
クロック出力
O ステータス出力ピン
ステータス
O SO pin
マイコンIF
CSN pin= “H”の時、Hi-Z出力です。
I
LRチャネル選択入力2ピン (FSCONV用)
システムクロック
I
外部条件Jump2 pin
外部条件
I
入力シリアルビットクロック2ピン (FSCONV用)
システムクロック
外部条件Jump1 pin
外部条件
I
シリアルデータ4入力ピン
シリアルデータ
MS1484-J-00-PB
2012/12
-5-
[AK7736A]
30 CSN
31
32
33
34
35
36
37
38
39
40
I
マイコンIF
マイコンインタフェース用リクエストNピン (I2CSEL pin= “L”)
パワーダウン中および、マイコンとのインタフェースを行わない場合
は、CSN pin= “H”にしてください。
I2C
CAD1
I
I2CBUSアドレス1ピン (I2CSEL pin= “H”)
マイコンIF
SI
I
マイコンインタフェース用シリアルデータ入力ピン(I2CSEL pin= “L”)
使用しない場合は、SI pin= “L”にしてください。
I2C
CAD0
I
I2CBUSアドレス0ピン (I2CSEL pin= “H”)
オープン
SDA
O I2CSEL pin= “L”
“Hi-Z”出力です。I2CSEL pin= “L”のときはオープンにしてください。
I2C
I/O I2CSEL pin= “H”
SDA I2CBUSインタフェース
マイコンIF
SCLK
I
I2CSEL pin= “L”
マイコンインタフェース用シリアルデータクロックピン
クロックを入力しない時は、SCLK pin= “H”にしてください。
I2C
SCL
I
I2CSEL pin= “H”
SCL I2CBUSインタフェース
電源
VDD
AK7736A電源ピン 3.0~3.6V (typ 3.3V)
VSS
AK7736Aグランドピン 0V
アナログ出力
AVDRV
AVDRV pin
1μFのコンデンサを35pin(VSS)との間に接続します。
外部回路には使用しないで下さい。
シリアルデータ
SDIN3
I
シリアルデータ3入力
電源
VSS
AK7736Aグランドピン 0V
VDD
AK7736A電源 pin 3.0~3.6V (typ 3.3V)
システム
BITCLKI3 I
入力シリアルビットクロック3ピン(SRC用)
クロック
41 LRCLKI3 I
SDIN2C I
42
43 JX0
44 EXPDN
45 VDD
TESTI2
46
LRチャネル選択入力3ピン(SRC用)
シリアルデータ2C入力
I
O
I
外部条件JUMP0入力ピン
パワーダウン信号出力ピン
AK7736A電源ピン 3.0~3.6V (typ 3.3V)
テストピン(プルダウン抵抗付)
・VSSに接続して下さい。
47 VSS
AK7736Aグランドピン 0V
LFLT
O PLL用C接続ピン
48
C=12nFを47pin(VSS)に接続します。
Note 2. ディジタル入力ピンは、オープンにしないで下さい。
Note 3. I2CSEL pin は“L(VSS)”または “H(VDD)”固定で使用してください。
シリアル
データ
外部条件
パワーダウン
電源
テスト
電源
アナログ出力
■ 使用しないピンの処理について
使用しない入出力pinは下記の設定を行い、適切に処理して下さい。
Pin Name
Setting
出力ピン
オープン
双方向ピン
オープン
SDA
VSSに接続
LRCLK1
BITCLK1
VSSに接続
入力ピン
VSSに接続
MS1484-J-00-PB
2012/12
-6-
[AK7736A]
■ パワーダウン時(PDN pin = “L” ) の出力ピン状態
No
2
3
7
8
12
13
14
15
16
pin名称
SDOUT2B
SDOUT1
BITCLK1
LRCLK1
XTO
SDOUT4
SDOUT3
SDOUT2A
RDY
I/O
O
O
I/O
I/O
O
O
O
O
O
パワーダウン時の状態
“L”出力
“L”出力
入力
入力
“H”出力
“L”出力
“L”出力
“L”出力
“L”出力
No
22
23
24
25
26
32
44
48
pin名称
LRCLKO
BITCLKO
CLKO
STO
SO
SDA
EXPDN
LFLT
I/O
O
O
O
O
O
I/O
O
O
パワーダウン時の状態
“L”出力
“L”出力
“L”出力
“L”出力
“Hi-Z”出力
“Hi-Z”出力
“L”出力
“L”出力
■ I2CSEL pinとSDA pinの関係
SPI
インタフェース
I2CBUS対応
I2CSEL
L
L
H
H
PDN
L
H
L
H
SDA
Hi-Z
Hi-Z
“Hi-Z” → pull-up
function
絶対最大定格
(VSS=0V: すべての電圧はグランドに対する値です)
Parameter
Symbol
min
電源電圧
TVDD
-0.3
TVDD
VDD
-0.3
VDD
IIN
入力電流(除:電源ピン)
-
VINDT
-0.3
ディジタル入力電圧(1pin-8pin)
VIND
-0.3
ディジタル入力電圧(1pin-8pin以外)
Ta
-40
動作周囲温度
Tstg
-65
保存温度
max
Unit
4.3
4.3
±10
(TVDD+0.3)
(VDD+0.3)
85
150
V
V
mA
V
℃
℃
注意: この値を超えた条件で使用した場合、デバイスを破壊することがあります。また通常の動作は保証さ
れません。
推奨動作条件
(VSS=0V: 全ての電圧はグランドに対する値です)
Parameter
Symbol
min
typ
電源電圧
TVDD
1.7
1.8
TVDD
VDD
3.0
3.3
VDD
max
Unit
3.6
3.6
V
V
Note 4. TVDD は 1pin-8pin I/O 用電源ピンです。
Note 5. TVDD, VDD の立ち上げ順の規定はありません。PDN pin= “L”の状態で各電源を立ち上げ、全ての電
源が立ち上がった後、PDN pin= “H”にしてください。
Note 6. I2CBUS を使用する場合(I2CSEL pin= “H”)、周辺デバイスが電源 ON の状態で AK7736A の電源を OFF
にしないで下さい。また、SDA, SCL のプルアップ抵抗の接続先は VDD 以下にして下さい。(SDA, SCL
pin には VDD に対して、ダイオードが存在します)
MS1484-J-00-PB
2012/12
-7-
[AK7736A]
電気的特性
■ SRC特性
1) SRC
(Ta= -40°C~85°C; TVDD=1.8V, VDD=3.3V; VSS=0V; data = 24bit; measurement bandwidth = 20Hz~FSO/2; unless
otherwise specified.)
Parameter
Symbol
min
typ
max
Unit
Resolution
24
Bits
Input Sample Rate
FSI
8
96
kHz
Output Sample Rate
FSO
8
96
kHz
THD+N
(Input= 1kHz, 0dBFS)
FSO/FSI=44.1kHz/48kHz
-112
dB
FSO/FSI=44.1kHz/96kHz
-111
dB
FSO/FSI=48kHz/44.1kHz
-112
dB
FSO/FSI=48kHz/96kHz
-113
dB
FSO/FSI=48kHz/8kHz
-111
-103
dB
FSO/FSI=16kHz/48kHz
-113
dB
FSO/FSI=16kHz/44.1kHz
-100
dB
FSO/FSI=8kHz/48kHz
-113
dB
FSO/FSI=8kHz/44.1kHz
-95
dB
Dynamic Range (Input= 1kHz, -60dBFS)
FSO/FSI=44.1kHz/48kHz
113
dB
FSO/FSI=44.1kHz/96kHz
113
dB
FSO/FSI=48kHz/44.1kHz
113
dB
FSO/FSI=48kHz/96kHz
113
dB
FSO/FSI=48kHz/8kHz
108
113
dB
FSO/FSI=16kHz/48kHz
113
dB
FSO/FSI=16kHz/44.1kHz
113
dB
FSO/FSI=8kHz/48kHz
111
dB
FSO/FSI=8kHz/44.1kHz
114
dB
Dynamic Range (Input= 1kHz, -60dBFS, A-weighted)
FSO/FSI=44.1kHz/48kHz
115
dB
Ratio between Input and Output Sample Rate
FSO/FSI
0.167
6
2) FSCONV
(Ta= -40°C ~85°C; TVDD=1.8V, VDD=3.3V; VSS=0V; data = 24bit; measurement bandwidth = 20Hz~FSO/2; unless
otherwise specified.)
Parameter
Symbol
min
typ
max
Unit
Resolution
24
Bits
Input Sample Rate
FSI
44.1
48
kHz
Output Sample Rate
FSO
8
16
kHz
THD+N
(Input= 1kHz, 0dBFS)
FSO/FSI=16kHz/48kHz
-114
dB
FSO/FSI=16kHz/44.1kHz
-95
dB
FSO/FSI=8kHz/48kHz
-115
dB
FSO/FSI=8kHz/44.1kHz
-97
dB
Dynamic Range (Input= 1kHz, -60dBFS)
FSO/FSI=16kHz/48kHz
114
dB
FSO/FSI=16kHz/44.1kHz
114
dB
FSO/FSI=8kHz/48kHz
114
dB
FSO/FSI=8kHz/44.1kHz
114
dB
Dynamic Range (Input= 1kHz, -60dBFS, A-weighted)
FSO/FSI=8kHz/48kHz
117
dB
Ratio between Input and Output Sample Rate
FSO/FSI
0.167
0.363
Note 7. FSCONV への入力信号の帯域は、出力サンプリングレート 8kHz の場合 4kHz 以上、出力サンプリン
グレートが 16kHz の場合 8kHz 以上が、十分に減衰されている必要があります。
MS1484-J-00-PB
2012/12
-8-
[AK7736A]
■ DC特性
(Ta= -40°C ~85°C, VSS=0V, VDD=3.0~3.6V, TVDD=1.7~3.6V)
Parameter
Symbol
VIH1
ハイレベル入力電圧1 (Note 8)
VIL1
ローレベル入力電圧1 (Note 8)
VIH2
ハイレベル入力電圧2 (Note 9)
VIL2
ローレベル入力電圧2 (Note 9)
VIH3
SCL, SDA ハイレベル入力電圧
VIL3
SCL, SDA ローレベル入力電圧
ハイレベル出力電圧1 Iout= -100μA (Note 8)
VOH1
1.7≦TVDD<3.0
VOH1
3.0≦TVDD≦3.6
ローレベル出力電圧1 Iout=100μA (Note 8)
VOL1
1.7≦TVDD<3.0
VOL1
3.0≦TVDD≦3.6
ハイレベル出力電圧2 Iout= -100μA (Note 9)
VOH2
ローレベル出力電圧2 Iout=100μA
VOL2
(Note 9)
min
80%TVDD
typ
max
20%TVDD
80%VDD
20%VDD
70%VDD
30%VDD
TVDD-0.3
TVDD-0.5
Unit
V
V
V
V
V
V
V
0.3
0.5
VDD-0.5
V
V
0.5
V
VOL3
0.4
V
SDA ローレベル出力電圧 Iout=3mA
Iin
±10
μA
入力リーク電流
(Note 10)
Iid
81
μA
入力リーク電流 プルダウン抵抗付きピン (Note 11)
Note 8. 1pin-8pin に対応します。
Note 9. 1pin-8pin, SDA, SCL を除いたピンに対応します。
Note 10. プルダウン抵抗付ピン, XTI pin を除きます。
Note 11. プルダウン抵抗付ピン(typ. 40.7kΩ)は LRCLK1, BITCLK1, TESTI1, TESTI2, TESTI3 pin です。
■ 消費電流
(Ta=25°C, VSS=0V, VDD=3.0~3.6V(typ=3.3V, max=3.6V), TVDD=1.7~3.6V(typ=1.8V, max=3.6V))
Parameter
min
typ
max
TVDD
0.3
0.5
動作時消費電流 (Note 12)
VDD
31
50
TVDD
0.01
パワーダウン時消費電流
(PDN = L)
VDD
1
Note 12. 消費電流値は使用周波数および DSP プログラム内容によって変化します。
MS1484-J-00-PB
Unit
mA
mA
μA
μA
2012/12
-9-
[AK7736A]
ディジタルフィルタ特性
■ SRC部
(Ta= -40°C~85°C, VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V)
Parameter
Symbol
min
typ
max
Unit
PB
0
0.4583FSI
kHz
通過域 -0.01dB
0.980≦FSO/FSI≦6.000
PB
0
0.4167FSI
kHz
0.900≦FSO/FSI<0.990
PB
0
0.2182FSI
kHz
0.533≦FSO/FSI<0.909
PB
0
0.2177FSI
kHz
0.490≦FSO/FSI<0.539
PB
0
0.1948FSI
kHz
0.450≦FSO/FSI<0.495
PB
0
0.1312FSI
kHz
0.225≦FSO/FSI<0.455
PB
0
0.0658FSI
kHz
通過域 -0.50dB
0.167≦FSO/FSI<0.227
SB
0.5417FSI
kHz
阻止域
0.980≦FSO/FSI≦6.000
SB
0.5021FSI
kHz
0.900≦FSO/FSI<0.990
SB
0.2974FSI
kHz
0.533≦FSO/FSI<0.909
SB
0.2812FSI
kHz
0.490≦FSO/FSI<0.539
SB
0.2604FSI
kHz
0.450≦FSO/FSI<0.495
SB
0.1802FSI
kHz
0.225≦FSO/FSI<0.455
SB
0.0970FSI
kHz
0.167≦FSO/FSI<0.227
PR
±0.01
dB
通過域リップル
0.225≦FSO/FSI≦6.000
PR
±0.50
dB
0.167≦FSO/FSI<0.227
阻止域減衰量
0.450≦FSO/FSI≦6.000
SA
95.2
dB
SA
90.0
dB
0.167≦FSO/FSI<0.455
GD
63
Ts
群遅延 (Ts=1/fs)Note 13
Note 13. 入力と出力の位相ずれがない時の L, R のデータが入力された後の LRCLKI3 の立ち上がりから、
L, R データを出力する前の LRCLKO の立ち上がりまでの時間です。
■ FSCONV部
(Ta= -40°C~85°C, VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V)
Symbo
Parameter
min
typ
max
Unit
l
PB
0
0.1814FSI kHz
通過域 -0.01dB
0.167≦FSO/FSI≦0.363
SB
0.8185FSI
kHz
阻止域
0.167≦FSO/FSI≦0.363
PR
±0.005
dB
通過域リップル
0.167≦FSO/FSI≦0.363
阻止域減衰量
0.167≦FSO/FSI≦0.363
SA
94.0
dB
GD
9
Ts
群遅延 (Ts=1/fsi) (Note 14)
Note 7. FSCONVへの入力信号の帯域は、出力サンプリングレート 8kHzの場合 4kHz以上、出力サンプリ
ングレートが 16kHzの場合 8kHz以上が、十分に減衰されている必要があります。
Note 14. 入力と出力の位相ずれがない時の、データが入力された後の LRCLKI2 の立ち上がりから、デー
タを出力する前の LRCLKO の立ち上がりまでの時間です。
MS1484-J-00-PB
2012/12
- 10 -
[AK7736A]
スイッチング特性
■ システムクロック
(Ta= -40°C~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V; CL=20pF)
Parameter
Symbol
a)水晶振動子使用時
CKM[2:0]bits=0h
fXTI
CKM[2:0]bits=1h
fXTI
b)外部クロック使用時
デューティ比
CKM[2:0]bits=0h,2h
fXTI
40
11.0
CKM[2:0]bits=1h
fXTI
16.5
fs
8
LRCLK1周波数
(Note 15)
BITCLK1周波数
ハイレベル幅
ローレベル幅
周波数
(Note 16)
LRCLKI2周波数(FSCONV)
BITCLKI2周波数(FSCONV)
ハイレベル幅
ローレベル幅
周波数
(Note 17)
(Note 18)
LRCLKI3周波数(SRC)
BITCLKI3周波数(SRC)
ハイレベル幅
ローレベル幅
周波数
min
typ
11.2896
12.288
16.9344
18.432
50
11.2896
12.288
16.9344
18.432
MHz
MHz
60
12.4
%
MHz
18.6
MHz
96
kHz
6.2
fs
ns
ns
MHz
32,48,64
tBCLKH
tBCLKL
fBCLK
fs
64
64
0.23
3.072
44.1
48
32,48,64,128
tBCLKH
tBCLKL
fBCLK
fs
64
64
1.25
3.072
8
6.2
96
32,48,64,128
tBCLKH
tBCLKL
fBCLK
32
32
0.23
3.072
max
12.4
kHz
fs
ns
ns
MHz
kHz
fs
ns
ns
MHz
Note 15.LRCLK1 とサンプリングレート(fs)は、一致している必要があります。
Note 16. BITCLK1 を内部動作用の基準クロックとして使用する場合は、LRCLK1 と同期し、周波数は固定し
ている必要があります。
Note 17. CKM mode 4 時は fs=8~48kHz です。
Note 18. CKM mode 4 時は 128fs は禁止です。
■ パワーダウン
(Ta= -40°C~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V)
Parameter
Symbol
PDN
(Note 19)
tRST
Note 19. 電源投入時は “L”にしてください。
MS1484-J-00-PB
min
600
typ
max
Unit
ns
2012/12
- 11 -
[AK7736A]
■
シリアルデータインタフェース
(Ta= -40°C ~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V; CL=20pF)
Parameter
Symbol
DSP部入力 SDIN1, 2A, 2B, 2C, 3, 4
(Note 20)
tBLRD
BITCLK1 “↑”からLRCLK1への遅延時間
(Note 21)
tLRBD
LRCLK1からBITCLK1 “↑”への遅延時間
(Note 21)
tBSIDS
シリアルデータ入力 ラッチセットアップ時間
tBSIDH
シリアルデータ入力 ラッチホールド時間
min
typ
20
20
80
80
SRC部入力 SDIN3
tBLRD
20
BITCLKI3 “↑”からLRCLKI3への遅延時間
(Note 22)
tLRBD
20
LRCLKI3からBITCLKI3 “↑”への遅延時間
(Note 22)
tBSIDS
40
シリアルデータ入力 ラッチセットアップ時間
tBSIDH
40
シリアルデータ入力 ラッチホールド時間
FSCONV部入力 SDIN4
(Note 23)
tBLRD
20
BITCLKI2 “↑”からLRCLKI2への遅延時間
(Note 24)
tLRBD
20
LRCLKI2からBITCLKI2 “↑”への遅延時間
(Note 24)
tBSIDS
40
シリアルデータ入力 ラッチセットアップ時間
tBSIDH
40
シリアルデータ入力 ラッチホールド時間
出力 SDOUT1, SDOUT2, SDOUT3, SDOUT4
fBCLK
64
BITCLKO周波数
(Note 25)
50
BITCLKOデューティ比
(Note 25)
-20
BITCLKO “↓”からLRCLKOへの遅延時間
(Note 26) tMBL
tLRD
LRCLK1からシリアルデータ出力遅延時間
(Note 27)
tBSOD
BITCLK1“↓”からシリアルデータ出力遅延時間 (Note 28)
tLRD
LRCLKOからシリアルデータ出力遅延時間
(Note 27)
tBSOD
BITCLKO “↓”からシリアルデータ出力遅延時間 (Note 29)
SDINn → SDOUTn (n=1, 2A, 2B, 2C, 3, 4)
tIOD
SDINnからSDOUTn出力遅延時間
Note 20. CKM mode 4 時は LRCLKI2, BITCLKI2 からの時間です。
Note 21. BITCLK1 の極性が反転している場合は BITCLK1 の “↓”になります。
Note 22. BITCLKI3 の極性が反転している場合は BITCLKI3 の “↓”になります。
Note 23. CKM mode 4 時を除きます。
Note 24. BITCLKI2 の極性が反転している場合は BITCLKI2 の “↓”になります。
Note 25. スレーブモード時は除きます。
Note 26. コントロールレジスタ BCKOP bit= “1”時は BITCLKO の “↑”に対しての値です。
Note 27. I2S 互換モード時を除きます
Note 28. BITCLK1 の極性を反転させた場合は BITCLK1 の“↑”になります。
Note 29. BITCLKO の極性を反転させた場合は BITCLKO の“↑”になります。
MS1484-J-00-PB
max
Unit
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
40
80
80
80
80
60
fs
%
ns
ns
ns
ns
2012/12
- 12 -
[AK7736A]
■ マイコンインタフェース
(Ta= -40°C ~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS=0V; CL=20pF)
Parameter
Symbol
マイコンインタフェース用信号
fSCLK
SCLK 周波数
tSCLKL
SCLK ローレベル幅
tSCLKH
SCLK ハイレベル幅
マイコン→AK7736A
tWRQH
CSNハイレベル幅
tRST
CSN “↑”からPDN “↑”
tIRRQ
PDN “↑”からCSN “↓”
tWSC
CSN “↓”からSCLK “↓”
tSCW
SCLK “↑”からCSN “↑”
tSIS
SI ラッチセットアップ時間
tSIH
SI ラッチホールド時間
AK7736A→マイコン
tSOS
SCLKの “↓”からSO出力遅延時間
tSOH
SCLKの “↑”からSO出力ホールド時間 (Note 30)
Note 30. コマンドコードの 8bit 目入力時は除きます。
min
typ
max
Unit
2.1
200
200
MHz
ns
ns
500
600
1
500
800
200
200
ns
ns
ms
ns
ns
ns
ns
200
200
ns
ns
■ I2CBUSインタフェース
(Ta= -40°C ~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS=0V; CL=20pF)
Parameter
Symbol
I2C Timing
SCL clock frequency
fSCL
Bus Free Time Between Transmissions
tBUF
Start Condition Hold Time (prior to first Clock pulse)
tHD:STA
Clock Low Time
tLOW
Clock High Time
tHIGH
Setup Time for Repeated Start Condition
tSU:STA
SDA Hold Time from SCL Falling
tHD:DAT
SDA Setup Time from SCL Rising
tSU:DAT
Rise Time of Both SDA and SCL Lines
tR
Fall Time of Both SDA and SCL Lines
tF
Setup Time for Stop Condition
tSU:STO
Pulse Width of Spike Noise Suppressed By Input Filter
tSP
Capacitive load on bus
Cb
MS1484-J-00-PB
min
1.3
0.6
1.3
0.6
0.6
0
0.1
typ
max
Unit
400
kHz
μs
μs
μs
μs
μs
μs
μs
μs
μs
μs
ns
pF
0.9
0.3
0.3
0.6
0
50
400
2012/12
- 13 -
[AK7736A]
■ タイミング波形
1/fXTI
1/fXTI
tXTI=1/fXTI
XTI
VIH2
VIL2
1/fs
ts=1/fs
1/fs
LRCLK1(I)
LRCLKI2
VIH1,2
LRCLKI3
VIL1,2
1/fBCLK
1/fBCLK
tBCLK=1/fBCLK
BITCLK1(I)
VIH1,2
BITCLKI2
VIL1,2
BITCLKI3
tBCLKH
tBCLKL
Figure 3. システムクロック
PDN
tRST
VIL2
Figure 4.パワーダウン
MS1484-J-00-PB
2012/12
- 14 -
[AK7736A]
VIH1
VIL1
LRCLK1(I)
tBLRD
tLRBD
VIH1
VIL1
BITCLK1(I)
tBSIDS
tBSIDH
VIH1,2
VIL1,2
SDINn
n=1,2A,2B,2C,3,4
VIH2
VIL2
LRCLKI3
tBLRD
tLRBD
VIH2
VIL2
BITCLKI3
tBSIDS
tBSIDH
SDIN3
VIH2
VIL2
LRCLKI2
VIH2
VIL2
tBLRD
tLRBD
VIH2
VIL2
BITCLKI2
tBSIDS
tBSIDH
VIH2
VIL2
SDIN4
Figure 5. スレーブモード入力インタフェース
LRCLKO
50%VDD
tMBL
tMBL
BITCLKO
50%VDD
tBSIDS
tBSIDH
VIH1,2
VIL1,2
SDINn
n=1,2A,2B,2C,3,4
Figure 6. マスタモード入力インタフェース
MS1484-J-00-PB
2012/12
- 15 -
[AK7736A]
VIH1
VIL1
LRCLK1(I)
tLRD
VIH1
VIL1
BITCLK1(I)
tLRD
tBSOD
tBSOD
SDOUTn
n=1,2A,2B,3,4
50%VDD, TVDD
Figure 7.スレーブモード出力インタフェース
LRCLKO
LRCLK1(O)
50%VDD
tLRD
BITCLKO
BTCLK1(O)
50%VDD
tLRD
tBSOD
SDOUTn
n=1,2A,2B,3,4
tBSOD
50%VDD,TVDD
Figure 8. マスタモード出力インタフェース
MS1484-J-00-PB
2012/12
- 16 -
[AK7736A]
VIH3
VIL3
CSN
tWRF
tWRR
tSF
tSR
VIH3
VIL3
SCLK
tSCLKL
tSCLKH
1/fSCLK
1/fSCLK
VIH3
PDN
VIL3
VIH3
CSN
VIL3
tRST
tIRRQ
Figure 9. マイコンインタフェース用信号
CSN
VIH3
VIL3
tWRQH
VIH3
SI
VIL3
tSIS
tSIH
VIH3
VIL3
SCLK
tW SC
tSCW
tWSC
tSCW
Figure 10. マイコン→AK7736A
MS1484-J-00-PB
2012/12
- 17 -
[AK7736A]
VIH3
VIL3
SCLK
50%VDD
SO
tSO
tSO
Figure 11. AK7736A→マイコン
VIH3
SDA
VIL3,VOL3
tBUF
tLOW tR
tHIGH
tF
tSP
VIH3
SCL
VIL3
tHD:STA
Stop
tHD:DAT
tSU:DAT
tSU:STA
tSU:STO
Start
Stop
Start
Figure 12. I2CBUSインタフェース
MS1484-J-00-PB
2012/12
- 18 -
[AK7736A]
パッケージ
48pin LQFP (Unit mm)
■ 材質・メッキ仕様
パッケージ材質:エポキシ系樹脂
リードフレーム材質:銅
リードフレーム処理:半田(無鉛)メッキ
MS1484-J-00-PB
2012/12
- 19 -
[AK7736A]
マーキング
AKM
AK7736AVQ
XXXXXXX
48
1
1) pin #1 indication
2) Date Code: XXXXXXX(7 digits)
3) Marking Code: AK7736AVQ
4) Asahi Kasei Logo
改訂履歴
Date (Y/M/D)
12/12/17
Revision
00
Reason
初版
Page
Contents
MS1484-J-00-PB
2012/12
- 20 -
[AK7736A]
重要な注意事項
z
z
z
z
z
z
本書に記載された製品、および、製品の仕様につきましては、製品改善のために予告なく変更すること
があります。従いまして、ご使用を検討の際には、本書に掲載した情報が最新のものであることを弊社
営業担当、あるいは弊社特約店営業担当にご確認ください。
本書に記載された周辺回路、応用回路、ソフトウェアおよびこれらに関連する情報は、半導体製品の動
作例、応用例を説明するものです。お客様の機器設計において本書に記載された周辺回路、応用回路、
ソフトウェアおよびこれらに関連する情報を使用される場合は、お客様の責任において行ってください。
本書に記載された周辺回路、応用回路、ソフトウェアおよびこれらに関連する情報の使用に起因してお
客様または第三者に生じた損害に対し、弊社はその責任を負うものではありません。また、当該使用に
起因する、工業所有権その他の第三者の所有する権利に対する侵害につきましても同様です。
本書記載製品が、外国為替および、外国貿易管理法に定める戦略物資(役務を含む)に該当する場合、
輸出する際に同法に基づく輸出許可が必要です。
医療機器、安全装置、航空宇宙用機器、原子力制御用機器など、その装置・機器の故障や動作不良が、
直接または間接を問わず、生命、身体、財産等へ重大な損害を及ぼすことが通常予想されるような極め
て高い信頼性を要求される用途に弊社製品を使用される場合は、必ず事前に弊社代表取締役の書面によ
る同意をお取りください。
この同意書を得ずにこうした用途に弊社製品を使用された場合、弊社は、その使用から生ずる損害等の
責任を一切負うものではありませんのでご了承ください。
お客様の転売等によりこの注意事項の存在を知らずに上記用途に弊社製品が使用され、その使用から損
害等が生じた場合は全てお客様にてご負担または補償して頂きますのでご了承下さい。
旭化成エレクトロニクス製品のご検討ありがとうございます。
より詳しい資料を用意しておりますので、お手数ですが弊社営業担
当、あるいは弊社特約店営業担当までお申し付けください。
MS1484-J-00-PB
2012/12
- 21 -