AK7734XQ

[AKD7734-A]
AKD7734-A
AK7734評価ボードRev.1
概
要
AKD7734-Aは2ch ADC, 2chSRCとオーディオ用DSPを内蔵したオーディオプロセッサー AK7734の評
価用ボードです。このボードはメインボードとサブボードの2枚構成となっており、USBポートを使っ
て各種設定のコントロールが可能です。アナログ信号用にはRCA入出力を使用できます、またディジタ
ルインタフェースにも対応しており、光コネクタを介してディジタルオーディオ機器とインターフェー
ス可能です。
„ オーダリングガイド
AKD7734-A ---
AK7734評価用ボード
PCのUSBポートと接続用ケーブルとコントロールソフトを同梱。
機
能
† AK7734のプログラム、係数、オフセットREG、コントロールレジスタの書き込み、読み出し
† 2種類のディジタル・オーディオ・インタフェース
- 光入力1系統, 光出力1系統
- 外部とのインターフェース用10ピンヘッダー(2系統)
† ADC入力 2ch(シングルエンド入力)、DAC 8ch用の外部アナログ回路を搭載
(注:AK7734にはDAC機能がありません。 ボード上、8ch DAC AK4359を搭載)
† ボード制御用USBポート
+12V
Regulator
Regulator
USB 3.3V
-12V GND
Regulator
3.3V
3.3V
PIC4550
USB
Amp
FPGA
AIN 2ch
AK7734
Regulator
Opt In
(XC95144)
5V
AK4114
AOUT 8ch
AK4359
Opt Out
SMUX1
SMUX2
10 Pin Header
Figure 1. AKD7734-Aブロック図
<KM094003>
2011/07
-1-
[AKD7734-A]
ボード概略図
„ 概略図
9
DVSS
TP5
1
9
2
SMUX
PORT1
10
1
9
1
JTAG
2
TP3
10
2
74HC
221A
DGND
D1
Color led
REG1
7734
USB
XILINX
PIC18F
4550
2
W
S
k
n
i
S
t
a
e
H
k
n
i
S
t
a
e
H
2
G
E
R
GND
10
3
G
E
R
+12V
SMUX
PORT2
Header5
-12V
XTAL2
SPDIF
OUT
4114
74HCT541
1
L
A
T
X
AGND
1
W
S
74HCT243
SPDIF
IN
AK4359
REG4
DAC1-L
DAC1-R
DAC2-L
DAC2-R
DAC3-L
DAC3-R
DAC4-L
DAC4-R
AIN-R
TP6
AIN-L
5532
TP2
Figure 2. AKD7734-A概略図
„ 説明
(1) AIN/DAC (RCAジャック)
AIN:アナログ信号入力ジャックです。Lチャネルが白色、Rチャネルが赤色です。
DAC:アナログ信号出力ジャックです。AK4359のLine Out信号を出力します。
(2) AK4114
AK4114はDIT、DIRと発振器を内蔵しています。マスターモードで動作し、ディジタルデータをAK7734
に供給します。スレーブモードで動作し、AK7734からのディジタルデータを出力します。
(3) SPDIF-IN/SPDIF-OUT (光コネクタ)
SPDIF-IN(入力): AK4114へ光ディジタル信号(SPDIF, Fs: 32∼96kHz)を入力します。
SPDIF-OUT(出力): AK4114からの光ディジタル信号(SPDIF, Fs: 32∼96kHz)を出力します。
(4) +12V/GND/-12V(Power supply)
電源供給コネクタです。電源を接続して下さい。詳細はP4の「電源の配線」を参照して下さい。
(5) PIC18F4550
USB通信コントロールチップです。 USBポートを介して、PCからAK7734、FPGA、AK4359とAK4114の
レジスタのコントロールができます。
(6) SW2
プッシュタイプボタンです。USBチップの初期化に使用します。USBポートを介して、ボードをPCに繋
げる場合は、ボードを正しく認識されるために、一度ボタンを押して、USBコントロールチップを初期
化する必要があります。
<KM094003>
2011/07
-2-
[AKD7734-A]
(7) Xilinx
データパスコントロール用FPGAです。コントロールソフトの設定により、テストパスが設定できて、
様々な動作実験が可能です。
(8) SW1
クロックソースを切り替えるためのスイッチです。「EXT」と「XTL」の切り替えにより、AK7734の動
きモードが切替えられます。その他ジャンパピンの設定はTable 3/Table 4を参照してください。
(9) SMUXポート(PORT1/PORT2)
外部とのインターフェース用10ピンヘッダーです。2系統搭載しており、外部ディジタルオーディオ機器
とインターフェース可能です。
Pin I/O Function
pin
I/O Function
1
I/O MCLK
2
P
GND
3
I/O BITCLK
4
P
GND
5
I/O LRCLK
6
P
GND
7
I
SDTI
8
P
GND
9
P
VDD
10
O
SDTO
Table 1. SMUXポートPinのアサインメント
<KM094003>
2011/07
-3-
[AKD7734-A]
評価ボードマニュアル
„ 操作手順
(1) 電源の配線
ジャンパ設定
JP2
JP1
7734-AVDD 7734-DVDD
(Short)
(Short)
JP6
P-DVDD
JP5
PIC-VDD-SEL
(Short)
5V
3.3V DVDD
電源の接続
名称
+12V
色
赤
電圧
+9∼+12V
-12V
GND
青
黒
-9∼-12V
0V
内訳
レギュレータ、
入出力バッファ(OPアンプ)
入出力バッファ(OPアンプ)
グランド
Table 2. 電源の配線
備考
必ず接続して下さい
必ず接続して下さい
必ず接続して下さい
*配線は電源の根本から分けて下さい。ボード上、二つの12V⇒3.3Vレギュレータにより、AK7734と周
辺部品の電源を供給されことにとなっています。
(2) 評価モード、ジャンパピン類、コネクタの設定 (以下参照)
(3) 同梱のUSBケーブルで、AKD7734-AとPCを接続下さい。
ボードを正しく認識されるために、一度リセットボタン(SW2)を押して、USBチップを初期化する必
要があります。
(4) 電源投入
(5) 制御ソフトの起動、PC経由でコントロールレジスタの設定 (以下参照)
„ 評価モード
AK4114を使用してAK7734を評価する場合は、必ずAK7734とAK4114のオーディオインタフェースを
一致させて下さい。AK7734のオーディオインタフェースフォーマットに関しては、AK7734のデータシ
ート、AK4114のオーディオインタフェースフォーマットはTable 9をそれぞれ参照して下さい。
対応可能な評価モード
(1) SPDIF-OUT(光コネクタ)を使用したA/D部の評価 : CKM Master Mode = 0 (出荷時)
(2) SPDIF-IN/OUT(光コネクタ)を使用したDSP部の評価 : CKM Slave Mode = 2/3
(3) SMUXポートを使用したSRC部の評価 : CKM Slave Mode = 3 – 5, 9 – D
(4) AK4359(DAC)を使用した音質の評価
<KM094003>
2011/07
-4-
[AKD7734-A]
(1) SPDIF-OUT(光コネクタ)を使用したA/D部の評価:CKM Master Mode = 0 (出荷時)
SPDIF-OUTを使用します。AK7734のクロックモードをCKM Master Mode 0 (12.288MHz)に設定します。
AK7734はMCLK, BICK, LRCKをAK4114に供給し、AK4114はSDOUT1からのデータを出力します。
[JPの設定]
JP101
AK7734 CLKI
EXT-XTI
[Switchの設定]
SW1(トグルスイッチ)を“EXT”側に倒します。
CRY-XTI
※PCから評価ボード上のFPGAの設定とAK7734/AK4114のコントロールレジスタの設定は「コントロ
ールソフトマニュアル」を参照して下さい。
(2) SPDIF-IN/OUT(光コネクタ)を使用したDSP部の評価:CKM Slave Mode = 2/3
SPDIF-IN/OUTを使用します。また、AK7734のクロックモードをCKM Slave Mode 2/3に設定します。
AK4114からMCLK, BICK, LRCKとディジタルデータをAK7734に供給します。
[JPの設定]
JP101
AK7734 CLKI
EXT-XTI
[Switchの設定]
SW1(トグルスイッチ)を“XTL”側に倒します。
CRY-XTI
※PCから評価ボード上のFPGAの設定とAK7734/AK4114のコントロールレジスタの設定は「コントロ
ールソフトマニュアル」を参照して下さい。
(3) SMUXポートを使用したSRC部の評価 : CKM Slave Mode = 3 – 5, 9 – D
SMUX PORT1/2を使用します。SPDIFポートを何も接続しないで下さい。
SMUX ポートのBICKに入力されるクロックを基準に、AK7734内蔵PLLにてAK7734に必要なクロック
を生成します。
[JPの設定]
JP101
AK7734 CLKI
EXT-XTI
CRY-XTI
[コネクタの接続]
SMUX PORT1/2のSDTI, SDTO, LRCK, BICKをそれぞれDSPのSDTO, SDTI, LRCK, BICKに接続します。
※PCから評価ボード上のFPGAの設定とAK7734のコントロールレジスタの設定は「コントロールソフ
トマニュアル」を参照して下さい。
<KM094003>
2011/07
-5-
[AKD7734-A]
(4) AK4359(DAC)を使用した音質の評価
AK4359を使用します。AK7734はMCLK, BICK, LRCKをAK4359に供給し、AK4359はSDOUTからのデ
ータをD/Aコンバートし、アナログの信号を出力します。
[コネクタの接続]
アナログ出力:RCA3-10 (DAC1-4)を使用します。
※PCから評価ボード上のFPGAの設定とAK7734/AK4359のコントロールレジスタの設定は「コントロ
ールソフトマニュアル」を参照して下さい。
„ ボード制御
AKD7734-AはPCのUSBポートを通して、コントロール可能です。同梱のケーブルでUSBコネクタとPCの
USBポートを接続して下さい。
コントロールソフトウェアは本評価ボードに同梱されています。ソフトウェア操作手順は評価ボードマニ
ュアルに含まれます。
„ LEDの表示
[LED] U9:
[LED] D1:
電源が入っていると赤色に点灯し、PCと通信が行われるとPC-RQNに応じて変色(緑色)し
ます。
AK7734のPin: STOの状態を表示します。‘H’→ 消灯; ‘L’ →点灯。
<KM094003>
2011/07
-6-
[AKD7734-A]
„ ジャンパピンとスイッチの設定
(メインボード側)
Jumper / Switch
Setting (Default)
Note
JP1 (7734-AVDD)
Short
AK4114 Clock ソース設定
“XTL”: 水晶Clock
“EXT”: External Clock
AK7734 のAVDD
JP2 (7734-DVDD)
Short
AK7734 のDVDD
JP3 (AGND-GND)
Short
AGND と DVSSのshort
USBチップ電源Supplyセレクタ
“USB-5V”: USB 5V
“USB-3.3V”: USB 3.3V
“DVDD”: Peripheral DVDD 3.3V
SW1 (AK4114 Clock)
JP5 (PIC-VDD-SEL)
JP6 (P-DVDD)
“XTL”
“USB-3.3V”
Peripheral DVDD
Table 3. メインボードのジャンパピン設定
Short
(サブボード側)
Jumper / Switch
JP101(Clock)
JP102(TESTI2)
Setting (Default)
“EXT-XTI”
Short
Note
AK7734 Clockソース設定
“CRY-XTI”: 水晶Clock
“EXT-XTI”: External Clock
AK7734のテスト入力ピンの設定
Shortにして下さい
Table 4. サブボードのジャンパピン設定
<KM094003>
2011/07
-7-
[AKD7734-A]
„ アナログ入力回路
AMP-PW-
C15 +
0.1uF
RCA1
C19
R8
10k
R9
10k
+
T
B
S
C16
10uF
22uF(A)
C23
68pF
MR-552LS(R)
4
SILK-SCREEN
AINR
C17
1
+
+
3
-
2
U2A
NJM5532D
AINR
8
4.7uF(A)
+
C21
0.1uF
C22
10uF
AMP-PW+
RCA2
C20
R11
10k
+
T
B
S
R10
10k
22uF(A)
C24
68pF
C18
7
+
5
U2B
NJM5532D
+
6
-
SILK-SCREEN
AINL
4
MR-552LS(W)
AINL
8
4.7uF(A)
Figure 3. AINL, AINR入力回路
アナログシングルエンド入力にはRCAコネクタ : RCA1(AINR),RCA2(AINL)を使用します。
[email protected]
<KM094003>
2011/07
-8-
[AKD7734-A]
„ アナログ出力回路
RCA4
+
C39
LOUT1
22uF
R23
22k
T
B
S
MR-552LS(W)
DAC1
ROUT1
RCA3
+
C40
22uF
R24
22k
T
B
S
MR-552LS(R)
LOUT2
RCA5
+
C41
22uF
R25
22k
T
B
S
MR-552LS(W)
DAC2
ROUT2
RCA6
+
C42
22uF
R26
22k
T
B
S
MR-552LS(R)
LOUT3
RCA7
+
C43
22uF
R27
22k
T
B
S
MR-552LS(W)
DAC3
RCA8
+
C44
ROUT3
22uF
R28
22k
T
B
S
MR-552LS(R)
RCA10
+
C45
LOUT4
22uF
R29
22k
T
B
S
MR-552LS(W)
DAC4
ROUT4
RCA9
+
C46
22uF
R30
22k
T
B
S
MR-552LS(R)
Figure 4. AK4359(DAC)アナログ出力回路
アナログ出力にはコネクタ : RCA3/4(DAC1), RCA5/6(DAC2), RCA7/8(DAC3), RCA9/10(DAC4) を使用しま
す。
アナログ出力はシングルエンドモードで、出力レ[email protected]
<KM094003>
2011/07
-9-
[AKD7734-A]
„ ディジタル入力回路(外部DIR:PORT1)
Figure 5. ディジタル入力回路 (AK4114)
ディジタル入力SPDIF-INには、光コネクタ:PORT1を使用します。
„ ディジタル出力回路(外部DIT:PORT2)
Figure 6. ディジタル出力回路 (AK4114)
ディジタル出力SPDIF-OUTには、光コネクタ:PORT2を使用します。
<KM094003>
2011/07
- 10 -
[AKD7734-A]
コントロールソフトマニュアル
„ 評価ボードとコントロールソフトの設定
(1) AKD7734-Aを前項参照の上、適宜、設定して下さい。
(2) 同梱のUSBケーブルで、AKD7734-AとPCを接続した後で、リセットボタン(SW1)を押して、USBコン
トロールチップを初期化してください。
(3) “AKD7734-A Evaluation Kit”のラベルが貼ってあるCD-ROMをCD-ROMドライブに挿入して下さい。
(4) CD-ROMにアクセスして “AK7734.exe”を実行し、コントロールソフトを立上げて下さい。
AK7734.exe: AKD7734-A用コントロールソフト
(5) 後は下記を参照して評価して下さい。
„ 操作手順
下記の手順を守って下さい。
1. 上記に従って、コントロールソフトを立ち上げて下さい。
2. 「Board Init」ボタンを押し、評価ボードを初期化します。
3. 適宜ダイアログを立ち上げ、各設定を入力して評価して下さい。
(Note) コントロールソフト使用中にUSBケーブルを一度外すと、再使用の際に、ソフトを立ち上げ直す必
があります。
Figure 7. コントロールソフト画面イメージ
<KM094003>
2011/07
- 11 -
[AKD7734-A]
コントロールソフトは、ダウンロード、レジスタ設定、FPGA設定、スクリプト処理が行えます。これらは、
上部のタブで切り替えます。また、頻繁に使用する制御信号ボタンや初期化ボタン等は、切り替え画面の外
側にでています。
[INIT_RESET]:
[S_RESET]:
[ADC]:
[SRC]:
[CK]:
[I2CSEL]:
[Board Init]:
[READ]:
イニシャルリセット。AK7734の初期化に使用します。
システムリセット。この状態で、DSP/ADC/DACはリセット状態になります。ただし、レ
ジスタは初期化されません。
ADCリセット。
SRCリセット。
クロックリセット。イニシャルリセットせずに、CKMモードの変更および入力クロック周
波数の変更を行う場合はクロックリセットを実行する必要があります。レジスタは初期化
されません。
AK7734の3線シリアルコントロールとI2Cコントロールモードの切替えに使用します。押す
と、I2Cコントロールモードを選択します。離せば、3線シリアルモードを選択します。
イニシャルリセットを掛け、現在ソフト上の設定しているレジスタ値を再設定します。
[Read Select]ボタンで選択したCONTレジスタあるいはTESTレジスタを読み出して、
Register欄に表示します。
<KM094003>
2011/07
- 12 -
[AKD7734-A]
(1) ダウンロード
Figure 8. コントロールソフト画面イメージ「Down Load」
Source欄、Program欄、CRAM欄、OFFSET欄の「refer」ボタンを押すか、デスクトップ上でドロップ&ドラ
ッグをして、ソースファイルを選択します。
CRAM [email protected] [email protected]イルを
選択して、CRAM, OFF-RAMにRUN中に書き込むことができます。「write」を押すと、RUN中、CRAM、
OFF-RAMの特定のアドレスにデータを書き込みます。
[Assemble]:
ボタンを押すとアセンブルが行われ、自動的にダウンロードプログラムに出力ファイルが
選択されます。
[Write]:
ボタンを押すと、ダウンロード処理が行われます。
[Assemble Write]: ボタンは、アセンブルとダウンロードの一連の処理を行います。
[PRAM read]:
PRAMのデータをテンポラリーファイルに読み出します。
[CRAM read]:
CRAMのデータをテンポラリーファイルに読み出します。
[Offset read]:
OFF-RAMのデータをテンポラリーファイルに読み出します。
[CRAM SAVE]: CRAMのデータを読み出して、ファイルに保存します。
[Offset SAVE]:
OFF-RAMのデータを読み出して、ファイルに保存します。
[MICR1]:
プログラム実行中、MICR1レジスタのデータを画面に読み出します。
[MICR2]:
プログラム実行中、MICR2レジスタのデータを画面に読み出します。
[MICR3]:
プログラム実行中、MICR3レジスタのデータを画面に読み出します。
[MICR4]:
プログラム実行中、MICR4レジスタのデータを画面に読み出します。
[JX]:
JXコード設定。
<KM094003>
2011/07
- 13 -
[AKD7734-A]
(2) レジスタ設定
Figure 9. コントロールソフト画面イメージ
「REG1」
REG1/REG2/REG3タブ画面で、レジスタ設定が行えます。(TESTとReserved項目は設定不可になっています)
各ボタンをチェックすると、書き込み処理が行われます。レジスタへの書き込みは、システムリセットを一
度落としてから、書き込み処理を行って下さい。
各レジスタについては、データシートの下記ページを参照してください。
レジスタ
参照ページ
レジスタ
参照ページ
CONT00
27
CONT06
33
CONT01
28
CONT07
34
CONT02
29
CONT08
35
CONT03
30
CONT09
36
CONT04
31
CONT0A
37
CONT05
32
CONT10-11
38
Table 5. 各レジスタのデータシート参照ページ
<KM094003>
2011/07
- 14 -
[AKD7734-A]
(3) FPGA設定
Figure 10. コントロールソフト画面イメージ「FPGA」
FPGA1/FPGA2のコントロールにより、AK7734のデータパスとAK4114の入出力が設定できます。
FPGA設定 (TESTとReserved項目は設定不可になっています)
ADDRESS = 0 ( A[1:0] = 00 )
太字は初期設定です。
Bit
機能
機能説明
D[13:12]
TX-DAT
AK4114 の TX_DAT への接続
00 : SDOUT1
01 : SDOUT2
10 : SDOUT3
11 : SDOUT4
D[11:10]
SDIN1
AK7734 の SDIN1 ピンへの入力データ選択
00 : AK4114 IN (RX_DAT)
01 : SMUX1_DAT1
10 : SMUX2_DAT1
11 : Low
D[9:7]
SDIN2/JX0
AK7734 の SDIN2/JX0 ピンへの入力データ選択
000 : AK4114 IN (RX_DAT)
001 : SMUX1_DAT1
010 : SMUX2_DAT1
011 : Low
100 : Low
101 : High
110 : Low
111 : Low
<KM094003>
2011/07
- 15 -
[AKD7734-A]
D[6:4]
SDIN3/JX1
D[3:1]
SDIN4/JX2
D[0]
DAC-PDN
ADDRESS = 1 ( A[1:0] = 01 )
Bit
機能
D[15:12]
CKM[3:0]
D[11:10]
BICK1/LRCK1
D[9:8]
BICK2/LRCK2
D[7:6]
EXT-XTI
AK7734 の SDIN3/JX1 ピンへの入力データ選択
000 : AK4114 IN (RX_DAT)
001 : SMUX1_DAT1
010 : SMUX2_DAT1
011 : Low
100 : Low
101 : High
110 : Low
111 : Low
AK7734 の SDIN4/JX2 ピンへの入力データ選択
000 : AK4114 IN (RX_DAT)
001 : SMUX1_DAT1
010 : SMUX2_DAT1
011 : Low
100 : Low
101 : High
110 : Low
111 : Low
AK4359 の PDN ピンの High/Low 選択
0 : Low
1 : High
Table 6. FPGA設定表1
機能説明
AK7734のCKM[3:0]への接続
Mode-0: XTI - MASTER 12.288MHz
Mode-1: XTI - MASTER 18.432MHz
Mode-2: XTI - SLAVE 12.288MHz
Mode-3: BICK1 - SLAVE 64fs ( fs = 48kHz )
Mode-4: BICK1 - SLAVE 32fs ( fs = 8kHz )
Mode-5: BICK1 - SLAVE 64fs ( fs = 8kHz )
Mode-6: TEST N/A
Mode-7: TEST N/A
Mode-8: TEST N/A
Mode-9: BICK1 – SLAVE 48fs ( fs = 48kHz )
Mode-A: BICK1 – SLAVE 48fs ( fs = 8kHz )
Mode-B: BICK2 – SLAVE 64fs ( fs = 48kHz )
Mode-C: BICK2 – SLAVE 32fs ( fs = 8kHz )
Mode-D: BICK2 – SLAVE 64fs ( fs = 8kHz )
Mode-E: TEST N/A
Mode-F: TEST N/A
AK7734のBICK1/LRCK1ピンへの入力データ選択
00 : AK4114 BICK/LRCK
01 : SMUX1_BICK/LRCK
10 : SMUX2_BICK/LRCK
11 : Low
AK7734のBICK2/LRCK2ピンへの入力データ選択
00 : AK4114 BICK/LRCK
01 : SMUX1_BICK/LRCK
10 : SMUX2_BICK/LRCK
11 : Low
AK7734のXTIピンへの入力データ選択
00 : AK4114 RX_CLK
01 : SMUX1_MCLK
10 : SMUX2_MCLK
11 : Low
<KM094003>
2011/07
- 16 -
[AKD7734-A]
D[5]
D[4]
D[3]
D[2]
TRXPDN
AK4114のPDNピンのHigh/Low選択
0 : Low
1 : High
TRX-BICK/LRCK
AK4114のBICK/LRCKピンの入出力方向の選択
0 : BIT, LR input
1 : BITCLKO/LRCLKO output
SMUX2 In/Out
SMUX2のBICK/LRCKピンの入出力方向の選択
0 : BIT, LR input
1 : BITCLKO/LRCLKO output (7734)
SMUX1 In/Out
SMUX1のBICK/LRCKピンの入出力方向の選択
0 : BIT, LR input
1 : BITCLKO/LRCLKO output (7734)
Table 7. FPGA設定表2
ADDRESS = 2 ( A[1:0] = 10 )
Bit
機能
D[15:14]
SMUX2_DAT2
D[13:12]
SMUX1_DAT2
D[11:10]
TX-CLK
D[9]
SETSRC
D[8:7]
CAD[1:0]
D[6:5]
SMUX2_MCLK
D[4:3]
SMUX1_MCLK
D[2:0]
Reserved
機能説明
SMUX2のDAT2ピンへの入力データ選択
00 : SDOUT1
01 : SDOUT2
10 : SDOUT3
11 : SDOUT4
SMUX1のDAT2ピンへの入力データ選択
00 : SDOUT1
01 : SDOUT2
10 : SDOUT3
11 : SDOUT4
AK4114のXTIピンへの入力クロック選択
00 : AK7734 CLKO
01 : SMUX1_MCLK
10 : SMUX2_MCLK
11 : Low
AK7734のSETSRCピンのHigh/Low選択
0 : Low
1 : High
AK7734のCADピン設定
00 : Low, Low
01 : Low, High
10 : High, Low
11 : High, High
00 : MCLK input
01 : AK7734-CLKO
10 : AK4114_RX_CLK
11 : SMUX1_MCLK
00 : MCLK input
01 : AK7734-CLKO
10 : AK4114_RX_CLK
11 : SMUX2_MCLK
予備
Table 8. FPGA設定表3
<KM094003>
2011/07
- 17 -
[AKD7734-A]
機能
MCLK
CM
DIF
機能説明
AK4114 MCLK設定
00: 265fs
01: 256fs
10: 512fs
11: 128fs
AK4114 CM Mode設定
00: CM = 00
01: CM = 01
10: CM = 10
11: CM = 11
AK4114 DIF Mode設定
000: 16bit Right( O )
001: 18bit Right( O )
010: 20bit Right( O )
011: 24bit Right( O )
100: 24bit Left( O )
101: 24bit I2S( O )
110: 24bit Left( I )
111: 24bit I2S( I )
Table 9. AK4114設定表
<KM094003>
2011/07
- 18 -
[AKD7734-A]
(4) スクリプト
Figure 11. コントロールソフト画面イメージ「SCRIPT」
ファイルを選択するとスクリプトが実行されます。「Repeat」ボタンでは現在選択されているスクリプトが
実行されます。
スクリプトコマンドについて
コマンド
[SCRIPT]
;注釈
W,<address>,<data>
W,0xC0,0x00
WL,<command>,<address>,<data>,…
WL,0x82,0x0022,0x4000,0x4000,0x4000
D,<address>,<data>
X,<address>,<data>
P,<message>
RI:H / RI:L
RA:H / RA:L
RD:H / RD:L
R2:H / R2:L
T,<wait>
T,50mS
LP:<filename>
LC:<filename>
LO:<filename>
説明
スクリプトファイルのヘッダーです。これがないと、エラーとなります。
セミコロン以降は注釈として無視されます。
レジスタへの書き込みを行います。アドレス、データ共に、byte(8bit)指定
です。
連続データの書き込みを行います。CRAMのRUN中書き換えなどに使用で
きます。コマンドはbyte指定、以降のデータはword指定です。
AK4114への書き込みを行います。
FPGAレジスタへの書き込みを行います。
メッセージを表示させ、スクリプト処理を一時停止させます。
INIT_RESETを制御します。
ADC_RESETを制御します。
DSP_RESETを制御します。
I2C通信方式を選択します。
mS単位のウエイトをいれます。
実際には、それ以上のウエイトが入る場合があります。
DSPのPRAMに、プログラムダファイルのウンロードを行います。
DSPのCRAMに、係数ファイルのダウンロードを行います。
DSPのOFRAMに、オフセットファイルのダウンロードを行います。
Table 10. スクリプトコマンド表
<KM094003>
2011/07
- 19 -
[AKD7734-A]
測定結果
[Measurement condition]
・ Measurement unit
・ MCKI
・ BICK
・ fs
・ Bit
・ Measurement Mode
・ Power Supply
・ Input Frequency
・ Measurement Frequency
・ Temperature
: Audio Precision, System two Cascade
: 12.288MHz
: 64fs
: 8kHz/48kHz
: 24bit
: Master Mode, CKM Mode 0
: +12V, -12V, GND
: 1kHz
: 20 ~ 20kHz
: Room
[Measurement Results]
1. ADC [email protected]=8kHz
Result
ADC: AIN => ADC
S/(N+D) (-1dBFS)
DR
(-60dBFS, A-Weighted)
S/N
(A-weighted)
Lch
Rch
92.6
97.6
97.7
92.6
97.6
97.7
Unit
dB
dB
dB
2. ADC [email protected]=48kHz
Result
ADC: AIN => ADC
S/(N+D) (-1dBFS)
DR
(-60dBFS, A-Weighted)
S/N
(A-weighted)
<KM094003>
Lch
Rch
83.6
97.2
97.3
83.6
97.2
97.3
Unit
dB
dB
dB
2011/07
- 20 -
[AKD7734-A]
[Plot Data]
1. FFT Input -1dB (fs=8kHz)
AK7734 AIN=>ADC=>SDTO FFT
fs=8kHz, fin=1kHz,-1dB
+0
-20
-40
d
B
F
S
-60
-80
-100
-120
-140
20
50
100
200
500
1k
2k
4k
1k
2k
4k
Hz
Figure 12. FFT ( 1kHz, -1dBFS )
2. FFT Input -60dB (fs=8kHz)
AK7734 AIN=>ADC=>SDTO FFT
fs=8kHz, fin=1kHz,-60dB
+0
-20
-40
d
B
F
S
-60
-80
-100
-120
-140
20
50
100
200
500
Hz
Figure 13. FFT ( 1kHz, -60dBFS )
<KM094003>
2011/07
- 21 -
[AKD7734-A]
3. FFT No Input (fs=8kHz)
AK7734 AIN=>ADC=>SDTO FFT
fs=8kHz, No Signal
+0
-20
-40
d
B
F
S
-60
-80
-100
-120
-140
20
50
100
200
500
1k
2k
4k
Hz
Figure 14. FFT ( No Input )
4. THD+N vs. Input Level (fs=8kHz)
AK7734 AIN=>ADC=>SDTO THD+N vs. Input Level
fs=8kHz, fin=1kHz
-60
-65
-70
-75
d
B
F
S
-80
-85
-90
-95
-100
-100
-90
-80
-70
-60
-50
-40
-30
-20
-10
+0
dBr
Figure 15. THD+N vs. Input Level
<KM094003>
2011/07
- 22 -
[AKD7734-A]
5. THD+N vs. Input Frequency (fs=8kHz)
AK7734 AIN=>ADC=>SDTO THD+N vs. Input Freq
fs=8kHz, fin=-1dB
-60
-65
-70
-75
d
B
F
S
-80
-85
-90
-95
-100
20
50
100
200
500
1k
2k
4k
Hz
Figure 16. THD+N vs. Input Frequency
6. Linearity (fs=8kHz)
AK7734 AIN=>ADC=>SDTO Linearity
fs=8kHz, fin=1kHz
+0
-10
-20
-30
-40
d
B
F
S
-50
-60
-70
-80
-90
-100
-110
-100
-80
-60
-40
-20
+0
dBr
Figure 17. Linearity
<KM094003>
2011/07
- 23 -
[AKD7734-A]
7. Frequency Response (fs=8kHz)
AK7734 AIN=>ADC=>SDTO FrequencyResponse
fs=8kHz, fin=-1dB
+0
-0.2
-0.4
-0.6
d
B
F
S
-0.8
-1
-1.2
-1.4
-1.6
-1.8
-2
20
50
100
200
500
1k
2k
3k
1k
2k
3k
Hz
Figure 18. Frequency Response
8. Crosstalk (fs=8kHz)
AK7734 AIN=>ADC=>SDTO Crosstalk
fs=8kHz, fin=1kHz,-1dB
-60
TTTT
TTTTT
TTTT
TTTT T
T
T
T
-70
-80
-90
d
B
-100
-110
-120
-130
-140
20
50
100
200
500
Hz
Figure 19. Crosstalk
<KM094003>
2011/07
- 24 -
[AKD7734-A]
9. FFT Input -1dB (fs=48kHz)
AK7734 AIN=>ADC=>SDTO FFT
fs=48kHz, fin=1kHz,-1dB
+0
-20
-40
d
B
F
S
-60
-80
-100
-120
-140
20
50
100
200
500
1k
2k
5k
10k
20k
5k
10k
20k
Hz
Figure 20. FFT ( 1kHz, -1dBFS )
10. FFT Input -60dB (fs=48kHz)
AK7734 AIN=>ADC=>SDTO FFT
fs=48kHz, fin=1kHz,-60dB
+0
-20
-40
d
B
F
S
-60
-80
-100
-120
-140
20
50
100
200
500
1k
2k
Hz
Figure 21. FFT ( 1kHz, -60dBFS )
<KM094003>
2011/07
- 25 -
[AKD7734-A]
11. FFT No Input (fs=48kHz)
AK7734 AIN=>ADC=>SDTO FFT
fs=48kHz, No Signal
+0
-20
-40
d
B
F
S
-60
-80
-100
-120
-140
20
50
100
200
500
1k
2k
5k
10k
20k
-10
+0
Hz
Figure 22. FFT ( No Input )
12. THD+N vs. Input Level (fs=48kHz)
AK7734 AIN=>ADC=>SDTO THD+N vs. Input Level
fs=48kHz, fin=1kHz
-70
-72.5
-75
-77.5
-80
d
B
F
S
-82.5
-85
-87.5
-90
-92.5
-95
-97.5
-100
-100
-90
-80
-70
-60
-50
-40
-30
-20
dBr
Figure 23. THD+N vs. Input Level
<KM094003>
2011/07
- 26 -
[AKD7734-A]
13. THD+N vs. Input Frequency (fs=48kHz)
AK7734 AIN=>ADC=>SDTO THD+N vs. Input Freq
fs=48kHz, fin=-1dB
-60
-65
-70
-75
d
B
F
S
-80
-85
-90
-95
-100
20
50
100
200
500
1k
2k
5k
10k
20k
Hz
Figure 24. THD+N vs. Input Frequency
14. Linearity (fs=48kHz)
AK7734 AIN=>ADC=>SDTO Linearity
fs=48kHz, fin=1kHz
+0
-10
-20
-30
-40
d
B
F
S
-50
-60
-70
-80
-90
-100
-110
-100
-80
-60
-40
-20
+0
dBr
Figure 25. Linearity
<KM094003>
2011/07
- 27 -
[AKD7734-A]
15. Frequency Response (fs=48kHz)
AK7734 AIN=>ADC=>SDTO Frequency Response
fs=48kHz, fin=-1dB
+0
-0.2
-0.4
-0.6
d
B
F
S
-0.8
-1
-1.2
-1.4
-1.6
-1.8
-2
20
50
100
200
500
1k
2k
5k
10k
20k
5k
10k
20k
Hz
Figure 26. Frequency Response
16. Crosstalk (fs=48kHz)
AK7734 AIN=>ADC=>SDTO Crosstalk
fs=48kHz, fin=1kHz,-1dB
-60
TT
T
T TTTTTTTTTT
T
-70
-80
-90
d
B
-100
-110
-120
-130
-140
20
50
100
200
500
1k
2k
Hz
Figure 27. Crosstalk
<KM094003>
2011/07
- 28 -
[AKD7734-A]
改訂履歴
Date
(yy/mm/dd)
08/07/28
Manual
Revision
KM091400
Board
Revision
0
Reason
08/09/08
KM091401
0
変更
4
変更
4-5
デバイスRev.変更
1
AK7734: Rev.A → Rev.B
誤記修正
6
LED_D1の点灯の論理を修正した:
‘H’→ 消灯; ‘L’ →点灯。
10/02/01
KM091402
1
11/07/06
KM091403
1
Page
Contents
初版
操作手順(3): SW1 → SW2
評価モード2変更
重要な注意事項
• 本書に記載された製品、及び、製品の仕様につきましては、製品改善のために予告なく変更するこ
とがあります。従いまして、ご使用を検討の際には、本書に掲載した情報が最新のものであるこ
とを弊社営業担当、あるいは弊社特約店営業担当にご確認下さい。
• 本書に掲載された情報・図面の使用に起因した第三者の所有する特許権、工業所有権、その他の権
利に対する侵害につきましては、当社はその責任を負うものではありませんので、ご了承下さい。
• 本書記載製品が、外国為替及び、外国貿易管理法に定める戦略物資(役務を含む)に該当する場合、
輸出する際に同法に基づく輸出許可が必要です。
• 医療機器、安全装置、航空宇宙用機器、原子力制御用機器など、その装置・機器の故障や動作不良
が、直接または間接を問わず、生命、身体、財産等へ重大な損害を及ぼすことが通常予想される
ような極めて高い信頼性を要求される用途に弊社製品を使用される場合は、必ず事前に弊社代表
取締役の書面による同意をお取り下さい。
• この同意書を得ずにこうした用途に弊社製品を使用された場合、弊社は、その使用から生ずる損害
等の責任を一切負うものではありませんのでご了承下さい。
• お客様の転売等によりこの注意事項の存在を知らずに上記用途に弊社製品が使用され、その使用か
ら損害等が生じた場合は全てお客様にてご負担または補償して頂きますのでご了承下さい。
<KM094003>
2011/07
- 29 -
5
4
3
2
1
25
26
27
28
29
30
31
32
33
34
35
36
CN103
48pin_3
C123
0.1uF
1
1
TP123
SCK
TP124
SDA
TP125
SI
TP126
RQN
TP127
SDIN4
TP128
BICKI2
TP129
TP130
LRCKI2 SO
TP131
STO
R122
51
R123
51
R124
51
R125
51
R126
51
R127
51
R129
51
D
R130
51
All test pins don't need to be mounted
26
25
R128
51
27
28
29
30
31
32
33
35
36
34
+
1
(open)
TP121
AVDRV
U100
1
C118
1
C120
1
10uF
1
1uF(DIP)
1
1
C119
1
C117
1
+
100uF
TP122
DVDD3
DGND
D
CN102
STO
SO/RDY
LRCLKI2
BITCLKI2
JX2/SDIN4
RQN/CAD1
SRCLFLT
SI/CAD0
SDA
SCLK/SCL
37
37
DVDD
TP132 1
SRCLFLT
VSS3
AVDRV
48pin_4
CLKO
C110
1uF(DIP)
38 VSS4
38
C109
10uF
BITCLKO
+
39
39
DVDD
LRCLKO
40
CKM3
22
22
CKM0
SETSRC
INITRSTN
21
20
R116 51
42
42
TESTI2
I2CSEL
1
TP104 AINR
19
19
TP116 1
DVDD2
AK7734
43
43
AINR
DVDD
18
18
1
TP103 AINL
C115 +
0.1uF
44
44
AINL
VSS2
45
45
46
100uF
SDOUT1
46
+
C103
2.2uF
VCOM
SDOUT2
47
VSS5
SDOUT3
XTI
VSS1
DVDD
LRCLKI1
R111 51
TP114 1
SDOUT2
R112 51
TP113 1
SDOUT3
R113 51
TP112 1
SDOUT4
17
15
14
B
14
13
13
XTO
SDOUT4
BITCLKI1
JX0/SDIN2
SDIN1
CKM1
CKM2
TESTI1
LFLT
JX1/SDIN3
48
R110 51
15
C101
12nF
48
100uF
TP115 1
SDOUT1
+
16
C102
0.1uF
47
C125
16
C104 TP102 1
0.1uF VCOM
10uF
B
AVDD
C116
10uF
17
1
TP101 AVDD
+
TP117 1
RSTN
20
R132 51
C105
C
21
R117 51
41
+
TP118 1
LRCKO
23
R103 51
41
C121
R119 51
23
R118 51
40
JP102
TESTI2
TP119 1
BICKO
24
R101 51
C
R120 51
24
C108
0.1uF
+
TP111 1 C122
DVDD4 100uF
R121 51
TP120 1
CLKO
12
11
10
9
8
7
6
5
4
3
1
2
48pin_2
CN104
C111
0.1uF
C114
+
C112
R109
51
TP105
TP106
TP107
TP108
TP110
SDIN1
SDIN2
SDIN3
BICKI1
LRCKI1 DVDD1
1
TP109
10uF
CRY-XTI
R108
51
EXT-XTI
R107
51
1
R106
51
1
R105
51
1
R104
51
1
R102
51
1
R131
51
JP101
XTI-SEL
R115
A
22pF(DIP)
Y101
12.288MHz
0
C113
R114
51
A
22pF(DIP)
+
C124
AGND
12
11
10
9
8
7
6
5
4
3
2
1
100uF
CN101
48pin_1
Title
- 30 -
Size
A3
Date:
5
4
3
2
AKD7734-SUB-48LQFP
Document Number
Rev
0
AK7734
Friday, May 09, 2008
Sheet
1
1
of
1
5
4
3
7734-DVDD
SCLK
PC-SDA
SI
2
RQN
SDIN4
BICKI2
LRCKI2
SO
1
STO
25
26
27
28
29
30
31
32
33
34
35
36
CN3
48pin_3
DGND
D
D
DVDD
JP2
7734-DVDD
->7734-DVDD
CN2
48pin_4
Show direction
using the arrow
37
24
38
23
39
22
40
21
41
20
42
19
43
18
44
17
45
16
46
15
47
14
48
13
CLKO
7734-DVDD
BICKO
CKM3
C
LRCKO
SETSRC
C
CKM0
TESTI2
RSTN
I2CSEL
AINR
7734-DVDD
AINL
AVDD
JP1
SDOUT1
->7734-AVDD
B
SDOUT2
Show direction
using the arrow
B
SDOUT3
SDOUT4
48pin_2
CN4
A
A
12
11
10
9
8
7
6
5
4
3
2
1
AGND
Title
- 31 -
CN1
48pin_1
TESTI1
CKM2
CKM1
SDIN1
SDIN2
SDIN3
BICKI1
LRCKI1
Size
A3
7734-DVDD
EXT-XTI
Date:
5
4
3
2
AKD7734-A
Document Number
Rev
0
AK7734
Friday, May 09, 2008
Sheet
1
1
of
1
5
4
3
2
1
D
D
RCA4
+
C39
22uF
U5
MR-552LS(W)
DAC1
U3
C26
0.1uF
+ C28
10uF
1
U4
51
2
BICK
DZF2
29
51
3
SDTI1
AVDD
28
R15
51
4
LRCK
AVSS
27
R16
51
5
RSTB
VCOM
26
R21
51
6
SMUTE/CSN/CAD0
LOUT1
25
R17
51
7
ACKS/CCLK/SDL
ROUT1
24
R22
51
8
DIF0/CDTI/SDA
P/S
23
R18
51
9
SDTI2
LOUT2
22
R19
51
10
SDTI3
ROUT2
21
R20
51
11
SDTI4
LOUT3
20
12
DIF1
ROUT3
19
13
DEM0
LOUT4
18
C43
NC
GBA
13
3
1A
NC
12
PC-CS4N
4
2A
1B
11
PC-SCLK
5
3A
2B
10
PC-SI
6
4A
3B
09
7
GND
4B
08
DAC-PDN
C27
0.1uF
14
DVDD
ROUT4
17
15
DVSS
DEM/I2C
16
+ C29
10uF
+ C30
10uF
C25
0.1uF
C32
0.1uF
+ C31
10uF
C34
0.1uF
C33
10uF
22uF
R24
22k
T
B
S
MR-552LS(R)
C41
RCA5
22uF
R25
22k
T
B
S
MR-552LS(W)
DAC2
C
C42
RCA6
22uF
R26
22k
T
B
S
MR-552LS(R)
22uF
RCA7
R27
22k
T
B
S
MR-552LS(W)
DAC3
AK4359
C44
RCA8
+
2
30
DZF1
R14
DVDD-DAC
14
MCLK
R13
C
VCC
RCA3
+
20
10
51
DVDD-DAC
GAB
C40
VDD-DAC
R12
74HCT541
1
R23
22k
+
VCC
GND
18
17
16
15
14
13
12
11
+
G1
G2
Y1
Y2
Y3
Y4
Y5
Y6
Y7
Y8
+
1
19
A1
A2
A3
A4
A5
A6
A7
A8
+
2
3
4
5
6
7
8
9
CLKO
BICKO
SDOUT1
LRCKO
SDOUT2
SDOUT3
SDOUT4
T
B
S
22uF
74HCT243
R28
22k
T
B
S
MR-552LS(R)
JP3
GND
C45
RCA10
+
B
22uF
R29
22k
B
T
B
S
MR-552LS(W)
DAC4
DVDD-DAC
AMP-PW+
VDD-DAC
C46
LM1117-5V
RCA9
10
2
+ C38
10uF
OUT
3
R31
GND
+
REG4
C36
0.1uF
IN
1
22uF
C35
0.1uF
+ C37
10uF
R30
22k
T
B
S
MR-552LS(R)
SILK-SCREEN
AGND
TP2
TP(BLACK)
A
1
A
Title
- 32 -
Size
A3
Date:
5
4
3
2
AKD7734-A
Document Number
Rev
0
DAC
Thursday, May 01, 2008
Sheet
1
1
of
1
5
4
3
2
1
D
D
DVDD-3.3V
DVDD-3.3V
C1
+
SILK-SCREEN
SPDIN-IN
C2
L1
10uF
10uH
0.1uF
PORT1
SPDIF-IN
3
2
1
VCC
GND
OUT
R2
470
C3
R1
DIF-RX
0.1uF
18k
TORX141
SPDI/F Optical in
1
2
3
4
5
6
7
8
9
10
11
12
DVDD-3.3V
SILK-SCREEN
SPDIN-OUT
RX4
NC1
RX5
TEST2
RX6
NC3
RX7
IIC
P/SN
XTL0
XTL1
VIN
AK4114
13
14
15
16
17
18
19
20
21
22
23
24
L2
36
35
34
33
32
31
30
29
28
27
26
25
INT0
CSN
CCLK
CDTI
CDTO
PDN
XTI
XTO
DAUX
MCKO2
BICK
SDTO
EXT
TX-CLK
XTL
R3
R4
R5
100
100
100
TX-DAT
RX-CLK2
TRX-BICK
RX-DAT
XTAL1
22pF
C6
22pF
C7
AK4114
10uH
IN
VCC
GND
SW1
TRX-PDN
12.288MHz
PORT2
SPDIF-OUT
C
PC-CS3N
PC-SCLK
PC-SI
TVDD
NC4
TX0
TX1
BOUT
COUT
UOUT
VOUT
DVDD
DVSS
MCKO1
LRCK
C
RX3
NC6
RX2
TEST1
RX1
NC5
RX0
AVSS
VCOM
R
AVDD
INT1
U1
48
47
46
45
44
43
42
41
40
39
38
37
C5
10uF
+
C4
0.1uF
R6
100
R7
100
TRX-LRCK
RX-CLK
DIF-TX
3
2
1
C8
0.1uF
0.1uF C9
C12
10uF
10uF
TOTX141
SPDI/F Optical out
C10 +
0.1uF
C11
10uF
DVDD-3.3V
SILK-SCREEN
DVSS
DVSS
C13
B
+
+
B
DVDD-3.3V
DVDD-3.3V
1
TP1
TP(BLACK)
+
C14
100uF/16V(A)
A
A
Title
- 33 -
Size
A3
Date:
5
4
3
2
AKD7734-A
Document Number
AK4114
Friday, May 02, 2008
Rev
0
Sheet
1
2
of
8
5
4
3
2
1
AREA : SHORTEST WIRING
D
D
AMP-PW-
C15 +
0.1uF
C19
RCA2
R9
10k
22uF(A)
C20
T
B
S
+
T
B
S
R8
10k
C23
68pF
R10
10k
R11
10k
+
RCA1
C16
10uF
22uF(A)
C24
68pF
MR-552LS(W)
4
6
U2B
NJM5532D
C18
7
-
5
AINL
C
4.7uF(A)
8
+
AINR
+
1
+
3
SILK-SCREEN
AINL
C17
-
2
U2A
NJM5532D
+
C
SILK-SCREEN
AINR
4
MR-552LS(R)
8
4.7uF(A)
+
C21
0.1uF
C22
10uF
AMP-PW+
B
B
A
A
Title
- 34 -
Size
A3
Date:
5
4
3
2
AKD7734-A
Document Number
Rev
0
ANALOG-IN
Wednesday, May 21, 2008
Sheet
1
4
of
8
5
4
3
2
1
R32 10k
+
+
USB-VDD
C49
10uF
C61
10uF
D
R50
100k
D
C50
0.1uF
R33
10k
18
12
13
33
34
NC/ICCK/ICPGC
NC/ICDT/ICPGD
NC/ICRST_N/ICVpp
NC/ICPORTS
30
31
OSC1/CLKI
OSC2/CLKO/RA6
25
26
27
RE0/AN5/CK1SPP
RE1/AN6/CK2SPP
RE2/AN7/OESPP
RB7/KBI3/PGD
RB6/KBI2/PGC
RB5/KBI1/PGM
RB4/AN11/KBI0/CSSPP
RB3/AN9/CPP2/VPO
RB2/AN8/INT2/VMO
RB1/AN10/INT1/SCK/SCL
RB0/AN12/INT0/FLT0/SDI/SDA
1
2
3
4
5
17
16
15
14
11
10
9
8
SILK-SCREEN
1: USB-5V
3: USB-3.3V
5: DVDD
2
4
6
29
JP4
MCLR_N/Vpp/RE3
SILK-SCREEN
1: VDD
2: MCLR
3: PGD
4: PGC
5: GND
1
3
5
USB-RST
VSS1
APE 1F
VDD1
VSS0
6
7
VDD0
SW2
Up
:Release
Down :Push Down
C48
0.1uF
28
C47
0.1uF
U6
default 3-4 pin short
JP5
PIC-VDD-SEL
DVDD-3.3V
HEADER 5
C51 22pF
C
DVDD-3.3V
R34
10k
R35
C57
470nF
37
PIC18F4550
TQFP 44-PIN
19
20
21
22
23
24
PC-SCL
PC-SO
38
39
40
41
2
3
4
5
RC0/T1OSO/T13CKI
RC1/T1OSI/CCP2/UOE_N
RC2/CCP1/P1A
32
35
36
PC-CS3N
PC-INITRSTN
PC-CS4N
PC-I2CSEL
PC-SCLK
PC-SI
PC-RQN
PC-CS2N
REG1
LM1117-3.3V
1
+
VUSB
100
PC-SDA
RD0/SPP0
RD1/SPP1
RD2/SPP2
RD3/SPP3
RD4/SPP4
RD5/SPP5/P1B
RD6/SPP6/P1C
RD7/SPP7/P1D
RA0/AN0
RA1/AN1
RA2/AN2/Vref-/CVref
RA3/AN3/Vref+
RA4/T0CKI/C1OUT/RCV
RA5/AN4/SS_N/HLVDIN/C2OUT
RC4/D-/VM
RC5/D+/VP
RC6/TX/CK
RC7/RX/DT/SDO
C55
C53
10uF
0.1uF
GND
C52 22pF
IN
OUT
2
C
C54
3
XTI
XTO
XTAL2
20MHz
C56
+
0.1uF
10uF
U7
R39
R40
42
43
44
1
VUSB
DD+
GND
22
22
1
2
3
4
VUSB
DD+
GND
USB(B type)
PIC18F4550
B
B
DVDD-3.3V
SILK-SCREEN
DVSS
DVDD-3.3V
DVDD-3.3V
TP3
TP(BLACK)
U8A
+
R36
C60
0.1uF
LED-IND
10k
VCC
CEXT
15
REXT/CEXT
U8B
16
6
C58
33uF(A)
1
2
3
8
A
B
CLR
GND
U9
13
Q
4
Q
R37
R38
100
100
1
3
7
GREEN
COM
2
9
10
11
8
RED
BICOLOR LED
74HC221
C59
+
VCC
CEXT
100uF/16V(A)
1
16
14
REXT/CEXT
A
B
CLR
GND
74HC221
Q
5
Q
12
A
A
Title
- 35 -
Size
A3
Date:
5
4
3
2
AKD7734-A
Document Number
PC I/F
Friday, May 02, 2008
Sheet
1
Rev
0
6
of
8
5
4
3
2
1
D
D
AMP-PW+
DVDD
AVDD
2
C63
0.1uF
+ C66
10uF
OUT
C64
0.1uF
TM1
1
IN
1
C65
0.1uF
3
+ C62
10uF
LM1084-3.3V
GND
SILK-SCREEN
CHIP-DGND
TP4
TP(BLACK)
REG2
L3
10uH
+ C67
10uF
+
i
RED(+12V)
TJ-563
C68
100uF/16V(A)
1
TM2
1
i
BLACK(GND)
TJ-563
+
C69
100uF/16V(A)
TM3
1
SILK-SCREEN
P-DVDD
2 PIN: [->]
C
i
BLUE(-12V)
TJ-563
AMP-PWC
DVDD-3.3V
JP6
P-DVDD
REG3
TP5
TP(BLACK)
2
1
+ C70
10uF
C71
0.1uF
OUT
SILK-SCREEN
AGND
LM1084-3.3V
IN
TP6
TP(BLACK)
1
C72
0.1uF
1
2
1
GND
default short
3
SILK-SCREEN
DVSS
+ C73
10uF
B
B
A
A
Title
- 36 -
Size
A3
Date:
5
4
3
2
AKD7734-A
Document Number
Rev
0
POWER
Wednesday, April 30, 2008
Sheet
1
7
of
8
5
4
3
2
1
DVDD-3.3V
SMUX-DVDD
SMUX PORT1
C74
0.1uF
+ C75
10uF
JP7
D
SMUX-MCLK
SMUX-BICK
SMUX-LRCK
SMUX-DAT1
1
3
5
7
9
D
2
4
6
8
10
SILK-SCREEN
SMUX PORT/SMUX PORT2
1: MCLK
3: BIT
5: LR
7: DI
10: DO
HEADER 5X2
SMUX-DAT2
SMUX PORT2
U10
TESTI1
CKM2
CKM1
SDIN1
SDIN2
SDIN3
BICKI1
LRCKI1
EXT-XTI
DAC-PDN
TRX-PDN
TX-CLK
TX-DAT
RX-CLK2
TRX-BICK
RX-DAT
TRX-LRCK
RX-CLK
C
PC-SO
PC-SCL
PC-SDA
PC-INITRSTN
PC-I2CSEL
PC-SI
PC-RQN
PC-CS2N
LED-IND
R64
R61
R60
R59
R65
R66
R67
51
51
51
51
51
51
51
R63
R62
51
51
R56
R58
51
51
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
24
25
28
29
30
32
33
34
35
36
37
39
40
41
42
43
46
49
50
I/O0
I/O1
I/O2
I/O3
I/O4
I/O5
I/O6
I/O7
I/O8
I/O9
I/O10
I/O11
I/O12
I/O13
I/O14
I/O15
I/O16
I/O17
I/O18
I/O19
I/O20
I/O21
I/O22
I/O23
I/O24
I/O25
I/O26
I/O27
I/O28
I/O29
I/O30
I/O31
I/O32
I/O33
JP8
I/O34
I/O35
I/O36
I/O37
I/O38
I/O39
I/O40
I/O41
I/O42
I/O43
I/O44
I/O45
I/O46
I/O47
I/O48
I/O49
I/O50
I/O51
I/O52
I/O53
I/O54
I/O55
I/O56
I/O57
I/O58
I/O59
I/O60
I/O61
I/O62
I/O63
I/O64
I/O65
I/O66
I/O67
I/O68
I/O69
I/O70
I/O71
I/O72
52
53
54
55
56
58
59
60
61
63
64
65
66
67
68
70
71
72
73
74
76
77
78
79
80
81
82
85
86
87
89
90
91
92
93
94
95
96
97
VINT0
VINT1
VINT2
5
57
98
VIO0
VIO1
VIO2
VIO3
26
38
51
88
GND0
GND1
GND2
GND3
GND4
GND5
GND6
GND7
21
31
44
62
69
75
84
100
SMUX2-MCLK
SMUX2-BICK
SMUX2-LRCK
SMUX2-DAT1
1
3
5
7
9
C87
0.1uF
2
4
6
8
10
HEADER 5X2
SMUX2-DAT2
R55
R54
R53
R52
51
51
51
51
R51
51
R49
51
R42
R43
R44
51
51
51
R45
R46
R47
R48
51
51
51
51
SO
LRCKI2
BICKI2
SDIN4
RQN
SI
C
DVDD-3.3V
SCLK
CKM3
SETSRC
TESTI2
CLKO
BICKO
LRCKO
CKM0
RSTN
I2CSEL
D1
STO
2
1
R41
2
470
1
LEAD RED LED
SDOUT1
SDOUT2
SDOUT3
SDOUT4
DVDD-3.3V
B
PC-SCLK
R57
51
99
2
1
4
3
27
23
22
GSR
GTS4
GTS3
GTS2
GTS1
GCK3
GCK2
GCK1
JP9
1
3
5
7
9
TCK
TDI
TDO
TMS
C77
0.1uF
C78
0.1uF
+ C79
10uF
C80
0.1uF
C81
0.1uF
C82
0.1uF
C83
0.1uF
+ C84
10uF
DVDD-3.3V
JTAG
C85
48
45
83
47
2
4
6
8
10
C76
0.1uF
B
0.1uF
TP8
DVSS
1
TP7
DVSS (BLACK)
XC95144XL
DVDD (RED)
1
A
DVDD-3.3V
+ C86
100uF/16V(A)
A
Title
- 37 -
Size
A3
Date:
5
4
3
2
Document Number
AKD7734-A
XILINX
Wednesday, May 21, 2008
Sheet
1
Rev
0
8
of
8
- 38 -
- 39 -
- 40 -
- 41 -
- 42 -
- 43 -
- 44 -
- 45 -
- 46 -
- 47 -
- 48 -
- 49 -
- 50 -
- 51 -
Similar pages